亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

大型項目

  • MATLAB在FPGA中的應(yīng)用電子書

    MATLAB及其在FPGA中的應(yīng)用(第2版)本書緊密結(jié)合作者在MATIAB和FPGA應(yīng)用領(lǐng)域中的實際經(jīng)驗,講述了MATIAB的基本使用方法及其在FPGA設(shè)計中的應(yīng)用。書中略去對MATIAB和FPGA的一般性介紹,以大量設(shè)計實例為切入點,將MATIAB強大的數(shù)值計算和算法仿真功能與當今電子設(shè)計領(lǐng)域快速發(fā)展的FPGA設(shè)計技術(shù)相結(jié)合,重點講述了FPGA設(shè)計中的MATLAB聯(lián)合仿真問題,最后以三個大型設(shè)計實例結(jié)束全書的討論。 目錄

    標簽: MATLAB FPGA 中的應(yīng)用 電子書

    上傳時間: 2013-11-15

    上傳用戶:清風冷雨

  • WP380 -賽靈思堆疊硅片互聯(lián)技術(shù)

        可編程技術(shù)勢在必行 — 用更少的資源實現(xiàn)更多功能 隨時隨地降低風險、使用可編程硬件設(shè)計平臺快速開發(fā)差異化產(chǎn)品 — 驅(qū)使人們不斷探索能夠提供更大容量、更低功耗和更高帶寬的 FPGA 解決方案,用來創(chuàng)建目前 ASIC 和 ASSP 所能提供的系統(tǒng)級功能。賽靈思已經(jīng)開發(fā)出一種創(chuàng)新型 FPGA 設(shè)計和制造方法,能夠滿足“可編程技術(shù)勢在必行”的兩大關(guān)鍵要求。堆疊硅片互聯(lián)技術(shù)是新一代 FPGA 的基礎(chǔ),不僅超越了摩爾定律,而且實現(xiàn)的功能能夠滿足最嚴格的設(shè)計要求。利用該技術(shù),賽靈思縮短了批量交付最大型 FPGA 所需的時間,從而可以滿足最終客戶的批量生產(chǎn)需求。本白皮書將探討促使賽靈思開發(fā)堆疊硅片互聯(lián)技術(shù)的技術(shù)及經(jīng)濟原因,以及使之實現(xiàn)的創(chuàng)新方法。

    標簽: 380 WP 賽靈思 堆疊硅片

    上傳時間: 2013-10-24

    上傳用戶:Yue Zhong

  • PCB設(shè)計者必看經(jīng)典教材

      在 PCB 設(shè)計中,布線是完成產(chǎn)品設(shè)計的重要步驟,可以說前面的準備工作都是為它而做的,  在整個 PCB 中,以布線的設(shè)計過程限定最高,技巧最細、工作量最大。PCB 布線有單面布線、  雙面布線及多層布線。布線的方式也有兩種:自動布線及交互式布線,在自動布線之前,  可以用交互式預(yù)先對要求比較嚴格的線進行布線,輸入端與輸出端的邊線應(yīng)避免相鄰平行,  以免產(chǎn)生反射干擾。必要時應(yīng)加地線隔離,兩相鄰層的布線要互相垂直,平行容易產(chǎn)生寄生耦合。 目  錄 高速 PCB 設(shè)計指南之一  高速 PCB 設(shè)計指南之二  PCB Layout指南(上)  PCB Layout指南(下)  PCB 設(shè)計的一般原則  PCB 設(shè)計基礎(chǔ)知識  PCB 設(shè)計基本概念  pcb 設(shè)計注意事項  PCB 設(shè)計幾點體會  PCB LAYOUT 技術(shù)大全  PCB 和電子產(chǎn)品設(shè)計  PCB 電路版圖設(shè)計的常見問題  PCB 設(shè)計中格點的設(shè)置  新手設(shè)計 PCB 注意事項  怎樣做一塊好的 PCB 板  射頻電路 PCB 設(shè)計  設(shè)計技巧整理  用 PROTEL99 制作印刷電路版的基本流程  用 PROTEL99SE  布線的基本流程  蛇形走線有什么作用  封裝小知識  典型的焊盤直徑和最大導線寬度的關(guān)系  新手上路認識 PCB  新手上路認識 PCB< ;二>

    標簽: PCB 教材

    上傳時間: 2013-10-26

    上傳用戶:gy592333

  • Allegro SPB V15.2 版新增功能

    15.2 已經(jīng)加入了有關(guān)貫孔及銲點的Z軸延遲計算功能. 先開啟 Setup - Constraints - Electrical constraint sets  下的 DRC 選項.  點選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay欄. 

    標簽: Allegro 15.2 SPB

    上傳時間: 2013-11-12

    上傳用戶:Late_Li

  • Xilinx FPGA全局時鐘資源的使用方法

    目前,大型設(shè)計一般推薦使用同步時序電路。同步時序電路基于時鐘觸發(fā)沿設(shè)計,對時鐘的周期、占空比、延時和抖動提出了更高的要求。為了滿足同步時序設(shè)計的要求,一般在FPGA設(shè)計中采用全局時鐘資源驅(qū)動設(shè)計的主時鐘,以達到最低的時鐘抖動和延遲。 FPGA全局時鐘資源一般使用全銅層工藝實現(xiàn),并設(shè)計了專用時鐘緩沖與驅(qū)動結(jié)構(gòu),從而使全局時鐘到達芯片內(nèi)部的所有可配置單元(CLB)、I/O單元 (IOB)和選擇性塊RAM(Block Select RAM)的時延和抖動都為最小。為了適應(yīng)復(fù)雜設(shè)計的需要,Xilinx的FPGA中集成的專用時鐘資源與數(shù)字延遲鎖相環(huán)(DLL)的數(shù)目不斷增加,最新的 Virtex II器件最多可以提供16個全局時鐘輸入端口和8個數(shù)字時鐘管理模塊(DCM)。與全局時鐘資源相關(guān)的原語常用的與全局時鐘資源相關(guān)的Xilinx器件原語包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如圖1所示。  

    標簽: Xilinx FPGA 全局時鐘資源

    上傳時間: 2013-11-20

    上傳用戶:563686540

  • PCB LAYOUT設(shè)計規(guī)范手冊

      PCB Layout Rule Rev1.70, 規(guī)範內(nèi)容如附件所示, 其中分為:   (1) ”PCB LAYOUT 基本規(guī)範”:為R&D Layout時必須遵守的事項, 否則SMT,DIP,裁板時無法生產(chǎn).   (2) “錫偷LAYOUT RULE建議規(guī)範”: 加適合的錫偷可降低短路及錫球.   (3) “PCB LAYOUT 建議規(guī)範”:為製造單位為提高量產(chǎn)良率,建議R&D在design階段即加入PCB Layout.   (4) ”零件選用建議規(guī)範”: Connector零件在未來應(yīng)用逐漸廣泛, 又是SMT生產(chǎn)時是偏移及置件不良的主因,故製造希望R&D及採購在購買異形零件時能顧慮製造的需求, 提高自動置件的比例.

    標簽: LAYOUT PCB 設(shè)計規(guī)范

    上傳時間: 2013-11-03

    上傳用戶:tzl1975

  • PCB設(shè)計的可制造性

    工藝流程波峰焊中的成型工作,是生產(chǎn)過程中效率最低的部分之一,相應(yīng)帶來了靜電損壞風險并使交貨期延長,還增加了出錯的機會。雙面貼裝A面布有大型IC器件,B面以片式元件為主充分利用PCB空間,實現(xiàn)安裝面積最小化,效率高單面混裝* 如果通孔元件很少,可采用回流焊和手工焊的方式一面貼裝、另一面插裝* 如果通孔元件很少,可采用回流焊和手工焊的方式

    標簽: PCB 可制造性

    上傳時間: 2013-11-10

    上傳用戶:jelenecheung

  • 通用陣列邏輯GAL實現(xiàn)基本門電路的設(shè)計

    通用陣列邏輯GAL實現(xiàn)基本門電路的設(shè)計 一、實驗?zāi)康?1.了解GAL22V10的結(jié)構(gòu)及其應(yīng)用; 2.掌握GAL器件的設(shè)計原則和一般格式; 3.學會使用VHDL語言進行可編程邏輯器件的邏輯設(shè)計; 4.掌握通用陣列邏輯GAL的編程、下載、驗證功能的全部過程。 二、實驗原理 1. 通用陣列邏輯GAL22V10 通用陣列邏輯GAL是由可編程的與陣列、固定(不可編程)的或陣列和輸出邏輯宏單元(OLMC)三部分構(gòu)成。GAL芯片必須借助GAL的開發(fā)軟件和硬件,對其編程寫入后,才能使GAL芯片具有預(yù)期的邏輯功能。GAL22V10有10個I/O口、12個輸入口、10個寄存器單元,最高頻率為超過100MHz。 ispGAL22V10器件就是把流行的GAL22V10與ISP技術(shù)結(jié)合起來,在功能和結(jié)構(gòu)上與GAL22V10完全相同,并沿用了GAL22V10器件的標準28腳PLCC封裝。ispGAl22V10的傳輸時延低于7.5ns,系統(tǒng)速度高達100MHz以上,因而非常適用于高速圖形處理和高速總線管理。由于它每個輸出單元平均能夠容納12個乘積項,最多的單元可達16個乘積項,因而更為適用大型狀態(tài)機、狀態(tài)控制及數(shù)據(jù)處理、通訊工程、測量儀器等領(lǐng)域。ispGAL22V10的功能框圖及引腳圖分別見圖1-1和1-2所示。 另外,采用ispGAL22V10來實現(xiàn)諸如地址譯碼器之類的基本邏輯功能是非常容易的。為實現(xiàn)在系統(tǒng)編程,每片ispGAL22V10需要有四個在系統(tǒng)編程引腳,它們是串行數(shù)據(jù)輸入(SDI),方式選擇(MODE)、串行輸出(SDO)和串行時鐘(SCLK)。這四個ISP控制信號巧妙地利用28腳PLCC封裝GAL22V10的四個空腳,從而使得兩種器件的引腳相互兼容。在系統(tǒng)編程電源為+5V,無需外接編程高壓。每片ispGAL22V10可以保證一萬次在系統(tǒng)編程。 ispGAL22V10的內(nèi)部結(jié)構(gòu)圖如圖1-3所示。 2.編譯、下載源文件 用VHDL語言編寫的源程序,是不能直接對芯片編程下載的,必須經(jīng)過計算機軟件對其進行編譯,綜合等最終形成PLD器件的熔斷絲文件(通常叫做JEDEC文件,簡稱為JED文件)。通過相應(yīng)的軟件及編程電纜再將JED數(shù)據(jù)文件寫入到GAL芯片,這樣GAL芯片就具有用戶所需要的邏輯功能。  3.工具軟件ispLEVER簡介 ispLEVER 是Lattice 公司新推出的一套EDA軟件。設(shè)計輸入可采用原理圖、硬件描述語言、混合輸入三種方式。能對所設(shè)計的數(shù)字電子系統(tǒng)進行功能仿真和時序仿真。編譯器是此軟件的核心,能進行邏輯優(yōu)化,將邏輯映射到器件中去,自動完成布局與布線并生成編程所需要的熔絲圖文件。軟件中的Constraints Editor工具允許經(jīng)由一個圖形用戶接口選擇I/O設(shè)置和引腳分配。軟件包含Synolicity公司的“Synplify”綜合工具和Lattice的ispVM器件編程工具,ispLEVER軟件提供給開發(fā)者一個簡單而有力的工具。

    標簽: GAL 陣列 邏輯 門電路

    上傳時間: 2013-11-17

    上傳用戶:看到了沒有

  • 數(shù)字地模擬地的布線規(guī)則

    數(shù)字地模擬地的布線規(guī)則,如何降低數(shù)字信號和模擬信號間的相互干擾呢?在設(shè)計之前必須了解電磁兼容(EMC)的兩個基本原則:第一個原則是盡可能減小電流環(huán)路的面積;第二個原則是系統(tǒng)只采用一個參考面。相反,如果系統(tǒng)存在兩個參考面,就可能形成一個偶極天線(注:小型偶極天線的輻射大小與線的長度、流過的電流大小以及頻率成正比);而如果信號不能通過盡可能小的環(huán)路返回,就可能形成一個大的環(huán)狀天線(注:小型環(huán)狀天線的輻射大小與環(huán)路面積、流過環(huán)路的電流大小以及頻率的平方成正比)。在設(shè)計中要盡可能避免這兩種情況。 有人建議將混合信號電路板上的數(shù)字地和模擬地分割開,這樣能實現(xiàn)數(shù)字地和模擬地之間的隔離。盡管這種方法可行,但是存在很多潛在的問題,在復(fù)雜的大型系統(tǒng)中問題尤其突出。最關(guān)鍵的問題是不能跨越分割間隙布線,一旦跨越了分割間隙布線,電磁輻射和信號串擾都會急劇增加。在PCB設(shè)計中最常見的問題就是信號線跨越分割地或電源而產(chǎn)生EMI問題。 如圖1所示,我們采用上述分割方法,而且信號線跨越了兩個地之間的間隙,信號電流的返回路徑是什么呢?假定被分割的兩個地在某處連接在一起(通常情況下是在某個位置單點連接),在這種情況下,地電流將會形成一個大的環(huán)路。流經(jīng)大環(huán)路的高頻電流會產(chǎn)生輻射和很高的地電感,如果流過大環(huán)路的是低電平模擬電流,該電流很容易受到外部信號干擾。最糟糕的是當把分割地在電源處連接在一起時,將形成一個非常大的電流環(huán)路。另外,模擬地和數(shù)字地通過一個長導線連接在一起會構(gòu)成偶極天線。

    標簽: 數(shù)字地 布線規(guī)則 模擬

    上傳時間: 2013-10-19

    上傳用戶:playboys0

  • pcb layout design(臺灣硬件工程師15年經(jīng)驗

    PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設(shè)置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-11-17

    上傳用戶:cjf0304

主站蜘蛛池模板: 玛多县| 张家界市| 澄迈县| 柘城县| 奉节县| 铜山县| 同江市| 永定县| 扶绥县| 都匀市| 遵义县| 商城县| 荔波县| 阜南县| 贵州省| 大连市| 柳州市| 萝北县| 共和县| 抚松县| 丰原市| 钦州市| 政和县| 怀化市| 盐边县| 岳池县| 通山县| 象州县| 永年县| 吴川市| 旅游| 皮山县| 宽甸| 安远县| 崇明县| 新龙县| 台北市| 象州县| 铁岭县| 临武县| 瑞丽市|