當(dāng)前,在系統(tǒng)級(jí)互連設(shè)計(jì)中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢(shì)。人們已經(jīng)意識(shí)到串行I/O“潮流”是不可避免的,因?yàn)樵诟哂?Gbps的速度下,并行I/O方案已經(jīng)達(dá)到了物理極限,不能再提供可靠和經(jīng)濟(jì)的信號(hào)同步方法?;诖蠭/O的設(shè)計(jì)帶來許多傳統(tǒng)并行方法所無法提供的優(yōu)點(diǎn),包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計(jì)中,包括PC、消費(fèi)電子、海量存儲(chǔ)、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計(jì)算和控制、測(cè)試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過Aurora協(xié)議封裝并在芯片間、電路板間甚至機(jī)箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴(kuò)展到3.125Gbps。Aurora還可將1至16個(gè)物理通道綁定在一起形成一個(gè)虛擬鏈路。16個(gè)通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級(jí)路由器和交換機(jī)、遠(yuǎn)程接入交換機(jī)、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲(chǔ)子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對(duì)帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板?,F(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進(jìn)電信計(jì)算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺(tái)被提出并得到快速的發(fā)展。它由PCI工業(yè)計(jì)算機(jī)制造商協(xié)會(huì)(PICMG)開發(fā),其主要目的是定義一種開放的通信和計(jì)算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓?fù)?、高信?hào)密度、標(biāo)準(zhǔn)機(jī)械與電氣特性、足夠步線長(zhǎng)度等特性,滿足當(dāng)前和未來高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計(jì)高速串行接口將為設(shè)計(jì)帶來巨大的靈活性和可擴(kuò)展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個(gè)RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強(qiáng)大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過渡提供了一個(gè)理想的連接平臺(tái)。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計(jì)傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對(duì)串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進(jìn)行了簡(jiǎn)要的介紹和分析,詳細(xì)分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點(diǎn)檢測(cè)、擾碼、時(shí)鐘校正、通道綁定、預(yù)加重等。同時(shí)對(duì)AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進(jìn)行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計(jì)方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計(jì)工具,可在標(biāo)準(zhǔn)ATCA機(jī)框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。
上傳時(shí)間: 2013-05-29
上傳用戶:frank1234
臭氧(O3)作為一種無污染的強(qiáng)氧化劑,已在醫(yī)學(xué)、衛(wèi)生、食品、飼養(yǎng)業(yè)、養(yǎng)殖業(yè)、化工生產(chǎn)、大氣凈化、污水處理和飲用水殺菌消毒等行業(yè)廣泛應(yīng)用,取得了顯著效果,其應(yīng)用規(guī)模也越來越大。在使用中,如果臭氧濃度過高會(huì)加大設(shè)備造價(jià)同時(shí)對(duì)人體有危害,臭氧濃度太小又難以收到滿意效果。因此在很多場(chǎng)合必須嚴(yán)格控制臭氧的濃度,以便達(dá)到既能殺菌消毒,又不危害人體健康的目的。目前,臭氧檢測(cè)的方法分為兩類,一類是采樣后實(shí)驗(yàn)室分析,首先進(jìn)行環(huán)境空氣的樣品采集,然后拿到實(shí)驗(yàn)室利用化學(xué)方法進(jìn)行分析;一類是自動(dòng)監(jiān)測(cè)儀器法,利用臭氧自動(dòng)監(jiān)測(cè)儀進(jìn)行環(huán)境空氣中臭氧濃度的測(cè)定。然而在對(duì)臭氧消毒后空氣中臭氧濃度檢測(cè)的過程中,以上兩種方法具有檢測(cè)周期長(zhǎng)、操作步驟復(fù)雜、設(shè)備體積大、不便于攜帶等缺點(diǎn)。因此設(shè)計(jì)一種檢測(cè)方法簡(jiǎn)單、體積小、重量輕、低功耗、智能化程度高的便攜式臭氧濃度檢測(cè)儀具有一定的現(xiàn)實(shí)意義。 在硬件設(shè)計(jì)上,首先,為了完成臭氧濃度信號(hào)的提取,對(duì)臭氧傳感器進(jìn)行了精心的選擇;其次,為了保證傳感器穩(wěn)定可靠的工作,重點(diǎn)設(shè)計(jì)了恒電位儀電路,同時(shí)為了滿足后續(xù)A/D檢測(cè)精度的要求,對(duì)檢測(cè)到的電壓信號(hào)進(jìn)行了調(diào)理;最后,為了實(shí)現(xiàn)系統(tǒng)的基本功能,以ARM微處理器LPC2210為核心搭建了系統(tǒng)的硬件平臺(tái)。 在軟件設(shè)計(jì)上,為了提高系統(tǒng)的智能化程度,引入了μC/OS-Ⅱ操作系統(tǒng)。同時(shí)為了減少系統(tǒng)功耗盡量縮短CPU的運(yùn)行時(shí)間。當(dāng)儀器無人操作一段時(shí)間后,系統(tǒng)會(huì)自動(dòng)關(guān)閉一部分外圍器件并且使微處理器處于掉電狀態(tài)以減少功耗。 在操作的可靠性方面,設(shè)計(jì)了一鍵開機(jī)功能;同時(shí)為了延長(zhǎng)電池的使用壽命,設(shè)計(jì)了電源智能管理模塊。
上傳時(shí)間: 2013-05-21
上傳用戶:xiangwuy
(臺(tái)達(dá))開關(guān)電源基本原理與設(shè)計(jì)介紹,比較實(shí)用
標(biāo)簽: 開關(guān)電源
上傳時(shí)間: 2013-06-15
上傳用戶:ybysp008
隨著經(jīng)濟(jì)的快速發(fā)展,人們生活節(jié)奏的提高,照顧家庭的時(shí)間越來越少。人們?cè)絹碓礁杏X時(shí)間的緊張,不但要周旋在繁雜的工作之中,同時(shí)也要兼顧自己的家。而現(xiàn)有的嵌入式硬盤錄像機(jī)雖然功能豐富,產(chǎn)品日益成熟,但在家用系統(tǒng)中應(yīng)用成本太高。因此本文設(shè)計(jì)了一款高性能、低成本的實(shí)時(shí)圖像監(jiān)控系統(tǒng),能讓人們?cè)诜泵Φ墓ぷ髦鄬?shí)時(shí)了解住所的安全情況。 本文首先提出了該圖像監(jiān)控系統(tǒng)的總體設(shè)計(jì)方案,并就系統(tǒng)硬件平臺(tái)的設(shè)計(jì)進(jìn)行了詳細(xì)的論述。硬件部分主要包括主控芯片$3C2410與Flash、SDRAM存儲(chǔ)器接口電路,USB接口電路,以太網(wǎng)接口電路,UART串行接口電路,JTAG接口電路以及電源電路。 其次,本文研究了嵌入式IAnux移植的關(guān)鍵技術(shù),包括交叉編譯環(huán)境的建立、Bootloader 的設(shè)計(jì)、內(nèi)核移植以及文件系統(tǒng)加載的方法,并通過裁剪Linux內(nèi)核將標(biāo)準(zhǔn)Linux 2.4.18移植到目標(biāo)平臺(tái)。同時(shí)分析了現(xiàn)有文件系統(tǒng)的優(yōu)、缺點(diǎn),在目標(biāo)平臺(tái)上移植了快速、高效的YAFFS文件系統(tǒng),增強(qiáng)了系統(tǒng)的健壯性和高效性。 再者,本文修改并移植了LJSB攝像頭的驅(qū)動(dòng)程序。研究了基于Vide041inux技術(shù)的圖像采集的數(shù)據(jù)結(jié)構(gòu)和原理,詳細(xì)地闡述了圖像采集實(shí)現(xiàn)的過程和關(guān)鍵步驟,利用Vide04Linux API函數(shù)完成了圖像采集程序的設(shè)計(jì),使用內(nèi)存映射方式實(shí)現(xiàn)了圖像的快速采集,并對(duì)圖像數(shù)據(jù)進(jìn)行了JPEG壓縮,提高了圖像采集的效率。研究了Web Server和Java Applet技術(shù),實(shí)現(xiàn)了遠(yuǎn)程圖像監(jiān)控。通過重新編譯移植Webcam Server應(yīng)用程序?qū)崿F(xiàn)了網(wǎng)絡(luò)攝像機(jī)的功能。 最后,本文給出了系統(tǒng)的測(cè)試方法及運(yùn)行結(jié)果,并總結(jié)了所做的工作和存在的問題,提出了系統(tǒng)改進(jìn)的意見。 本文設(shè)計(jì)的圖像監(jiān)控系統(tǒng)具有高性能、低成本、小體積等特點(diǎn),采用開源的Linux作為軟件平臺(tái),保證了系統(tǒng)的穩(wěn)定性、安全性,具有較高的性價(jià)比和較強(qiáng)的適用性。
標(biāo)簽: ARM 圖像監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-07-28
上傳用戶:pei5
能精確計(jì)算C語言延時(shí)程序中延時(shí)時(shí)間的小工具
標(biāo)簽: 計(jì)算 C語言 延時(shí)程序 延時(shí)
上傳時(shí)間: 2013-07-29
上傳用戶:357739060
在利益的驅(qū)使下,超限運(yùn)輸在世界各地已成為了普遍現(xiàn)象。這給國(guó)家?guī)砹酥T多經(jīng)濟(jì)和社會(huì)問題。實(shí)踐證明動(dòng)態(tài)稱重系統(tǒng)(WIM)能有效地抑制超限運(yùn)輸,但同時(shí)也存在部分問題,這些問題的解決有賴于國(guó)家相關(guān)法規(guī)的出臺(tái),也有賴于關(guān)鍵測(cè)量設(shè)備(WIM系統(tǒng))性能的提高。 由于應(yīng)變式稱重傳感器容易受到各種環(huán)境干擾,對(duì)環(huán)境適應(yīng)性差,課題采用光纖Bragg光柵傳感器(FBG)作為稱重傳感器,它具有很強(qiáng)的抗干擾性,利于提高系統(tǒng)測(cè)量精度。使用光纖傳感器的關(guān)鍵是波長(zhǎng)解調(diào)技術(shù),本文在比較了幾種常見解調(diào)技術(shù)的前提下,結(jié)合課題的實(shí)際情況選用了基于F-P腔可調(diào)諧濾波解調(diào)方法,文章在分析該解調(diào)方法原理的基礎(chǔ)上,設(shè)計(jì)了解調(diào)器中的各個(gè)硬件電路模塊;此外,為了提高數(shù)據(jù)采集、傳輸?shù)男剩恼逻€對(duì)數(shù)據(jù)緩沖電路進(jìn)行了設(shè)計(jì),在電路中引入了換體存儲(chǔ)及DMA傳輸技術(shù)。 鑒于動(dòng)態(tài)稱重信號(hào)為短歷程信號(hào)并且包含各種各樣的噪聲,稱重算法的研究也是本課題要解決的重要內(nèi)容。本文在分析了稱臺(tái)振動(dòng)及已有先驗(yàn)知識(shí)的基礎(chǔ)上,將小波分析、LM非線性擬合算法及殘差分析相結(jié)合應(yīng)用在動(dòng)態(tài)稱重系統(tǒng)中,為了驗(yàn)證算法的有效性,利用MATLAB對(duì)實(shí)測(cè)數(shù)據(jù)進(jìn)行了仿真分析,結(jié)果表明該算法能夠提高測(cè)量精度。 提高動(dòng)態(tài)稱重系統(tǒng)性能指標(biāo)的另一方面是提高系統(tǒng)運(yùn)行的軟硬件平臺(tái)。課題采用的核心硬件為Xscale ARM平臺(tái),處理器時(shí)鐘可高達(dá)400MHz;軟件上采用了多用戶、多任務(wù)的Linux操作系統(tǒng)平臺(tái)。文章對(duì)操作系統(tǒng)linux2.6進(jìn)行了合適的配置,成功地將它移植到了課題的ARM平臺(tái)上,并且在此操作系統(tǒng)上設(shè)計(jì)了基于MiniGUI的人機(jī)交互界面及波長(zhǎng)解調(diào)和數(shù)據(jù)緩沖電路的驅(qū)動(dòng)程序。
標(biāo)簽: ARM 光纖傳感技術(shù) 動(dòng)態(tài)稱重 系統(tǒng)研究
上傳時(shí)間: 2013-07-26
上傳用戶:neibuzhuzu
《計(jì)算機(jī)組成原理》是計(jì)算機(jī)系的一門核心課程。但是它涉及的知識(shí)面非常廣,內(nèi)容包括中央處理器、指令系統(tǒng)、存儲(chǔ)系統(tǒng)、總線和輸入輸出系統(tǒng)等方面,學(xué)生在學(xué)習(xí)該課程時(shí),普遍覺得內(nèi)容抽象難于理解。但借助于該計(jì)算機(jī)組成原理實(shí)驗(yàn)系統(tǒng),學(xué)生通過實(shí)驗(yàn)環(huán)節(jié),可以進(jìn)一步融會(huì)貫通學(xué)習(xí)內(nèi)容,掌握計(jì)算機(jī)各模塊的工作原理,相互關(guān)系的來龍去脈。 為了增強(qiáng)實(shí)驗(yàn)系統(tǒng)的功能,提高系統(tǒng)的靈活性,降低實(shí)驗(yàn)成本,我們采用FPGA芯片技術(shù)來徹底更新現(xiàn)有的計(jì)算器組成原理實(shí)驗(yàn)平臺(tái)。該技術(shù)可根據(jù)用戶要求為芯片加載由VHDL語言所編寫出的不同的硬件邏輯,F(xiàn)PGA芯片具有重復(fù)編程能力,使得系統(tǒng)內(nèi)硬件的功能可以像軟件一樣被編程,這種稱為“軟”硬件的全新系統(tǒng)設(shè)計(jì)概念,使實(shí)驗(yàn)系統(tǒng)具有極強(qiáng)的靈活性和適應(yīng)性。它不僅使該系統(tǒng)性能的改進(jìn)和擴(kuò)充變得十分簡(jiǎn)易和方便,而且使學(xué)生自己設(shè)計(jì)不同的實(shí)驗(yàn)變?yōu)榭赡?。?jì)算機(jī)組成原理實(shí)驗(yàn)的最終目的是讓學(xué)生能夠設(shè)計(jì)CPU,但首先,學(xué)生必須知道CPU的各個(gè)功能部件是如何工作,以及相互之間是如何配合構(gòu)成CPU的。因此,我們必須先設(shè)計(jì)出一個(gè)教學(xué)用的以FPGA芯片為核心的硬件平臺(tái),然后在此基礎(chǔ)上開發(fā)出VHDL部件庫及主要邏輯功能,并設(shè)計(jì)出一套實(shí)驗(yàn)。 本文重點(diǎn)研究了基于FPGA芯片的VHDL硬件系統(tǒng),由于VHDL的高標(biāo)準(zhǔn)化和硬件描述能力,現(xiàn)代CPU的主要功能如計(jì)算,存儲(chǔ),I/O操作等均可由VHDL來實(shí)現(xiàn)。同時(shí)設(shè)計(jì)實(shí)驗(yàn)內(nèi)容,包括時(shí)序電路的組成及控制原理實(shí)驗(yàn)、八位運(yùn)算器的組成及復(fù)合運(yùn)算實(shí)驗(yàn)、存儲(chǔ)器實(shí)驗(yàn)、數(shù)據(jù)通路實(shí)驗(yàn)、浮點(diǎn)運(yùn)算器實(shí)驗(yàn)、多流水線處理器實(shí)驗(yàn)等,這些實(shí)驗(yàn)形成一個(gè)相互關(guān)聯(lián)的系統(tǒng)。每個(gè)實(shí)驗(yàn)先由教師講解原理及原理圖,學(xué)生根據(jù)教師提供的原理圖,自己用MAX+PLUSII完成電路輸入,學(xué)生實(shí)驗(yàn)實(shí)際上是編寫VHDL,不需要寫得很復(fù)雜,只要能調(diào)用接口,然后將程序燒入平臺(tái),這樣既不會(huì)讓學(xué)生花太多的時(shí)間在畫電路圖上,又能讓學(xué)生更好的理解每個(gè)部件的工作原理和工作過程。 論文首先研究分析了FPGA硬件實(shí)驗(yàn)平臺(tái),即實(shí)驗(yàn)系統(tǒng)的硬件組成。系統(tǒng)采用FPGA-XC4010EPC84,62256CPLD以及其他外圍芯片(例如74LS244,74LS275)組成。根據(jù)不同的實(shí)驗(yàn)要求,規(guī)劃不同實(shí)驗(yàn)控制邏輯。用戶可選擇不同的實(shí)驗(yàn)邏輯,通過把實(shí)驗(yàn)邏輯下載到FPGA芯片中構(gòu)成自己的實(shí)驗(yàn)平臺(tái)。 其次,論文詳細(xì)的闡述了VHDL模塊化設(shè)計(jì),如何運(yùn)用VHDL技術(shù)來依次實(shí)現(xiàn)CPU的各個(gè)功能部件。VHDL語言作為一種國(guó)際標(biāo)準(zhǔn)化的硬件描述語言,自1987年獲得IEEE批準(zhǔn)以來,經(jīng)過了1993年和2001年兩次修改,至今已被眾多的國(guó)際知名電子設(shè)計(jì)自動(dòng)化(EDA)工具研發(fā)商所采用,并隨同EDA設(shè)計(jì)工具一起廣泛地進(jìn)入了數(shù)字系統(tǒng)設(shè)計(jì)與研發(fā)領(lǐng)域,目前已成為電子業(yè)界普遍接受的一種硬件設(shè)計(jì)技術(shù)。再次,論文針對(duì)實(shí)驗(yàn)平臺(tái)中遇到的較為棘手的多流水線等問題,也進(jìn)行了深入的闡述和剖析。學(xué)生需要什么樣的實(shí)驗(yàn)條件,實(shí)驗(yàn)內(nèi)容及步驟才能了解當(dāng)今CPU所采用的核心技術(shù),才能掌握CPU的設(shè)計(jì),運(yùn)行原理。另外,本論文的背景是需要學(xué)生熟悉基本的VHDL知識(shí)或技能,因?yàn)閷?shí)驗(yàn)是在編寫VHDL代碼的前提下完成的。 本文在基于實(shí)驗(yàn)室的環(huán)境下,基本上較為完整的實(shí)現(xiàn)了一個(gè)基于FPGA的實(shí)驗(yàn)平臺(tái)方案。在此基礎(chǔ)上,進(jìn)行了部分功能的測(cè)試和部分性能方面的分析。本論文的研究,為FPGA在實(shí)際系統(tǒng)中的應(yīng)用提供研究思路和參考方案。論文的研究結(jié)果將對(duì)FPGA與VHDL標(biāo)準(zhǔn)的進(jìn)一步發(fā)展具有重要的理論和現(xiàn)實(shí)意義。
標(biāo)簽: 計(jì)算機(jī)組成 實(shí)驗(yàn)
上傳時(shí)間: 2013-04-24
上傳用戶:小強(qiáng)mmmm
在數(shù)字通信中,采用差錯(cuò)控制技術(shù)(糾錯(cuò)碼)是提高信號(hào)傳輸可靠性的有效手段,并發(fā)揮著越來越重要的作用。糾錯(cuò)碼主要有分組碼和卷積碼兩種。在碼率和編碼器復(fù)雜程度相同的情況下,卷積碼的性能優(yōu)于分組碼。 卷積碼的譯碼方法主要有代數(shù)譯碼和概率譯碼。代數(shù)譯碼是基于碼的代數(shù)結(jié)構(gòu);而概率譯碼不僅基于碼的代數(shù)結(jié)構(gòu),還利用了信道的統(tǒng)計(jì)特性,能充分發(fā)揮卷積碼的特點(diǎn),使譯碼錯(cuò)誤概率達(dá)到很小。 卷積碼譯碼器的設(shè)計(jì)是由高性能的復(fù)雜譯碼器開始的,對(duì)于概率譯碼最初的序列譯碼,隨著譯碼約束長(zhǎng)度的增加,其譯碼錯(cuò)誤概率可達(dá)到非常小。后來慢慢地向低性能的簡(jiǎn)單譯碼器演化,對(duì)不太長(zhǎng)的約束長(zhǎng)度,維特比(Viterbi)算法是非常實(shí)用的。維特比算法是一種最大似然的譯碼方法。當(dāng)編碼約束度不太大(小于等于10)或者誤碼率要求不太高(約10-5)時(shí),Viterbi譯碼算法效率很高,速度很快,譯碼器也較簡(jiǎn)單。 目前,卷積碼在數(shù)傳系統(tǒng),尤其是在衛(wèi)星通信、移動(dòng)通信等領(lǐng)域已被廣泛應(yīng)用。 本論文對(duì)卷積碼編碼和Viterbi譯碼的設(shè)計(jì)原理及其FPGA實(shí)現(xiàn)方案進(jìn)行了研究。同時(shí),將交織和解交織技術(shù)應(yīng)用于編碼和解碼的過程中。 首先,簡(jiǎn)要介紹了卷積碼的基礎(chǔ)知識(shí)和維特比譯碼算法的基本原理,并對(duì)硬判決譯碼和軟判決譯碼方法進(jìn)行了比較。其次,討論了交織和解交織技術(shù)及其在糾錯(cuò)碼中的應(yīng)用。然后,介紹了FPGA硬件資源和軟件開發(fā)環(huán)境Quartus Ⅱ,包括數(shù)字系統(tǒng)的設(shè)計(jì)方法和設(shè)計(jì)規(guī)則。再有,對(duì)基于FPGA的維特比譯碼器各個(gè)模塊和相應(yīng)算法實(shí)現(xiàn)、優(yōu)化進(jìn)行了研究。最后,在Quartus Ⅱ平臺(tái)上對(duì)硬判決譯碼和軟判決譯碼以及有無交織等不同情況進(jìn)行了仿真,并根據(jù)仿真結(jié)果分析了維特比譯碼器的性能。 分析結(jié)果表明,系統(tǒng)的誤碼率達(dá)到了設(shè)計(jì)要求,從而驗(yàn)證了譯碼器設(shè)計(jì)的可靠性,所設(shè)計(jì)基于FPGA的并行Viterbi譯碼器適用于高速數(shù)據(jù)傳輸?shù)膱?chǎng)合。
上傳時(shí)間: 2013-04-24
上傳用戶:zhenyushaw
不用再為找不到USB萬能驅(qū)動(dòng)下載而煩憂,萬能USB驅(qū)動(dòng)專家為您排憂解難。很多人的usb設(shè)備因?yàn)樘嗷驔]有不能正常使用設(shè)備。所以我就從網(wǎng)絡(luò)上把這個(gè)好東西拿來給大家分享的。安裝方法:先解壓下載的文件,然后插入U(xiǎn)盤,根據(jù)找到新硬件的提示,找到USB萬能驅(qū)動(dòng)所解壓的文件夾,單擊安裝,即可。
標(biāo)簽: USB 萬能驅(qū)動(dòng)
上傳時(shí)間: 2013-07-18
上傳用戶:mopdzz
采用現(xiàn)場(chǎng)可編程門陣列(FPGA)可以快速實(shí)現(xiàn)數(shù)字電路,但是用于生成FPGA編程的比特流文件的CAD工具在編制大規(guī)模電路時(shí)常常需要數(shù)小時(shí)的時(shí)間,以至于許多設(shè)計(jì)者甚至通過在給定FPGA上采用更多的資源,或者以犧牲電路速度為代價(jià)來提高編制速度。電路編制過程中大部分時(shí)間花費(fèi)在布線階段,因此有效的布線算法能極大地減少布線時(shí)間。 許多布線算法已經(jīng)被開發(fā)并獲得應(yīng)用,其中布爾可滿足性(SAT)布線算法及幾何查找布線算法是當(dāng)前最為流行的兩種。然而它們各有缺點(diǎn):基于SAT的布線算法在可擴(kuò)展性上有很大缺陷;幾何查找布線算法雖然具有廣泛的拆線重布線能力,但當(dāng)實(shí)際問題具有嚴(yán)格的布線約束條件時(shí),它在布線方案的收斂方面存在很大困難?;诖?,本文致力于探索一種能有效解決以上問題的新型算法,具體研究工作和結(jié)果可歸納如下。 1、在全面調(diào)查FPGA結(jié)構(gòu)的最新研究動(dòng)態(tài)的基礎(chǔ)上,確定了一種FPGA布線結(jié)構(gòu)模型,即一個(gè)基于SRAM的對(duì)稱陣列(島狀)FPGA結(jié)構(gòu)作為研究對(duì)象,該模型僅需3個(gè)適合的參數(shù)即能表示布線結(jié)構(gòu)。為使所有布線算法可在相同平臺(tái)上運(yùn)行,選擇了美國(guó)北卡羅來納州微電子中心的20個(gè)大規(guī)模電路作為基準(zhǔn),并在布線前采用VPR399對(duì)每個(gè)電路都生成30個(gè)布局,從而使所有的布線算法都能夠直接在這些預(yù)制電路上運(yùn)行。 2、詳細(xì)研究了四種幾何查找布線算法,即一種基本迷宮布線算法Lee,一種基于協(xié)商的性能驅(qū)動(dòng)的布線算法PathFinder,一種快速的時(shí)延驅(qū)動(dòng)的布線算法VPR430和一種協(xié)商A
上傳時(shí)間: 2013-05-18
上傳用戶:ukuk
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1