甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內進行數據傳輸的光傳輸技術.它主要應用于網絡中的交換機、核心路由器(CR)、光交叉連接設備(OXC)、分插復用器(ADM)和波分復用(WDM)終端等不同層次設備之間的互連,具有構建方便、性能穩定和成本低等優點,是光通信技術發展的一個全新領域,逐漸成為國際通用的標準技術,成為全光網的一個重要組成部分. 本文深入研究了VSR并行光傳輸系統,完成了VSR技術的核心部分--轉換器子系統的設計與實現,使用現場可編程陣列FPGA(Field Programmable GateArray)來完成轉換器電路的設計和功能實現.深入研究現有VSR4-1.0和VSR4-3.0兩種并行傳輸標準,在其技術原理的基礎上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統總吞吐量大的優勢,為將來向更高速率升級提供了依據.根據萬兆以太網的技術特點和傳輸要求,提出并設計了用VSR技術實現局域和廣域萬兆以太網在較短距離上的高速互連的系統方案,成功地將VSR技術移植到萬兆以太網上,實現低成本、構建方便和性能穩定的高速短距離傳輸. 本文所有的設計均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實現,采用Altera的Quartus Ⅱ開發工具和 Verilog HDL硬件描述語言完成了VSR4-1.0轉換器集成電路和萬兆以太網的SERDES的設計和仿真,并給出了各模塊的電路結構和仿真結果.仿真的結果表明,所有的設計均能正確的實現各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統的要求.
標簽:
FPGA
短距離
光傳輸
高速并行
上傳時間:
2013-07-14
上傳用戶:han0097
本文分析了誤碼儀系統需求,制定出誤碼儀由誤碼測試子系統和人機界面子系統構成的總體結構圖.提出采用FPGA進行誤碼測試子系統模塊設計,提高了系統功能擴展性和系統的集成度,使用嵌入式操作系統進行系統應用軟件設計提高系統實時性.研究了傳統誤碼儀在誤碼測試子系統上設計方法,給出了偽隨機碼、人工碼、誤碼插入、誤碼計算模塊的設計原理,介紹了帶同步保護的同步判決模塊的設計方法,采用數據復合和數據分解技術,實現了高速人工碼發送以及誤碼測試,還制定了子系統間的通信協議.設計了人機界面子系統硬件電路圖,并詳細介紹了人機界面子系統中顯示模塊、實時時鐘模塊、數據存儲模塊、串行RS232通信模塊、鍵盤接口模塊的硬件設計及其驅動程序的開發.介紹了Small RTOS51嵌入式操作系統的特點,運行條件,重要概念以及移植方法,提出了使用Small RTOS51嵌入式操作系統的原因.分析了系統應用軟件需求,給出了基于Small RTOS51嵌入式操作系統任務創建方法,以及任務調度關系,詳細介紹了各任務執行流程圖.
標簽:
Small
RTOS
FPGA
51
上傳時間:
2013-07-10
上傳用戶:yolo_cc