無功補(bǔ)償對(duì)于現(xiàn)代電力系統(tǒng)的運(yùn)行與穩(wěn)定性來說是必不可少的。靜止無功發(fā)生器(SVG)經(jīng)過了三十多年的發(fā)展,已經(jīng)在無功補(bǔ)償技術(shù)上得到廣泛的應(yīng)用。它具備優(yōu)越的動(dòng)態(tài)性能,可以大大提高電力系統(tǒng)的電壓調(diào)整能力和系統(tǒng)穩(wěn)定性,進(jìn)而提高電力系統(tǒng)的輸電能力。在我國,充分發(fā)揮SVG的作用,顯得尤為迫切。 本文論述了SVG的發(fā)展概況,研究了SVG的工作原理,對(duì)大容量的主電路結(jié)構(gòu)進(jìn)行了比較分析,并在此基礎(chǔ)上建立了SVG的穩(wěn)態(tài)數(shù)學(xué)模型和標(biāo)幺值數(shù)學(xué)模型。然后,闡述了瞬時(shí)無功功率理論,給出了無功電流檢測的具體算法,并利用MATLAB仿真軟件對(duì)該算法進(jìn)行了仿真實(shí)現(xiàn)。接下來研究比較了SVG的兩種傳統(tǒng)控制策略,介紹了幾種PWM觸發(fā)技術(shù),其中著重研究了空間矢量PWM(SVPWM)的算法。利用MATLAB仿真軟件對(duì)基于傳統(tǒng)電流間接閉環(huán)控制算法的SVG進(jìn)行了系統(tǒng)級(jí)仿真實(shí)現(xiàn),在與電流直接控制的SVG仿真結(jié)果做對(duì)比后,指出各自的補(bǔ)償特點(diǎn)。文章重點(diǎn)在結(jié)合以上算法各自的優(yōu)缺點(diǎn)、電網(wǎng)本身的大擾動(dòng)和電力系統(tǒng)對(duì)SVG控制性能的嚴(yán)格要求后,給出了一種新型電壓電流雙閉環(huán)的控制方法。其中電流內(nèi)環(huán)采用瞬時(shí)無功電流的PI反饋控制,PI值根據(jù)系統(tǒng)數(shù)學(xué)模型中iq△δ的比例關(guān)系,采用了齊格勒-尼柯爾斯法則進(jìn)行整定;而電壓外環(huán)則采用系統(tǒng)動(dòng)態(tài)電壓的智能遺傳PI反饋控制,利用智能遺傳算法對(duì)PI值進(jìn)行整定。用MATLAB/SIMULINK分別對(duì)兩個(gè)環(huán)節(jié)的控制算法進(jìn)行了仿真,并針對(duì)外環(huán)控制器的遺傳PI算法,與PI算法的仿真結(jié)果做了對(duì)比,證明了遺傳PI的優(yōu)越性,為基于雙閉環(huán)控制的SVG系統(tǒng)級(jí)仿真打下了基礎(chǔ)。最后,文章利用MATLAB/SIMULINK/PSB對(duì)新型電壓電流雙閉環(huán)系統(tǒng)的SVG進(jìn)行了仿真實(shí)現(xiàn),并對(duì)在電網(wǎng)不同情況下的補(bǔ)償效果與傳統(tǒng)電流間接控制的SVG進(jìn)行了分析與比較。仿真結(jié)果表明該控制方式具有更好的動(dòng)態(tài)性能。
標(biāo)簽: 無功發(fā)生器 控制系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:skfreeman
本文以異步電機(jī)參數(shù)離線自整定及參數(shù)在線辨識(shí)為對(duì)象,從理論分析,算法提出,仿真證明和實(shí)驗(yàn)驗(yàn)證四部分進(jìn)行了深入研究。 異步電機(jī)參數(shù)離線自整定及參數(shù)在線辨識(shí)技術(shù)的研究,為異步電機(jī)控制性能的不斷提高提供了保障,以使更好,更精確的控制方式能夠應(yīng)用到工程實(shí)際中去。 由于在工程中使用的電機(jī)和變頻器不一定能夠匹配,而需要在電機(jī)運(yùn)行之前由專業(yè)的工程師對(duì)變頻器作重新設(shè)置,此過程復(fù)雜,耽誤時(shí)間而且需要專業(yè)人員操作。 本文提出一套異步電機(jī)參數(shù)離線自整定算法,使用C語言編程,并在一臺(tái)2.2KW電機(jī)的硬件實(shí)驗(yàn)平臺(tái)上驗(yàn)證了該算法,實(shí)現(xiàn)了電機(jī)在運(yùn)行之前,變頻器自動(dòng)測試出電機(jī)的基本參數(shù),為矢量控制等控制方式提供所需要的電機(jī)參數(shù)。 電機(jī)在運(yùn)行過程中,由于溫度等因素的影響,電機(jī)的參數(shù)會(huì)發(fā)生變化,影響電機(jī)運(yùn)行的穩(wěn)定性,所以要對(duì)電機(jī)參數(shù)做在線辨識(shí)。本文對(duì)異步電機(jī)參數(shù)在線辨識(shí)作了理論分析和方法總結(jié),為下一步工作打下基礎(chǔ)。 算法的實(shí)現(xiàn)需要相應(yīng)的硬件實(shí)驗(yàn)平臺(tái),本文對(duì)硬件實(shí)驗(yàn)平臺(tái)作了詳細(xì)介紹,包括主電路的設(shè)計(jì)、IGBT的驅(qū)動(dòng)保護(hù)電路設(shè)計(jì)、DSP數(shù)字控制器的設(shè)計(jì)。 本文還對(duì)文中提出的實(shí)驗(yàn)方法作了MATLAB/Simulink仿真,驗(yàn)證了該方法的可行性,對(duì)實(shí)驗(yàn)有指導(dǎo)意義。
標(biāo)簽: 異步電機(jī) 參數(shù) 參數(shù)辨識(shí)
上傳時(shí)間: 2013-04-24
上傳用戶:541657925
異步電機(jī)無速度傳感器矢量控制技術(shù)提高了交流傳動(dòng)系統(tǒng)的可靠性,降低了系統(tǒng)的實(shí)現(xiàn)成本。準(zhǔn)確辨識(shí)電機(jī)轉(zhuǎn)速是實(shí)現(xiàn)無速度傳感器矢量控制的關(guān)鍵。 本文對(duì)無速度傳感器矢量控制系統(tǒng)進(jìn)行了研究,建立了異步電動(dòng)機(jī)無速度傳感器電壓解耦矢量控制系統(tǒng)和基于模型參考自適應(yīng)(MRAS)的無速度傳感器矢量控制系統(tǒng)?;贛RAS的無速度傳感器矢量控制系統(tǒng)利用電動(dòng)機(jī)定子電壓方程和電流方程得到電動(dòng)機(jī)轉(zhuǎn)速的模型參考自適應(yīng)辨識(shí)算法,在此基礎(chǔ)上建立了一個(gè)改進(jìn)的變參數(shù)MRAS速度辨識(shí)數(shù)學(xué)模型,并利用Matlab軟件對(duì)基于該速度辨識(shí)模型的無速度傳感器異步電動(dòng)機(jī)矢量控制系統(tǒng)在不同的情況下進(jìn)行了詳細(xì)的仿真研究。仿真結(jié)果驗(yàn)證了該改進(jìn)的變參數(shù)MRAS速度辨識(shí)模型具有令人滿意的辨識(shí)精度和動(dòng)態(tài)性能。 基于MRAS的轉(zhuǎn)速估算理論從本質(zhì)上來說屬于基于電機(jī)理想模型的轉(zhuǎn)速估算方案,該方法依賴于電機(jī)參數(shù),而電機(jī)參數(shù)在電機(jī)運(yùn)動(dòng)過程中變化很大,因而給出了對(duì)電機(jī)的一些定、轉(zhuǎn)子參數(shù)進(jìn)行實(shí)時(shí)辨識(shí)方法,以保持系統(tǒng)的動(dòng)、靜態(tài)性能。 在傳統(tǒng)型模型參考自適應(yīng)系統(tǒng)基礎(chǔ)上,將系統(tǒng)中原有的自適應(yīng)調(diào)節(jié)機(jī)構(gòu)用一個(gè)具有在線學(xué)習(xí)能力的人工神經(jīng)網(wǎng)絡(luò)取代,提出一種基于神經(jīng)網(wǎng)絡(luò)的異步電機(jī)轉(zhuǎn)速估計(jì)方法,并給出了速度估計(jì)器的神經(jīng)網(wǎng)絡(luò)結(jié)構(gòu)和學(xué)習(xí)算法。最后對(duì)基于神經(jīng)網(wǎng)絡(luò)轉(zhuǎn)速估計(jì)的異步電機(jī)矢量控制系統(tǒng)進(jìn)行了仿真,結(jié)果表明該系統(tǒng)具有良好的性能。 簡單介紹了基于DSP的異步電機(jī)無速度傳感器矢量控制系統(tǒng)的硬件結(jié)構(gòu)以及軟件系統(tǒng)的設(shè)計(jì)。
上傳時(shí)間: 2013-05-30
上傳用戶:hakim
在實(shí)際應(yīng)用中,對(duì)永磁同步電機(jī)控制精度的要求越來越高。尤其是在機(jī)器人、航空航天、精密電子儀器等對(duì)電機(jī)性能要求較高的領(lǐng)域,系統(tǒng)的快速性、穩(wěn)定性和魯棒性能好壞成為決定永磁同步電機(jī)性能優(yōu)劣的重要指標(biāo)。傳統(tǒng)電機(jī)系統(tǒng)通常采用PID控制,其本質(zhì)上是一種線性控制,若被控對(duì)象具有非線性特性或有參變量發(fā)生變化,會(huì)使得線性常參數(shù)的PID控制器無法保持設(shè)計(jì)時(shí)的性能指標(biāo);在確定PID參數(shù)的過程中,參數(shù)整定值是具有一定局域性的優(yōu)化值,并不是全局最優(yōu)值。實(shí)際電機(jī)系統(tǒng)具有非線性、參數(shù)時(shí)變及建模過程復(fù)雜等特點(diǎn),因此常規(guī)PID控制難以從根本上解決動(dòng)態(tài)品質(zhì)與穩(wěn)態(tài)精度的矛盾。永磁同步電機(jī)是典型的多變量、參數(shù)時(shí)變的非線性控制對(duì)象。先進(jìn)控制方法(諸如智能控制、優(yōu)化算法等)研究應(yīng)用的發(fā)展與深入,為控制復(fù)雜的永磁同步電機(jī)系統(tǒng)開辟了嶄新的途徑。由于先進(jìn)控制方法擺脫了對(duì)控制對(duì)象模型的依賴,能夠在處理不精確性和不確定性問題中有可處理性、魯棒性,因而將其引入永磁同步電機(jī)控制已成為一個(gè)必然的趨勢(shì)。本文根據(jù)系統(tǒng)實(shí)現(xiàn)目標(biāo)的不同,選取相應(yīng)的先進(jìn)控制方法,并與PID控制相結(jié)合,對(duì)永磁同步電機(jī)各方面性能進(jìn)行有針對(duì)性的優(yōu)化,最終使其控制精度得到顯著的提高。為達(dá)到對(duì)永磁同步電機(jī)進(jìn)行性能優(yōu)化的研究目的,文中首先探討了正弦波永磁同步電機(jī)和方波永磁同步電機(jī)的運(yùn)行特點(diǎn)及控制機(jī)理,通過建立數(shù)學(xué)模型,對(duì)相應(yīng)的控制系統(tǒng)進(jìn)行了整體分析。針對(duì)永磁同步電機(jī)非線性、強(qiáng)耦合的特點(diǎn),設(shè)計(jì)了矢量控制方式下的永磁同步電機(jī)閉環(huán)反饋控制系統(tǒng)。結(jié)合常規(guī)PID控制,將模糊控制、遺傳算法、神經(jīng)網(wǎng)絡(luò)和人工免疫等多種先進(jìn)控制方法應(yīng)用于永磁同步電機(jī)調(diào)速系統(tǒng)、伺服系統(tǒng)和同步傳動(dòng)系統(tǒng)的控制器設(shè)計(jì)中,以滿足不同控制系統(tǒng)對(duì)電機(jī)動(dòng)、靜態(tài)性能的要求以及對(duì)調(diào)速性能或跟隨性能的側(cè)重。實(shí)驗(yàn)結(jié)果表明,采用先進(jìn)控制方法的永磁同步電機(jī)具有較好的動(dòng)態(tài)性能、抗擾動(dòng)能力以及較強(qiáng)的魯棒性能;與傳統(tǒng)PID控制相比,系統(tǒng)的控制精度得到了明顯提高。研究結(jié)果驗(yàn)證了先進(jìn)控制方法應(yīng)用于永磁同步電機(jī)性能優(yōu)化的有效性和實(shí)用性。
標(biāo)簽: 先進(jìn)控制 永磁同步電機(jī) 性能優(yōu)化
上傳時(shí)間: 2013-04-24
上傳用戶:shinesyh
隨著通信技術(shù)的發(fā)展,視頻傳輸系統(tǒng)因具有方便、實(shí)時(shí)、準(zhǔn)確等特點(diǎn)已成為現(xiàn)代工業(yè)管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強(qiáng)、傳輸距離等優(yōu)點(diǎn)越來越受人們的關(guān)注。本論文以FPGA為核心芯片,結(jié)合數(shù)字化技術(shù)和時(shí)分復(fù)用技術(shù),提出了一種無壓縮多路數(shù)字視頻光纖傳輸系統(tǒng)設(shè)計(jì)方案,并詳細(xì)分析方案的設(shè)計(jì)過程。 系統(tǒng)分A/D轉(zhuǎn)換、D/A轉(zhuǎn)換和FPGA數(shù)據(jù)處理三大模塊化進(jìn)行設(shè)計(jì),F(xiàn)PGA數(shù)據(jù)處理模塊實(shí)現(xiàn)了程序的配置下載、IO口的控制功能、各時(shí)鐘分頻、鎖相功能和多路數(shù)字信號(hào)的復(fù)接解復(fù)接仿真,同時(shí)完成了視頻信號(hào)的A/D轉(zhuǎn)換和數(shù)字視頻信號(hào)的D/A轉(zhuǎn)換功能,最終實(shí)現(xiàn)了八路視頻信號(hào)在一根光纖上實(shí)時(shí)傳輸?shù)墓δ堋=邮找曨l圖像輪廓清晰、沒有不規(guī)則的閃爍、沒有波浪狀等條紋或橫條出現(xiàn),基本滿足視頻監(jiān)控系統(tǒng)的圖像質(zhì)量指標(biāo)要求。各路視頻信號(hào)的輸入輸出電接口、阻抗和收發(fā)光接口均符合國家標(biāo)準(zhǔn),系統(tǒng)具高集成度、靈活性等特點(diǎn),能廣泛應(yīng)用于各場合的視頻監(jiān)控系統(tǒng)和安全防范系統(tǒng)中。 關(guān)鍵詞:FPGA,光纖傳輸,視頻信號(hào)
標(biāo)簽: FPGA 多路 光纖傳輸系統(tǒng)
上傳時(shí)間: 2013-06-05
上傳用戶:zxh1986123
激光打標(biāo)是指利用高能量密度的激光束在物件表面作永久性標(biāo)刻。激光打標(biāo)以其“打標(biāo)速度快、性能穩(wěn)定、打標(biāo)質(zhì)量好”等優(yōu)勢(shì),獲得了日益廣泛的應(yīng)用。傳統(tǒng)的激光打標(biāo)系統(tǒng)一般是基于ISA總線或PCI總線的,運(yùn)動(dòng)控制卡必須插在計(jì)算機(jī)的PCI插槽內(nèi),且不支持熱捅拔,影響了控制卡的穩(wěn)定性;以單片機(jī)為主控制器的激光打標(biāo)控制卡雖然成本低、運(yùn)行可靠,但由于其運(yùn)算速度慢、存儲(chǔ)容量有限,限制了它的應(yīng)用范圍。 運(yùn)動(dòng)控制卡是激光打標(biāo)系統(tǒng)的核心組成部分。本文設(shè)計(jì)了一種新型的基于USB總線,以FPGA為主控單元的振鏡掃描式激光打標(biāo)控制卡,它利用了USB總線高速、穩(wěn)定、易用和FPGA資源豐富、處理能力強(qiáng)、易擴(kuò)展等優(yōu)點(diǎn),將PC機(jī)強(qiáng)大的信息處理能力與運(yùn)動(dòng)控制卡的運(yùn)動(dòng)控制能力相結(jié)合,具有信息處理能力強(qiáng)、開放程度高、使用方便的特點(diǎn)。 本文首先介紹了激光打標(biāo)的原理,激光打標(biāo)技術(shù)的發(fā)展現(xiàn)狀以及激光打標(biāo)系統(tǒng)的組成結(jié)構(gòu)。在對(duì)USB總線技術(shù)作了簡要介紹后,詳細(xì)討論了激光打標(biāo)控制卡的硬件電路設(shè)計(jì),包括USB接口電路,F(xiàn)PGA主控單元電路,D/A單元電路,存儲(chǔ)器電路,I/O接口電路等。接著對(duì)USB接口單元的固件程序和FPGA中USB接口功能模塊、D/A寫控制功能模塊和SRAM讀寫控制功能模塊的程序做了詳細(xì)設(shè)計(jì),通過軟硬件調(diào)試,控制卡實(shí)現(xiàn)了USB通信,輸出兩路模擬信號(hào),SRAM數(shù)據(jù)讀寫,數(shù)字量輸入輸出等功能。
標(biāo)簽: FPGA USB 激光打標(biāo)
上傳時(shí)間: 2013-04-24
上傳用戶:prczsf
當(dāng)今,移動(dòng)通信正處于向第四代通信系統(tǒng)發(fā)展的階段,OFDM技術(shù)作為第四代數(shù)字移動(dòng)通信(4G)系統(tǒng)的關(guān)鍵技術(shù)之一,被包括LTE在內(nèi)的眾多準(zhǔn)4G協(xié)議所采用。IDFT/DFT作為OFDM系統(tǒng)中的關(guān)鍵功能模塊,其精度對(duì)基帶解調(diào)性能產(chǎn)生著重大的影響,尤其對(duì)LTE上行所采用的SC_FDMA更是如此。為了使定點(diǎn)化IDFT/DFT達(dá)到較好的性能,本文采用數(shù)字自動(dòng)增益控制(DAGC)技術(shù),以解決過大輸入信號(hào)動(dòng)態(tài)范圍所造成的IDFT/DFT輸出信噪比(SNR)惡化問題。 首先,本文簡單介紹了較為成熟的AAGC(模擬AGC)技術(shù),并重點(diǎn)關(guān)注近年來為了改善其性能而興起的數(shù)字化AGC技術(shù),它們主要用于壓縮ADC輸入動(dòng)態(tài)范圍以防止其飽和。針對(duì)基帶處理中具有累加特性的定點(diǎn)化IDFT/DFT技術(shù),進(jìn)一步分析了AAGC技術(shù)和基帶DAGC在實(shí)施對(duì)象,實(shí)現(xiàn)方法等上的異同點(diǎn),指出了基帶DAGC的必要性。 其次,根據(jù)LTE協(xié)議,搭建了從調(diào)制到解調(diào)的基帶PUSCH處理鏈路,并針對(duì)基于DFT的信道估計(jì)方法的缺點(diǎn),使用簡單的兩點(diǎn)替換實(shí)現(xiàn)了優(yōu)化,通過高斯信道下的MATLAB仿真,證明其可以達(dá)到理想效果。仿真結(jié)果還表明,在不考慮同步問題的高斯信道下,本文所搭建的基帶處理鏈路,采用64QAM進(jìn)行調(diào)制,也能達(dá)到在SNR高于17dB時(shí),硬判譯碼結(jié)果為極低誤碼率(BER)的效果。 再次,在所搭建鏈路的基礎(chǔ)上,通過理論分析和MATLAB仿真,證明了包括時(shí)域和頻域DAGC在內(nèi)的基帶DAGC具有穩(wěn)定接收鏈路解調(diào)性能的作用。同時(shí),通過對(duì)幾種DAGC算法的比較后,得到的一套適用于實(shí)現(xiàn)的基帶DAGC算法,可以使IDFT/DFT的輸出SNR處于最佳范圍,從而滿足LTE系統(tǒng)基帶解調(diào)的要求。針對(duì)時(shí)域和頻域DAGC的差異,分別選定移位和加法,以及查表的方式進(jìn)行基帶DAGC算法的實(shí)現(xiàn)。 最后,本文對(duì)選定的基帶DAGC算法進(jìn)行了FPGA設(shè)計(jì),仿真、綜合和上板結(jié)果說明,時(shí)域和頻域DAGC實(shí)現(xiàn)方法占用資源較少,容易進(jìn)行集成,能夠達(dá)到的最高工作頻率較高,完全滿足基帶處理的速率要求,可以流水處理每一個(gè)IQ數(shù)據(jù),使之滿足基帶解調(diào)性能。
上傳時(shí)間: 2013-05-17
上傳用戶:laozhanshi111
隨著數(shù)字時(shí)代的到來,信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應(yīng)用。 近年來,集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點(diǎn)的通用邏輯開發(fā)芯片,在電子設(shè)計(jì)行業(yè)深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實(shí)現(xiàn)四路QAM調(diào)制的全過程。FPGA實(shí)現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號(hào),AD9857實(shí)現(xiàn)對(duì)四路I/Q信號(hào)的調(diào)制,輸出中頻信號(hào)。本文具體內(nèi)容總結(jié)如下: 1.介紹國內(nèi)數(shù)字電視發(fā)展?fàn)顩r、國內(nèi)國際的數(shù)字電視標(biāo)準(zhǔn),并詳細(xì)介紹國內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標(biāo)準(zhǔn)格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計(jì),其中包括詳細(xì)研究了FPGA與AD9857的電路設(shè)計(jì)、在allegro下的PCB設(shè)計(jì)及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發(fā)流程。 5.深入研究了基于FPAG代碼開發(fā),其中主要包括I2C接口實(shí)現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實(shí)現(xiàn)及AD9857的FPGA控制使其實(shí)現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測試、電路測試及系統(tǒng)指標(biāo)測試。 最終系統(tǒng)指標(biāo)測試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達(dá)到了國標(biāo)的要求。
上傳時(shí)間: 2013-04-24
上傳用戶:sn2080395
如今電力電子電路的控制旨在實(shí)現(xiàn)高頻開關(guān)的計(jì)算機(jī)控制,并向著更高頻率、更低損耗和全數(shù)字化的方向發(fā)展?,F(xiàn)場可編程門陣列器件(Field Programmable Gate Arrays)是近年來嶄露頭角的一類新型集成電路,它具有簡潔、經(jīng)濟(jì)、高速度、低功耗等優(yōu)勢(shì),又具有全集成化、適用性強(qiáng),便于開發(fā)和維護(hù)(升級(jí))等顯著優(yōu)點(diǎn)。與單片機(jī)和DSP相比,F(xiàn)PGA的頻率更高、速度更快,這些特點(diǎn)順應(yīng)了電力電子電路的日趨高頻化和復(fù)雜化發(fā)展的需要。因此,在越來越多的領(lǐng)域中FPGA得到了日益廣泛的發(fā)展和應(yīng)用。 本文提出了一種采用現(xiàn)場可編程門陣列(FPGA)器件實(shí)現(xiàn)數(shù)字化變頻調(diào)速控制系統(tǒng)的設(shè)計(jì)方案。該系統(tǒng)能產(chǎn)生三相六路正弦脈寬調(diào)制(SPWM)波形;調(diào)制頻率范圍為0~4KHZ,分7級(jí)控制;16位的速度控制分辨率;載波頻率分8級(jí)控制,最高可達(dá)24KHZ;系統(tǒng)接口兼容Intel系列和Motorola系列單片機(jī);該系統(tǒng)控制簡單、精確,易修改,可現(xiàn)場編程;同時(shí)具有脈沖延時(shí)小、最小脈沖刪除、過壓和過流保護(hù)功能等特點(diǎn),可應(yīng)用于PWM變頻調(diào)速系統(tǒng)的全數(shù)字化控制。文中對(duì)方案的實(shí)現(xiàn)進(jìn)行了詳細(xì)的論述,主要包括系統(tǒng)設(shè)計(jì)的理論分析,系統(tǒng)結(jié)構(gòu)設(shè)計(jì)及在FPGA硬件上的實(shí)現(xiàn),最終驗(yàn)證了該控制系統(tǒng)的可行性和有效性。 數(shù)字化設(shè)計(jì)是本系統(tǒng)的特點(diǎn),系統(tǒng)最終生成的三相SPWM脈沖是基于三相正弦調(diào)制波和三角載波比較得到的。設(shè)計(jì)時(shí),充分結(jié)合FPGA器件的結(jié)構(gòu)特點(diǎn),利用一種改進(jìn)結(jié)構(gòu)的數(shù)字控制振蕩器(NCO)來產(chǎn)生正弦波樣本,在一定程度上解決了傳統(tǒng)NCO產(chǎn)生正弦波的精度和頻率相互制約的問題;把分時(shí)復(fù)用數(shù)字通信原理結(jié)合到系統(tǒng)的設(shè)計(jì)中,設(shè)計(jì)出分時(shí)運(yùn)算電路,使得系統(tǒng)在同步時(shí)鐘下,生成三相正弦調(diào)制波而不影響系統(tǒng)的速度,同三角載波邏輯比較后,最終得到三相SPWM脈沖序列。
標(biāo)簽: FPGA 變頻調(diào)速控制 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-07-05
上傳用戶:duoshen1989
當(dāng)前,在系統(tǒng)級(jí)互連設(shè)計(jì)中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢(shì)。人們已經(jīng)意識(shí)到串行I/O“潮流”是不可避免的,因?yàn)樵诟哂?Gbps的速度下,并行I/O方案已經(jīng)達(dá)到了物理極限,不能再提供可靠和經(jīng)濟(jì)的信號(hào)同步方法?;诖蠭/O的設(shè)計(jì)帶來許多傳統(tǒng)并行方法所無法提供的優(yōu)點(diǎn),包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計(jì)中,包括PC、消費(fèi)電子、海量存儲(chǔ)、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計(jì)算和控制、測試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過Aurora協(xié)議封裝并在芯片間、電路板間甚至機(jī)箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴(kuò)展到3.125Gbps。Aurora還可將1至16個(gè)物理通道綁定在一起形成一個(gè)虛擬鏈路。16個(gè)通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級(jí)路由器和交換機(jī)、遠(yuǎn)程接入交換機(jī)、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲(chǔ)子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對(duì)帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板?,F(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進(jìn)電信計(jì)算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺(tái)被提出并得到快速的發(fā)展。它由PCI工業(yè)計(jì)算機(jī)制造商協(xié)會(huì)(PICMG)開發(fā),其主要目的是定義一種開放的通信和計(jì)算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓?fù)洹⒏咝盘?hào)密度、標(biāo)準(zhǔn)機(jī)械與電氣特性、足夠步線長度等特性,滿足當(dāng)前和未來高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計(jì)高速串行接口將為設(shè)計(jì)帶來巨大的靈活性和可擴(kuò)展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個(gè)RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強(qiáng)大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過渡提供了一個(gè)理想的連接平臺(tái)。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計(jì)傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對(duì)串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進(jìn)行了簡要的介紹和分析,詳細(xì)分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點(diǎn)檢測、擾碼、時(shí)鐘校正、通道綁定、預(yù)加重等。同時(shí)對(duì)AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進(jìn)行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計(jì)方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計(jì)工具,可在標(biāo)準(zhǔn)ATCA機(jī)框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。
上傳時(shí)間: 2013-05-29
上傳用戶:frank1234
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1