亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

局域網(wǎng)IP掃描工具

  • CANopen網(wǎng)絡(luò)管理工具 V1.18

    CANopen網(wǎng)絡(luò)管理工具 V1.18 網(wǎng)絡(luò)管理工具

    標(biāo)簽: CANopen 1.18 網(wǎng)絡(luò) 管理工具

    上傳時(shí)間: 2014-03-31

    上傳用戶(hù):fanboynet

  • CANHub-AS4 配置工具

    CANHub-AS4 配置工具 工具程序

    標(biāo)簽: CANHub-AS 配置工具

    上傳時(shí)間: 2013-10-16

    上傳用戶(hù):DE2542

  • 7.4 基于IP CORE的BLOCK RAM設(shè)計(jì)修改稿

    7.4 基于IP CORE的BLOCK RAM設(shè)計(jì)修改稿。

    標(biāo)簽: BLOCK CORE 7.4 RAM

    上傳時(shí)間: 2013-11-07

    上傳用戶(hù):sammi

  • 1.4 FPGA的設(shè)計(jì)工具

    1.4 FPGA的設(shè)計(jì)工具。

    標(biāo)簽: FPGA 1.4 設(shè)計(jì)工具

    上傳時(shí)間: 2013-10-14

    上傳用戶(hù):skhlm

  • 《EDA工具手冊(cè)》PCB設(shè)計(jì)分冊(cè)

    《EDA工具手冊(cè)》PCB設(shè)計(jì)分冊(cè)

    標(biāo)簽: EDA PCB

    上傳時(shí)間: 2013-11-23

    上傳用戶(hù):yanyangtian

  • 通過(guò)FPGA提高工業(yè)應(yīng)用靈活性的5種方法

      可編程邏輯器件(PLD)是嵌入式工業(yè)設(shè)計(jì)的關(guān)鍵元器件。在工業(yè)設(shè)計(jì)中,PLD已經(jīng)從提供簡(jiǎn)單的膠合邏輯發(fā)展到使用FPGA作為協(xié)處理器。該技術(shù)在通信、電機(jī)控制、I/O模塊以及圖像處理等應(yīng)用中支持 I/O 擴(kuò)展,替代基本的微控制器 (MCU) 或者數(shù)字信號(hào)處理器 (DSP)。   隨著系統(tǒng)復(fù)雜度的提高,F(xiàn)PGA還能夠集成整個(gè)芯片系統(tǒng)(SoC),與分立的 MCU、DSP、ASSP,以及 ASIC解決方案相比,大幅度降低了成本。不論是用作協(xié)處理器還是SoC,Altera FPGA在您的工業(yè)應(yīng)用中都具有以下優(yōu)點(diǎn):   1. 設(shè)計(jì)集成——使用FPGA作為協(xié)處理器或者SoC,在一個(gè)器件平臺(tái)上集成 IP和軟件堆棧,從而降低成本。   2. 可重新編程能力——在一個(gè)公共開(kāi)發(fā)平臺(tái)的一片 FPGA中,使工業(yè)設(shè)計(jì)能夠適應(yīng)協(xié)議、IP以及新硬件功能的發(fā)展變化。   3. 性能調(diào)整——通過(guò)FPGA中的嵌入式處理器、定制指令和IP模塊,增強(qiáng)性能,滿(mǎn)足系統(tǒng)要求。   4. 過(guò)時(shí)保護(hù)——較長(zhǎng)的 FPGA 產(chǎn)品生命周期,通過(guò) FPGA 新系列的器件移植,延長(zhǎng)工業(yè)產(chǎn)品的生命周期,保護(hù)硬件不會(huì)過(guò)時(shí)。   5. 熟悉的工具——使用熟悉的、功能強(qiáng)大的集成工具,簡(jiǎn)化設(shè)計(jì)和軟件開(kāi)發(fā)、IP集成以及調(diào)試。

    標(biāo)簽: FPGA 工業(yè)應(yīng)用

    上傳時(shí)間: 2013-11-18

    上傳用戶(hù):tb_6877751

  • 定制簡(jiǎn)單LED的IP核的設(shè)計(jì)源代碼

    定制簡(jiǎn)單LED的IP核的設(shè)計(jì)源代碼

    標(biāo)簽: LED 定制 IP核 源代碼

    上傳時(shí)間: 2013-10-19

    上傳用戶(hù):gyq

  • 自學(xué)ZedBoard:使用IP通過(guò)ARM PS訪問(wèn)FPGA(源代碼)

      這一節(jié)的目的是使用XPS為ARM PS 處理系統(tǒng) 添加額外的IP。從IP Catalog 標(biāo)簽添加GPIO,并與ZedBoard板子上的8個(gè)LED燈相連。當(dāng)系統(tǒng)建立完后,產(chǎn)生bitstream,并對(duì)外設(shè)進(jìn)行測(cè)試。本資料為源代碼,原文設(shè)計(jì)過(guò)程詳見(jiàn):【 玩轉(zhuǎn)賽靈思Zedboard開(kāi)發(fā)板(4):如何使用自帶外設(shè)IP讓ARM PS訪問(wèn)FPGA?】   硬件平臺(tái):Digilent ZedBoard   開(kāi)發(fā)環(huán)境:Windows XP 32 bit   軟件: XPS 14.2 +SDK 14.2

    標(biāo)簽: ZedBoard FPGA ARM 訪問(wèn)

    上傳時(shí)間: 2013-11-06

    上傳用戶(hù):yuchunhai1990

  • 使用LabVIEW FPGA模塊設(shè)計(jì)IP核

    對(duì)于利用LabVIEW FPGA實(shí)現(xiàn)RIO目標(biāo)平臺(tái)上的定制硬件的工程師與開(kāi)發(fā)人員,他們可以很容易地利用所推薦的組件設(shè)計(jì)構(gòu)建適合其應(yīng)用的、可復(fù)用且可擴(kuò)展的代碼模塊?;谝呀?jīng)驗(yàn)證的設(shè)計(jì)進(jìn)行代碼模塊開(kāi)發(fā),將使現(xiàn)有IP在未來(lái)應(yīng)用中得到更好的復(fù)用,也可以使在不同開(kāi)發(fā)人員和內(nèi)部組織之間進(jìn)行共享和交換的代碼更好服用

    標(biāo)簽: LabVIEW FPGA IP核 模塊設(shè)計(jì)

    上傳時(shí)間: 2013-10-14

    上傳用戶(hù):xiaodu1124

  • 基于Quartus II免費(fèi)IP核的雙端口RAM設(shè)計(jì)實(shí)例

      QuartusII中利用免費(fèi)IP核的設(shè)計(jì)   作者:雷達(dá)室   以設(shè)計(jì)雙端口RAM為例說(shuō)明。   Step1:打開(kāi)QuartusII,選擇File—New Project Wizard,創(chuàng)建新工程,出現(xiàn)圖示對(duì)話框,點(diǎn)擊Next;

    標(biāo)簽: Quartus RAM IP核 雙端口

    上傳時(shí)間: 2013-10-18

    上傳用戶(hù):909000580

主站蜘蛛池模板: 即墨市| 武夷山市| 福安市| 兴宁市| 阜新市| 山阳县| 承德市| 来宾市| 类乌齐县| 洛隆县| 巴青县| 濮阳县| 高雄市| 大姚县| 临桂县| 张家界市| 泽库县| 尼勒克县| 同德县| 南乐县| 靖安县| 高平市| 台南市| 利川市| 吉木萨尔县| 新乐市| 通河县| 四川省| 北京市| 河源市| 津市市| 石泉县| 连平县| 杭州市| 镇赉县| 缙云县| 沐川县| 光山县| 社旗县| 同德县| 苗栗县|