第一章 虛擬儀器及labview入門 1.1 虛擬儀器概述 1.2 labview是什么? 1.3 labview的運行機制 1.3.1 labview應用程序的構成 1.3.2 labview的操作模板 1.4 labview的初步操作 1.4.1 創建VI和調用子VI 1.4.2 程序調試技術 1.4.3 子VI的建立 1.5 圖表(Chart)入門 第二章 程序結構 2.1 循環結構 2.1.1 While 循環 2.1.2 移位寄存器 2.1.3 For循環 2.2 分支結構:Case 2.3 順序結構和公式節點 2.3.1 順序結構 2.3.2 公式節點 第三章 數據類型:數組、簇和波形(Waveform) 3.1 數組和簇 3.2 數組的創建及自動索引 3.2.1 創建數組 3.2.2 數組控制對象、常數對象和顯示對象 3.2.3 自動索引 3.3 數組功能函數 3.4 什么是多態化(Polymorphism)? 3.5 簇 3.5.1 創建簇控制和顯示 3.5.2 使用簇與子VI傳遞數據 3.5.3 用名稱捆綁與分解簇 3.5.4 數組和簇的互換 3.6 波形(Waveform)類型 第四章 圖形顯示 4.1 概述 4.2 Graph控件 4.3 Chart的獨有控件 4.4 XY圖形控件(XY Graph) 4.5 強度圖形控件(Intensity Graph) 4.6 數字波形圖控件(Digital Waveform Graph) 4.7 3D圖形顯示控件(3D Graph) 第五章 字符串和文件I/ 5.1 字符串 5.2 文件的輸入/輸出(I/O) 5.2.1 文件 I/O 功能函數 5.2.2 將數據寫入電子表格文 5.3 數據記錄文件(datalog file) 第六章 數據采集 6.1 概述 6.1.1 采樣定理與抗混疊濾波器 6.1.2 數據采集系統的構成 6.1.3 模入信號類型與連接方式 6.1.4 信號調理 6.1.5 數據采集問題的復雜程度評估 6.2 緩沖與觸發 6.2.1 緩沖(Buffers) 6.2.2 觸發(Triggering) 6.3 模擬I/O(Analog I/O) 6.3.1 基本概念 6.3.2 簡單 Analog I/O 6.3.3 中級Analog I/O 6.4 數字I/O(Digital I/O) 6.5 采樣注意事項 6.5.1 采樣頻率的選擇 6.5.2 6.5.3 多任務環境 6.6 附:PCI-MIO-16E-4數據采集卡簡介 第七章 信號分析與處理 7.1 概述 7.2 信號的產生 7.3 標準頻率 7.4 數字信號處理 7.4.1 FFT變換 7.4.2 窗函數 7.4.3 頻譜分析 7.4.4 數字濾波 7.4.5 曲線擬合 第八章 labview程序設計技巧 8.1 局部變量和全局變量 8.2 屬性節點 8.3 VI選項設置 第九章 測量專題 9.1 概述 9.1.1 模入信號類型與連接方式 9.1.2 信號調理 9.2 電壓測量 9.3 頻率測量 9.4 相位測量 9.5 功率測量 9.6 阻抗測量 9.7 示波器 9.8 波形記錄與回放 9.9 元件伏安特性的自動測試 9.10 掃頻儀 9.11 函數發生器 9.12 實驗數據處理 9.13 頻域分析 9.14 時域分析 第十章 網絡與通訊 第十一章 儀器控制
標簽: labview 12.25 清華 教程
上傳時間: 2013-11-06
上傳用戶:15070202241
第八章 labview的編程技巧 本章介紹局部變量、全局變量、屬性節點和其他一些有助于提高編程技巧的問題,恰當地運用這些技巧可以提高程序的質量。 8.1 局部變量 嚴格的語法盡管可以保證程序語言的嚴密性,但有時它也會帶來一些使用上的不便。在labview這樣的數據流式的語言中,將變量嚴格地分為控制器(Control)和指示器(Indicator),前者只能向外流出數據,后者只能接受流入的數據,反過來不行。在一般的代碼式語言中,情況不是這樣的。例如我們有變量a、b和c,只要需要我們可以將a的值賦給b,將b的值賦給c等等。前面所介紹的labview內容中,只有移位積存器即可輸入又可輸出。另外,一個變量在程序中可能要在多處用到,在圖形語言中勢必帶來過多連線,這也是一件煩人的事。還有其他需要,因此labview引入了局部變量。
標簽: labview 教程
上傳時間: 2013-10-27
上傳用戶:xieguodong1234
第一章 引論 1.1 計算機網絡和協議 1.1.1 計算機網絡 1.1.2 協 議 1.1.3 計算機網絡體系結構 1.2 局域網 1.2.1 概 述 1.2.2 局域網協議 1.3 現場總線 1.3.1 背景和發展 1.3.2 概念和主要特點 1.4 控制器局部網(CAN) 1.4.1 CAN的分層結構 1.4.2 邏輯鏈路控制(LLC)子層 1.4.3 媒體訪問控制(MAC)子層 1.4.4 物理層 第二章 CAN控制器及有關器件
標簽: CAN 總線原理 應用系統 寬
上傳時間: 2013-10-12
上傳用戶:qwer0574
資料介紹說明: si8000m破解版帶破解文件crack si8000m是全新的邊界元素法場效解算器,建立在我們熟悉的早期POLAR阻抗設計系統易用使用的用戶界面之上。si8000m增加了強化建模技術,可以預測多電介質PCB的成品阻抗,同時考慮了密集差分結構介電常數局部變化。 建模時常常忽略了便面圖層,si8000m模擬圖層與表面線路之間的阻焊厚度。這是一種更好的解決方案,可根據電路板采用的特殊阻焊方法進行定制。新的si8000m還提取偶模阻抗和共模阻抗。(偶模阻抗是黨倆條傳輸線對都采用相同量值,相同級性的信號驅動,傳輸線一邊的特性阻抗.)在USB2.0和LVDS等高速系統中,越來越需要控制這些特征阻抗。
標簽: 8000 PCB Si 疊層
上傳時間: 2013-11-05
上傳用戶:古谷仁美
上傳時間: 2013-11-16
上傳用戶:jiangfire
PCB 布線原則連線精簡原則連線要精簡,盡可能短,盡量少拐彎,力求線條簡單明了,特別是在高頻回路中,當然為了達到阻抗匹配而需要進行特殊延長的線就例外了,例如蛇行走線等。安全載流原則銅線的寬度應以自己所能承載的電流為基礎進行設計,銅線的載流能力取決于以下因素:線寬、線厚(銅鉑厚度)、允許溫升等,下表給出了銅導線的寬度和導線面積以及導電電流的關系(軍品標準),可以根據這個基本的關系對導線寬度進行適當的考慮。印制導線最大允許工作電流(導線厚50um,允許溫升10℃)導線寬度(Mil) 導線電流(A) 其中:K 為修正系數,一般覆銅線在內層時取0.024,在外層時取0.048;T 為最大溫升,單位為℃;A 為覆銅線的截面積,單位為mil(不是mm,注意);I 為允許的最大電流,單位是A。電磁抗干擾原則電磁抗干擾原則涉及的知識點比較多,例如銅膜線的拐彎處應為圓角或斜角(因為高頻時直角或者尖角的拐彎會影響電氣性能)雙面板兩面的導線應互相垂直、斜交或者彎曲走線,盡量避免平行走線,減小寄生耦合等。一、 通常一個電子系統中有各種不同的地線,如數字地、邏輯地、系統地、機殼地等,地線的設計原則如下:1、 正確的單點和多點接地在低頻電路中,信號的工作頻率小于1MHZ,它的布線和器件間的電感影響較小,而接地電路形成的環流對干擾影響較大,因而應采用一點接地。當信號工作頻率大于10MHZ 時,如果采用一點接地,其地線的長度不應超過波長的1/20,否則應采用多點接地法。2、 數字地與模擬地分開若線路板上既有邏輯電路又有線性電路,應盡量使它們分開。一般數字電路的抗干擾能力比較強,例如TTL 電路的噪聲容限為0.4~0.6V,CMOS 電路的噪聲容限為電源電壓的0.3~0.45 倍,而模擬電路只要有很小的噪聲就足以使其工作不正常,所以這兩類電路應該分開布局布線。3、 接地線應盡量加粗若接地線用很細的線條,則接地電位會隨電流的變化而變化,使抗噪性能降低。因此應將地線加粗,使它能通過三倍于印制板上的允許電流。如有可能,接地線應在2~3mm 以上。4、 接地線構成閉環路只由數字電路組成的印制板,其接地電路布成環路大多能提高抗噪聲能力。因為環形地線可以減小接地電阻,從而減小接地電位差。二、 配置退藕電容PCB 設計的常規做法之一是在印刷板的各個關鍵部位配置適當的退藕電容,退藕電容的一般配置原則是:?電電源的輸入端跨½10~100uf的的電解電容器,如果印制電路板的位置允許,采Ó100uf以以上的電解電容器抗干擾效果會更好¡���?原原則上每個集成電路芯片都應布置一¸0.01uf~`0.1uf的的瓷片電容,如遇印制板空隙不夠,可Ã4~8個個芯片布置一¸1~10uf的的鉭電容(最好不用電解電容,電解電容是兩層薄膜卷起來的,這種卷起來的結構在高頻時表現為電感,最好使用鉭電容或聚碳酸醞電容)。���?對對于抗噪能力弱、關斷時電源變化大的器件,ÈRA、¡ROM存存儲器件,應在芯片的電源線和地線之間直接接入退藕電容¡���?電電容引線不能太長,尤其是高頻旁路電容不能有引線¡三¡過過孔設¼在高ËPCB設設計中,看似簡單的過孔也往往會給電路的設計帶來很大的負面效應,為了減小過孔的寄生效應帶來的不利影響,在設計中可以盡量做到£���?從從成本和信號質量兩方面來考慮,選擇合理尺寸的過孔大小。例如¶6- 10層層的內存模¿PCB設設計來說,選Ó10/20mi((鉆¿焊焊盤)的過孔較好,對于一些高密度的小尺寸的板子,也可以嘗試使Ó8/18Mil的的過孔。在目前技術條件下,很難使用更小尺寸的過孔了(當孔的深度超過鉆孔直徑µ6倍倍時,就無法保證孔壁能均勻鍍銅);對于電源或地線的過孔則可以考慮使用較大尺寸,以減小阻抗¡���?使使用較薄µPCB板板有利于減小過孔的兩種寄生參數¡���? PCB板板上的信號走線盡量不換層,即盡量不要使用不必要的過孔¡���?電電源和地的管腳要就近打過孔,過孔和管腳之間的引線越短越好¡���?在在信號換層的過孔附近放置一些接地的過孔,以便為信號提供最近的回路。甚至可以ÔPCB板板上大量放置一些多余的接地過孔¡四¡降降低噪聲與電磁干擾的一些經Ñ?能能用低速芯片就不用高速的,高速芯片用在關鍵地方¡?可可用串一個電阻的方法,降低控制電路上下沿跳變速率¡?盡盡量為繼電器等提供某種形式的阻尼,ÈRC設設置電流阻尼¡?使使用滿足系統要求的最低頻率時鐘¡?時時鐘應盡量靠近到用該時鐘的器件,石英晶體振蕩器的外殼要接地¡?用用地線將時鐘區圈起來,時鐘線盡量短¡?石石英晶體下面以及對噪聲敏感的器件下面不要走線¡?時時鐘、總線、片選信號要遠ÀI/O線線和接插件¡?時時鐘線垂直ÓI/O線線比平行ÓI/O線線干擾小¡? I/O驅驅動電路盡量靠½PCB板板邊,讓其盡快離¿PC。。對進ÈPCB的的信號要加濾波,從高噪聲區來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射¡? MCU無無用端要接高,或接地,或定義成輸出端,集成電路上該接電源、地的端都要接,不要懸空¡?閑閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端¡?印印制板盡量使Ó45折折線而不Ó90折折線布線,以減小高頻信號對外的發射與耦合¡?印印制板按頻率和電流開關特性分區,噪聲元件與非噪聲元件呀距離再遠一些¡?單單面板和雙面板用單點接電源和單點接地、電源線、地線盡量粗¡?模模擬電壓輸入線、參考電壓端要盡量遠離數字電路信號線,特別是時鐘¡?對¶A/D類類器件,數字部分與模擬部分不要交叉¡?元元件引腳盡量短,去藕電容引腳盡量短¡?關關鍵的線要盡量粗,并在兩邊加上保護地,高速線要短要直¡?對對噪聲敏感的線不要與大電流,高速開關線并行¡?弱弱信號電路,低頻電路周圍不要形成電流環路¡?任任何信號都不要形成環路,如不可避免,讓環路區盡量小¡?每每個集成電路有一個去藕電容。每個電解電容邊上都要加一個小的高頻旁路電容¡?用用大容量的鉭電容或聚酷電容而不用電解電容做電路充放電儲能電容,使用管狀電容時,外殼要接地¡?對對干擾十分敏感的信號線要設置包地,可以有效地抑制串擾¡?信信號在印刷板上傳輸,其延遲時間不應大于所有器件的標稱延遲時間¡環境效應原Ô要注意所應用的環境,例如在一個振動或者其他容易使板子變形的環境中采用過細的銅膜導線很容易起皮拉斷等¡安全工作原Ô要保證安全工作,例如要保證兩線最小間距要承受所加電壓峰值,高壓線應圓滑,不得有尖銳的倒角,否則容易造成板路擊穿等。組裝方便、規范原則走線設計要考慮組裝是否方便,例如印制板上有大面積地線和電源線區時(面積超¹500平平方毫米),應局部開窗口以方便腐蝕等。此外還要考慮組裝規范設計,例如元件的焊接點用焊盤來表示,這些焊盤(包括過孔)均會自動不上阻焊油,但是如用填充塊當表貼焊盤或用線段當金手指插頭,而又不做特別處理,(在阻焊層畫出無阻焊油的區域),阻焊油將掩蓋這些焊盤和金手指,容易造成誤解性錯誤£SMD器器件的引腳與大面積覆銅連接時,要進行熱隔離處理,一般是做一¸Track到到銅箔,以防止受熱不均造成的應力集Ö而導致虛焊£PCB上上如果有¦12或或方Ð12mm以以上的過孔時,必須做一個孔蓋,以防止焊錫流出等。經濟原則遵循該原則要求設計者要對加工,組裝的工藝有足夠的認識和了解,例È5mil的的線做腐蝕要±8mil難難,所以價格要高,過孔越小越貴等熱效應原則在印制板設計時可考慮用以下幾種方法:均勻分布熱負載、給零件裝散熱器,局部或全局強迫風冷。從有利于散熱的角度出發,印制板最好是直立安裝,板與板的距離一般不應小Ó2c,,而且器件在印制板上的排列方式應遵循一定的規則£同一印制板上的器件應盡可能按其發熱量大小及散熱程度分區排列,發熱量小或耐熱性差的器件(如小信號晶體管、小規模集³電路、電解電容等)放在冷卻氣流的最上(入口處),發熱量大或耐熱性好的器件(如功率晶體管、大規模集成電路等)放在冷卻Æ流最下。在水平方向上,大功率器件盡量靠近印刷板的邊沿布置,以便縮短傳熱路徑;在垂直方向上,大功率器件盡量靠近印刷板上方布置£以便減少這些器件在工作時對其他器件溫度的影響。對溫度比較敏感的器件最好安置在溫度最低的區域(如設備的µ部),千萬不要將它放在發熱器件的正上方,多個器件最好是在水平面上交錯布局¡設備內印制板的散熱主要依靠空氣流動,所以在設計時要研究空氣流動的路徑,合理配置器件或印制電路板。采用合理的器件排列方式,可以有效地降低印制電路的溫升。此外通過降額使用,做等溫處理等方法也是熱設計中經常使用的手段¡
標簽: PCB 布線原則
上傳時間: 2015-01-02
為滿足對真空度斷路器實時檢測的需求,利用電磁波檢測法實現了真空斷路器真空度在線監測裝置。文章首先分析真空滅弧室局部放電機理,局放電磁波信號特征為裝置設計提供初始參考依據。其次介紹了信號調理電路,通訊接口電路等主要硬件設計方案。進行了工程實際驗證,裝置實現在不改動真空開關主體結構及運行狀態的前提下的真空度實時在線監測。
標簽: 真空斷路器 在線監測 裝置
上傳時間: 2013-10-18
上傳用戶:zhouchang199
分析了所提3種檢測器的在均勻和非均勻背景下的檢測性能。結果表明,在均勻背景和多目標環境下,對局部估計進行平均的檢測器性能最優。
標簽: CFAR 刪除 檢測器 性能分析
上傳時間: 2013-10-21
上傳用戶:蠢蠢66
基于刪除平均(CM)和單元平均(CA)提出了一種新型的恒虛警率檢測器,它采用CM和CA產生局部估計,再將這兩個局部估計與檢測單元進行比較,取逼近于檢測單元的局部估計作為總的雜波功率估計。在SwerlingⅡ型目標假設和高斯雜波下,推導出它的檢測概率Pd和虛警概率Pfa的解析表達式。
標簽: 恒虛警 檢測器
上傳時間: 2014-08-19
上傳用戶:hn891122
案例分析:局部放電檢測
標簽: NI_Energypower 能源電力 控制
上傳時間: 2013-10-30
上傳用戶:masochism
蟲蟲下載站版權所有 京ICP備2021023401號-1