圖像采集是數(shù)字化圖像處理的第一步,開(kāi)發(fā)圖像采集平臺(tái)是視覺(jué)系統(tǒng)開(kāi)發(fā)的基礎(chǔ)。視覺(jué)檢測(cè)的速度是視覺(jué)檢測(cè)要解決的關(guān)鍵技術(shù)之一,也是專用圖像處理系統(tǒng)設(shè)計(jì)所要完成的首要目標(biāo)
標(biāo)簽: 高速圖像采集
上傳時(shí)間: 2013-04-24
上傳用戶:waitingfy
隨著紅外焦平面陣列的不斷發(fā)展,紅外技術(shù)的應(yīng)用范圍將越來(lái)越廣泛。焦平面面陣探測(cè)器的一個(gè)最大的缺點(diǎn)是固有的非均勻性。本文首先介紹了紅外熱成像技術(shù)的發(fā)展,討論了紅外焦平面陣列的基本原理和工作方式,分析了紅外非均勻性產(chǎn)生的原因。其次研究了幾種主要的非均勻校正方法以及焦平面陣列元的盲元檢測(cè)和補(bǔ)償?shù)姆椒ǎ瑢?duì)紅外圖像處理技術(shù)做了研究。 本文研究的探測(cè)器是法國(guó)ULIS公司的320×240非制冷微測(cè)輻射熱計(jì)焦平面陣列探測(cè)器。主要研究對(duì)其輸出信號(hào)進(jìn)行非均勻性校正和圖像增強(qiáng)。最后針對(duì)這一課題編寫(xiě)了基于FPGA的兩點(diǎn)校正、兩點(diǎn)加一點(diǎn)校正、全局非均勻校正算法和紅外圖像直方圖均衡化增強(qiáng)程序,并對(duì)三種校正方法做了比較。
上傳時(shí)間: 2013-08-03
上傳用戶:qq442012091
現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)是一種現(xiàn)場(chǎng)可編程專用集成電路,它將門(mén)陣列的通用結(jié)構(gòu)與現(xiàn)場(chǎng)可編程的特性結(jié)合于一體,如今,F(xiàn)PGA系列器件已成為最受歡迎的器件之一。隨著FPGA器件的廣泛應(yīng)用,它在數(shù)字系統(tǒng)中的作用日益變得重要,它所要求的準(zhǔn)確性也變得更高。因此,對(duì)FPGA器件的故障測(cè)試和故障診斷方法進(jìn)行更全面的研究具有重要意義。隨著FPGA器件的迅速發(fā)展,F(xiàn)PGA的密度和復(fù)雜程度也越來(lái)越高,使大量的故障難以使用傳統(tǒng)方法進(jìn)行測(cè)試,所以人們把視線轉(zhuǎn)向了可測(cè)性設(shè)計(jì)(DFT)問(wèn)題。可測(cè)性設(shè)計(jì)的提出為解決測(cè)試問(wèn)題開(kāi)辟了新的有效途徑,而邊界掃描測(cè)試方法是其中一個(gè)重要的技術(shù)。 本文對(duì)FPGA的故障模型及其測(cè)試技術(shù)和邊界掃描測(cè)試的相關(guān)理論與方法進(jìn)行了詳細(xì)的探討,給出了利用布爾矩陣?yán)碚摻⒌倪吔鐠呙铚y(cè)試過(guò)程的數(shù)學(xué)描述和數(shù)學(xué)模型。論文中首先討論邊界掃描測(cè)試中的測(cè)試優(yōu)化問(wèn)題,總結(jié)解決兩類優(yōu)化問(wèn)題的現(xiàn)有算法,分別對(duì)它們的優(yōu)缺點(diǎn)進(jìn)行了對(duì)比,進(jìn)而提出對(duì)兩種現(xiàn)有算法的改進(jìn)思想,并且比較了改進(jìn)前后優(yōu)化算法的性能。另外,本文還對(duì)FPGA連線資源中基于邊界掃描測(cè)試技術(shù)的自適應(yīng)完備診斷算法進(jìn)行了深入研究。在研究過(guò)程中,本文基于自適應(yīng)完備診斷的思想對(duì)原有自適應(yīng)診斷算法的性能進(jìn)行了分析,并將獨(dú)立測(cè)試集和測(cè)試矩陣的概念引入原有自適應(yīng)診斷算法中,使改進(jìn)后的優(yōu)化算法能夠簡(jiǎn)化原算法的實(shí)現(xiàn)過(guò)程,并實(shí)現(xiàn)完備診斷的目標(biāo)。最后利用測(cè)試仿真模型證明了優(yōu)化算法能夠更有效地實(shí)現(xiàn)完備診斷的目標(biāo),在緊湊性指標(biāo)與測(cè)試復(fù)雜性方面比現(xiàn)在算法均有所改進(jìn),實(shí)現(xiàn)了算法的優(yōu)化。
標(biāo)簽: FPGA 可測(cè)性設(shè)計(jì) 方法研究
上傳時(shí)間: 2013-06-30
上傳用戶:不挑食的老鼠
文中簡(jiǎn)單闡述了紅外輻射機(jī)理,論述了紅外焦平面陣列技術(shù)的發(fā)展?fàn)顩r。紅外成像系統(tǒng),尤其是紅外焦平面陣列,由于探測(cè)器材料和制造工藝的原因,各像素點(diǎn)之間的靈敏度存在差別,甚至存在一些缺陷點(diǎn),各個(gè)探測(cè)單元特征參數(shù)不完全一致,因而存在著較大的非均勻性,降低了圖像的分辨率,影響了紅外成像系統(tǒng)的有效作用距離。實(shí)時(shí)非均勻性校正是提高和改善紅外圖像質(zhì)量的一項(xiàng)重要技術(shù)。 論文建立了描述其非均勻性的數(shù)學(xué)模型,分析了紅外焦平面陣列非均勻性產(chǎn)生的原因及特點(diǎn),討論了幾種常用的非均勻性校正的方法,指出了其各自的優(yōu)缺點(diǎn)和適應(yīng)場(chǎng)合。 根據(jù)紅外探測(cè)器光譜響應(yīng)的特點(diǎn)和基于參考源的兩點(diǎn)溫度非均勻性校正理論,采用FPGA+DSP實(shí)現(xiàn)紅外成像系統(tǒng)實(shí)時(shí)非均勻性兩點(diǎn)校正,設(shè)計(jì)完成了相應(yīng)的紅外焦平面陣列非均勻性校正硬件電路。對(duì)該系統(tǒng)中各個(gè)模塊的功能及電路實(shí)現(xiàn)進(jìn)行了詳細(xì)的描述,并給出了相應(yīng)的結(jié)構(gòu)框圖。同時(shí)給出了該圖像處理器的部分軟件流程圖。該方法動(dòng)態(tài)范圍大而且處理速度快,適用于紅外成像系統(tǒng)實(shí)時(shí)的圖像處理場(chǎng)合。實(shí)踐表明,該方案取得了較為滿意的結(jié)果。
上傳時(shí)間: 2013-04-24
上傳用戶:shinnsiaolin
本文完成了一種高速高性能數(shù)字脈沖壓縮處理器的設(shè)計(jì)和FPGA實(shí)現(xiàn),包括系統(tǒng)架構(gòu)設(shè)計(jì)、方案論證及仿真、算法實(shí)現(xiàn)、結(jié)果的測(cè)試等。 緒論部分首先闡明了本課題研究的背景和意義,概述了雷達(dá)數(shù)字脈沖壓縮系統(tǒng)的主要研究?jī)?nèi)容,關(guān)鍵技術(shù)及其發(fā)展趨勢(shì),然后介紹了數(shù)字脈沖壓縮系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)的要求,最后給出了本文的主要研究?jī)?nèi)容。 第二章敘述了線性調(diào)頻信號(hào)脈沖壓縮的基本原理,對(duì)系統(tǒng)設(shè)計(jì)的實(shí)現(xiàn)方法進(jìn)行了實(shí)時(shí)性方面的論證,并基于MATLAB做了仿真分析。 第三章從數(shù)字系統(tǒng)結(jié)構(gòu)化設(shè)計(jì)方面將本系統(tǒng)劃分為三個(gè)部分:輸入部分、脈壓計(jì)算部分、輸出部分,并在流程圖中對(duì)各部分所要實(shí)現(xiàn)的功能做了介紹。 第四章首先總結(jié)了數(shù)字脈沖壓縮的實(shí)現(xiàn)途徑;提出了基于自定制浮點(diǎn)數(shù)據(jù)格式和分時(shí)復(fù)用蝶型結(jié)構(gòu)的數(shù)字脈沖壓縮系統(tǒng)設(shè)計(jì)思想,對(duì)其關(guān)鍵技術(shù)進(jìn)行了深入的研究。 第五章對(duì)輸入輸出模塊的功能做了詳細(xì)的描述,設(shè)計(jì)了具體的結(jié)構(gòu)和電路。 第六章針對(duì)系統(tǒng)的測(cè)試驗(yàn)證,提出面向SOC的模塊驗(yàn)證和系統(tǒng)軟硬協(xié)同驗(yàn)證的驗(yàn)證策略。通過(guò)Link for Modelsim工具,實(shí)現(xiàn)MATAB與Modelsim之間對(duì)VHDL代碼的聯(lián)合仿真測(cè)試,通過(guò)在線邏輯分析工具ChipScope,完成系統(tǒng)的片上測(cè)試,并分析系統(tǒng)的性能,證明系統(tǒng)的可實(shí)用性。滿足設(shè)計(jì)的要求。 本文研制的數(shù)字脈沖壓縮處理器具有動(dòng)態(tài)范圍大、處理精度高、處理能力強(qiáng)、體積小、重量輕、實(shí)時(shí)性好的優(yōu)點(diǎn),為設(shè)計(jì)高性能的現(xiàn)代雷達(dá)信號(hào)處理系統(tǒng)提供了可靠的保證。
標(biāo)簽: 線性調(diào)頻信號(hào) 脈沖壓縮
上傳時(shí)間: 2013-07-01
上傳用戶:lingduhanya
采用現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)可以快速實(shí)現(xiàn)數(shù)字電路,但是用于生成FPGA編程的比特流文件的CAD工具在編制大規(guī)模電路時(shí)常常需要數(shù)小時(shí)的時(shí)間,以至于許多設(shè)計(jì)者甚至通過(guò)在給定FPGA上采用更多的資源,或者以犧牲電路速度為代價(jià)來(lái)提高編制速度。電路編制過(guò)程中大部分時(shí)間花費(fèi)在布線階段,因此有效的布線算法能極大地減少布線時(shí)間。 許多布線算法已經(jīng)被開(kāi)發(fā)并獲得應(yīng)用,其中布爾可滿足性(SAT)布線算法及幾何查找布線算法是當(dāng)前最為流行的兩種。然而它們各有缺點(diǎn):基于SAT的布線算法在可擴(kuò)展性上有很大缺陷;幾何查找布線算法雖然具有廣泛的拆線重布線能力,但當(dāng)實(shí)際問(wèn)題具有嚴(yán)格的布線約束條件時(shí),它在布線方案的收斂方面存在很大困難。基于此,本文致力于探索一種能有效解決以上問(wèn)題的新型算法,具體研究工作和結(jié)果可歸納如下。 1、在全面調(diào)查FPGA結(jié)構(gòu)的最新研究動(dòng)態(tài)的基礎(chǔ)上,確定了一種FPGA布線結(jié)構(gòu)模型,即一個(gè)基于SRAM的對(duì)稱陣列(島狀)FPGA結(jié)構(gòu)作為研究對(duì)象,該模型僅需3個(gè)適合的參數(shù)即能表示布線結(jié)構(gòu)。為使所有布線算法可在相同平臺(tái)上運(yùn)行,選擇了美國(guó)北卡羅來(lái)納州微電子中心的20個(gè)大規(guī)模電路作為基準(zhǔn),并在布線前采用VPR399對(duì)每個(gè)電路都生成30個(gè)布局,從而使所有的布線算法都能夠直接在這些預(yù)制電路上運(yùn)行。 2、詳細(xì)研究了四種幾何查找布線算法,即一種基本迷宮布線算法Lee,一種基于協(xié)商的性能驅(qū)動(dòng)的布線算法PathFinder,一種快速的時(shí)延驅(qū)動(dòng)的布線算法VPR430和一種協(xié)商A
上傳時(shí)間: 2013-05-18
上傳用戶:ukuk
作者:華清遠(yuǎn)見(jiàn)3G學(xué)院。《Android多媒體編程從初學(xué)到精通》第一章 Android概述。Android作為一個(gè)開(kāi)放、開(kāi)源的移動(dòng)終端平臺(tái),對(duì)業(yè)界來(lái)講,這意味著,源代碼基于Apache 2.0許可進(jìn)行開(kāi)放。與開(kāi)源代碼最常采用的GPL 2.0許可不同,Apache 2.0許可不要求開(kāi)發(fā)者將開(kāi)發(fā)的代碼反饋給社區(qū),這有助于企業(yè)的商業(yè)行為。
標(biāo)簽: Android
上傳時(shí)間: 2013-07-25
上傳用戶:www240697738
在pcb設(shè)計(jì)中,對(duì)于可制造性設(shè)計(jì)需要認(rèn)真對(duì)待,值得大家學(xué)習(xí)
上傳時(shí)間: 2013-06-07
上傳用戶:dialouch
·書(shū)中包括的索引使你能夠根據(jù)自己的需要,直接閱讀你所關(guān)注的內(nèi)容。主要內(nèi)容包括:設(shè)計(jì)核心,關(guān)注嵌入核心和嵌入存儲(chǔ)器;系統(tǒng)集成和超大規(guī)模集成電路的設(shè)計(jì)問(wèn)題;AC掃描、正常速度掃描和嵌入式可測(cè)試性設(shè)計(jì);內(nèi)建、自測(cè)試、含內(nèi)存BIST、邏輯BIST及掃描BIST;虛擬測(cè)試套接字和隔離測(cè)試 ·重用設(shè)計(jì),包括重用和隔離測(cè)試;用VSIA和IEEE P1500標(biāo)準(zhǔn)處理測(cè)試問(wèn)題。 書(shū)中穿插的整幅圖解直接來(lái)自作者的教學(xué)材
標(biāo)簽: 數(shù)字集成電路 嵌入式 內(nèi)核
上傳時(shí)間: 2013-04-24
上傳用戶:sjb555
用于FPGA的N+0.5分頻代碼,可以用來(lái)進(jìn)行非整數(shù)分頻!
上傳時(shí)間: 2013-08-06
上傳用戶:weixiao99
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1