XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接 The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems
上傳時間: 2013-11-06
上傳用戶:wentianyou
設計工程師通常在FPGA上實現FIFO(先進先出寄存器)的時候,都會使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其針對性變差,某些情況下會變得不方便或者將增加硬件成本。此時,需要進行自行FIFO設計。本文提供了一種基于信元的FIFO設計方法以供設計者在適當的時候選用。這種方法也適合于不定長包的處理。
上傳時間: 2013-11-05
上傳用戶:ch3ch2oh
摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。
上傳時間: 2013-10-13
上傳用戶:lml1234lml
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術語解釋(TERMS)......... 2 2. Test Point : ATE 測試點供工廠ICT 測試治具使用............ 2 3. 基準點 (光學點) -for SMD:........... 4 4. 標記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項 (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設計............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時間: 2013-10-29
上傳用戶:1234xhb
隨著消費者數據需求量的不斷攀升,全球范圍內的運營商無一不面臨著對無線帶寬前所未有的增長需求。值得慶幸的是,包括標準制定機構 3GPP 等在內的整個行業都在竭盡全力來支持這種需求。LTE 正是為幫助運營商滿足這一指數級數據增長需求應運而生的最佳技術選擇。由于 LTE 部署實施已趨成熟,基站制造商紛紛熱衷于采用片上系統架構(SoC),以使運營商可在維持并提升服務質量的同時還能大幅降低網絡成本。
上傳時間: 2015-01-02
上傳用戶:墻角有棵樹
Labview:字符串和文件I/O
上傳時間: 2013-10-13
上傳用戶:wmwai1314
北京中計新科儀器有限公司-安捷倫授權分銷商,安捷倫示波器探頭現貨平臺 代理銷售各類安捷倫示波器探頭。
上傳時間: 2015-01-03
上傳用戶:guobing703
CDMA技術是當前無線電通信,尤其是移動通信的主要技術,不論是在中國已經建立的IS-95規范的中國聯通CDMA網、各大移動通信運營商正準備實驗及建立第三代(3G)系統還是大設備研發商已經在開發的三代以后(也稱為4G)更寬帶寬的移動通信系統,CDMA都是主要的選擇。CDMA概念可以簡單地解釋為基于擴頻通信的調制和多址接入方案。其反向鏈路有接入信道和反向業務信道組成。接入信道用于短信令消息交換、能提供呼叫來源、尋呼響應、指令和注冊。 本設計選取CDMA通信系統中的接入信道部分進行仿真與分析。首先,通過學習相應的理論知識,熟悉接入信道實現的過程,對每一步的原理有了較深的理解,同時,也對MATALB軟件進行熟悉和了解,對MATLAB軟件中的SIMULINK部分及其內部的CDMA模塊用法和參數設置進行熟悉,然后運用MATLAB軟件對接入信道部分進行設計,并逐步地對各個模塊進行分析、仿真與驗證。目的是通過畢業設計工作熟悉現代無線通信系統的基本構成與基本工作原理,重點掌握卷積編碼、塊交織和碼擴展等相關編碼技術,并能將這些技術應用實際系統設計,提高自己對CDMA通信系統知識的認識。 關鍵字:CRC;卷積編碼;塊重復;交織;長碼;沃爾什;PN序列
上傳時間: 2013-11-02
上傳用戶:taozhihua1314
現代通信技術朝著高速、精確的方向發展,尤其是高速串行通信,逐漸成為通信技術的主流,在各行各業扮演著極其重要的角色,文中簡述了高速I/O的相關技術,如SERDES (串行器/解串器)技術、8B /10B編碼、COMMA字符、預加重等,并列舉了具有代表性的Xilinx公司的FPGA產品,展示了Rocket IO技術的實際應用。關鍵詞:高速I/O接口; SERDES;預加重
標簽: 接口技術
上傳時間: 2013-11-23
上傳用戶:子虛烏有
caxa電子圖板2007 r3 破解版下載 中文企業版:CAXA是我國制造業信息化領域主要的PLM方案和服務提供商。CAXA堅持“軟件服務制造業”理念,開發出擁有自主知識產權的9大系列30多種CAD、CAPP、CAM、DNC、PDM、MPM和PLM軟件產品和解決方案,覆蓋了制造業信息化設計、工藝、制造和管理四大領域;曾榮獲中國軟件行業協會20年“金軟件獎”以及“中國制造業信息化工程十大優秀供應商”等榮譽; CAXA始終堅持走市場化的道路,已在全國建立起了35個營銷和服務中心、300多家代理經銷商、600多個教育培訓中心和多層次合作伙伴組成的技術服務體系,截至2006年已累計銷售正版軟件超過20萬套。 注:由于軟件較大,請在下載地址上,右鍵選擇迅雷或快車進行下載。否則可能會出現服務器忙。限制了同時下載人數,請下載時等待時機即可。
上傳時間: 2013-11-09
上傳用戶:1397412112