亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

德州儀器半導(dǎo)體技術(shù)(上海)_貼片基準(zhǔn)源

  • 數(shù)字邏輯電路的ASIC設(shè)計(jì).pdf.rar

    書名:數(shù)字邏輯電路的ASIC設(shè)計(jì)/實(shí)用電子電路設(shè)計(jì)叢書 作者:(日)小林芳直 著,蔣民 譯,趙寶瑛 校 出版社:科學(xué)出版社 原價(jià):30.00 出版日期:2004-9-1 ISBN:9787030133960 字?jǐn)?shù):348000 頁數(shù):293 印次: 版次:1 紙張:膠版紙 開本: 商品標(biāo)識:8901735 編輯推薦 -------------------------------------------------------------------------------- 內(nèi)容提要 -------------------------------------------------------------------------------- 本書是“實(shí)用電子電路設(shè)計(jì)叢書”之一。本書以實(shí)現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設(shè)計(jì)為目標(biāo),以完全同步式電路為基礎(chǔ),從技術(shù)實(shí)現(xiàn)的角度介紹ASIC邏輯電路設(shè)計(jì)技術(shù)。內(nèi)容包括:邏輯門電路、邏輯壓縮、組合電路、Johnson計(jì)數(shù)器、定序器設(shè)計(jì)及應(yīng)用等,并介紹了實(shí)現(xiàn)最佳設(shè)計(jì)的各種工程設(shè)計(jì)方法。 本書可供信息工程、電子工程、微電子技術(shù)、計(jì)算技術(shù)、控制工程等領(lǐng)域的高等院校師生及工程技術(shù)人員、研制開發(fā)人員學(xué)習(xí)參考。 目錄 -------------------------------------------------------------------------------- 第1章 ASIC=同步式設(shè)計(jì)=更高可靠性設(shè)計(jì)方法的實(shí)現(xiàn) 1.1 面向高性能系統(tǒng)的設(shè)計(jì) 1.2 同步電路的不足 1.3 同步電路設(shè)計(jì) 1.4 ASIC機(jī)能設(shè)計(jì)方法有待思考的地方 第2章 邏輯門電路詳解 2.1 邏輯門電路的最基本的知識 2.2 加法電路及其構(gòu)成方法 2.3 其他輸入信號為3位的邏輯單元 2.4 復(fù)合邏輯門電路的調(diào)整 第3章 邏輯壓縮與奎恩·麥克拉斯基法 3.1 除去玻色項(xiàng)的方法 3.2 奎恩·麥克拉斯基法 第4章 組合電路設(shè)計(jì) 4.1 選擇器、解碼器、編碼器 4.2 比較和運(yùn)算電路的設(shè)計(jì) 第5章 計(jì)數(shù)器電路的設(shè)計(jì) 5.1 計(jì)數(shù)器設(shè)計(jì)的基礎(chǔ) 5.2 各種各樣的計(jì)數(shù)器設(shè)計(jì) 5.3 LFSR(M系列發(fā)生器)的設(shè)計(jì) 第6章 江遜計(jì)數(shù)器 6.1 設(shè)計(jì)高可靠性的江遜計(jì)數(shù)器 6.2 沖刷順序的組成 第7章 定序器設(shè)計(jì) 7.1 定序器電路設(shè)計(jì)的基礎(chǔ)知識 7.2 把江遜計(jì)數(shù)器制作成狀態(tài)機(jī) 7.3 一比特?zé)嵛粻顟B(tài)機(jī)與江遜狀態(tài)機(jī) 7.4 跳躍動作的設(shè)計(jì) 第8章 定序器的高可靠化技術(shù) 8.1 高可靠性定序器概述 8.2 關(guān)注高可靠性江遜狀態(tài)機(jī) 第9章 定序器的應(yīng)用設(shè)計(jì) 9.1 軟件處理與硬件處理 9.2 自動扶梯的設(shè)計(jì) 9.3 信號機(jī)的設(shè)計(jì) 9.4 數(shù)碼存錢箱的設(shè)計(jì) 9.5 數(shù)字鎖相環(huán)的設(shè)計(jì) 第10章 實(shí)現(xiàn)最佳設(shè)計(jì)的方法 10.1 如何杜絕運(yùn)行錯(cuò)誤的產(chǎn)生 10.2 16位乘法器的電路整定 10.3 冒泡分類器(bubble sorter)的電路設(shè)定 參考文獻(xiàn)

    標(biāo)簽: ASIC 數(shù)字邏輯電路

    上傳時(shí)間: 2013-06-15

    上傳用戶:龍飛艇

  • WCDMA系統(tǒng)下行同步原理與FPGA實(shí)現(xiàn).rar

    同步是移動通信領(lǐng)域中的關(guān)鍵技術(shù),是保障通信初始和進(jìn)行的必要過程,對系統(tǒng)的性能影響重大。縱觀移動通信系統(tǒng)的發(fā)展史,同步技術(shù)自始至終都是人們研究的熱點(diǎn)。 @@ WCDMA作為第三代移動通信無線接口標(biāo)準(zhǔn)之一,已經(jīng)在全世界范圍內(nèi)得到了商用。小區(qū)搜索是WCDMA的重要物理層過程,是實(shí)現(xiàn)下行移動臺和基站間同步的重要手段。 @@ 作為ASIC領(lǐng)域的一種半定制電路,現(xiàn)場可編程門陣列(FPGA)既解決了全定制電路不能修改的不足,又解決了原有可編程器件容量有限的問題。FPGA以其強(qiáng)大的現(xiàn)場可編程能力和開發(fā)速度優(yōu)勢,逐漸成為ASIC電路中設(shè)計(jì)周期最短、開發(fā)費(fèi)用最低、風(fēng)險(xiǎn)最小的器件之一。 @@ 因此,研究WCDMA同步算法及其在FPGA中的實(shí)現(xiàn)與驗(yàn)證是具有理論和現(xiàn)實(shí)意義的。本文首先介紹了WCDMA物理層基礎(chǔ),接著詳細(xì)討論了WCDMA主同步、輔同步和導(dǎo)頻同步的原理,介紹了前兩步同步的改進(jìn)型算法和證明,并和傳統(tǒng)相關(guān)算法在資源和實(shí)現(xiàn)復(fù)雜度方面進(jìn)行了比較,給出了下行同步的浮點(diǎn)仿真結(jié)果和分析。之后,深入討論了下行同步的FPGA (V4-SX-35)實(shí)現(xiàn)方案、運(yùn)算流程和模塊間的接口設(shè)計(jì)。最后,介紹了下行同步的FPGA驗(yàn)證方法。 @@ 本文較為深入的討論了WCDMA下行同步的算法和FPGA實(shí)現(xiàn)方案,給出了理論分析和仿真、實(shí)驗(yàn)結(jié)果。并在低復(fù)雜度和資源開銷條件下,完成了FPGA的硬件設(shè)計(jì)和片上測試,達(dá)到了系統(tǒng)的性能指標(biāo)。 @@關(guān)鍵詞:WCDMA;同步;小區(qū)搜索;FPGA

    標(biāo)簽: WCDMA FPGA

    上傳時(shí)間: 2013-04-24

    上傳用戶:wsm555

  • 采用FPGA實(shí)現(xiàn)基于ATCA架構(gòu)的2.5Gbps串行背板接口

    當(dāng)前,在系統(tǒng)級互連設(shè)計(jì)中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢。人們已經(jīng)意識到串行I/O“潮流”是不可避免的,因?yàn)樵诟哂?Gbps的速度下,并行I/O方案已經(jīng)達(dá)到了物理極限,不能再提供可靠和經(jīng)濟(jì)的信號同步方法。基于串行I/O的設(shè)計(jì)帶來許多傳統(tǒng)并行方法所無法提供的優(yōu)點(diǎn),包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計(jì)中,包括PC、消費(fèi)電子、海量存儲、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計(jì)算和控制、測試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過Aurora協(xié)議封裝并在芯片間、電路板間甚至機(jī)箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴(kuò)展到3.125Gbps。Aurora還可將1至16個(gè)物理通道綁定在一起形成一個(gè)虛擬鏈路。16個(gè)通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級路由器和交換機(jī)、遠(yuǎn)程接入交換機(jī)、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板。現(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進(jìn)電信計(jì)算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺被提出并得到快速的發(fā)展。它由PCI工業(yè)計(jì)算機(jī)制造商協(xié)會(PICMG)開發(fā),其主要目的是定義一種開放的通信和計(jì)算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓?fù)洹⒏咝盘柮芏取?biāo)準(zhǔn)機(jī)械與電氣特性、足夠步線長度等特性,滿足當(dāng)前和未來高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計(jì)高速串行接口將為設(shè)計(jì)帶來巨大的靈活性和可擴(kuò)展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個(gè)RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強(qiáng)大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過渡提供了一個(gè)理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計(jì)傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進(jìn)行了簡要的介紹和分析,詳細(xì)分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點(diǎn)檢測、擾碼、時(shí)鐘校正、通道綁定、預(yù)加重等。同時(shí)對AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進(jìn)行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計(jì)方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計(jì)工具,可在標(biāo)準(zhǔn)ATCA機(jī)框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。

    標(biāo)簽: FPGA ATCA Gbps 2.5

    上傳時(shí)間: 2013-05-29

    上傳用戶:frank1234

  • 帶時(shí)鐘的數(shù)字溫度計(jì)的設(shè)計(jì)與制作

    本文設(shè)計(jì)一個(gè)智能時(shí)鐘日歷溫度計(jì),要求既能掌握時(shí)間又能了解天氣溫度的變化,方便又適用的智能時(shí)鐘日歷溫度計(jì)是以單片機(jī)(AT89C51)為核心,使用溫度采集芯片DS18B20來對當(dāng)時(shí)室溫進(jìn)行采集,通過液晶屏TS1602-1來顯示,DS12C887時(shí)鐘芯片來讀取時(shí)間。時(shí)鐘芯片需要初始化進(jìn)行啟動,設(shè)置初值后不用再反復(fù)設(shè)置,并且可以準(zhǔn)確顯示年、月、日、時(shí)、分、秒,少于31天的月份自動地調(diào)整,包括閏年補(bǔ)償,還可以設(shè)置鬧鈴并通過蜂鳴器鳴報(bào)來提示,電路安裝四個(gè)按鍵來控制溫度及時(shí)間的修改,通過選擇鍵分別對要修改的值進(jìn)行修改

    標(biāo)簽: 時(shí)鐘 數(shù)字溫度計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶:GavinNeko

  • SYSTEMVIEW教材

    SystemView的庫資源十分豐富,包括含若干圖標(biāo)的基本庫(Main Library)及專業(yè)庫(Optional Library),基本庫中包括多種信號源、接收器、加法器、乘法器,各種函數(shù)運(yùn)算器等;專業(yè)庫有通訊(Communication)、邏輯(Logic)、數(shù)字信號處理(DSP)、射頻/模擬(RF/Analog)等;它們特別適合于現(xiàn)代通信系統(tǒng)的設(shè)計(jì)、仿真和方案論證,尤其適合于無線電話、無繩電話、尋呼機(jī)、調(diào)制解調(diào)器、衛(wèi)星通訊等通信系統(tǒng);并可進(jìn)行各種系統(tǒng)時(shí)域和頻域分析、譜分析,及對各種邏輯電路、射頻/模擬電路(混合器、放大器、RLC電路、運(yùn)放電路等)進(jìn)行理論分析和失真分析。   System View能自動執(zhí)行系統(tǒng)連接檢查,給出連接錯(cuò)誤信息或尚懸空的待連接端信息,通知用戶連接出錯(cuò)并通過顯示指出出錯(cuò)的圖標(biāo)。這個(gè)特點(diǎn)對用戶系統(tǒng)的診斷是十分有效的。   System View的另一重要特點(diǎn)是它可以從各種不同角度、以不同方式,按要求設(shè)計(jì)多種濾波器,并可自動完成濾波器各指標(biāo)—如幅頻特性(伯特圖)、傳遞函數(shù)、根軌跡圖等之間的轉(zhuǎn)換。   在系統(tǒng)設(shè)計(jì)和仿真分析方面,System View還提供了一個(gè)真實(shí)而靈活的窗口用以檢查、分析系統(tǒng)波形。在窗口內(nèi),可以通過鼠標(biāo)方便地控制內(nèi)部數(shù)據(jù)的圖形放大、縮小、滾動等。另外,分析窗中還帶有一個(gè)功能強(qiáng)大的“接收計(jì)算器”,可以完成對仿真運(yùn)行結(jié)果的各種運(yùn)算、譜分析、濾波。   System View還具有與外部文件的接口,可直接獲得并處理輸入/輸出數(shù)據(jù)。提供了與編程語言VC++或仿真工具M(jìn)atlab的接口,可以很方便的調(diào)用其函數(shù)。還具備與硬件設(shè)計(jì)的接口:與Xilinx公司的軟件Core Generator配套,可以將System View系統(tǒng)中的部分器件生成下載FPGA芯片所需的數(shù)據(jù)文件;另外,System View還有與DSP芯片設(shè)計(jì)的接口,可以將其DSP庫中的部分器件生成DSP芯片編程的C語言源代碼。

    標(biāo)簽: SYSTEMVIEW 教材

    上傳時(shí)間: 2013-04-24

    上傳用戶:doudouzdz

  • 基于ARM的氣敏傳感器無線傳輸系統(tǒng)的實(shí)現(xiàn)

    經(jīng)濟(jì)的快速發(fā)展使得人們越來越注重生活質(zhì)量,對于有害氣體的檢測成為人們的迫切要求,我國氣敏傳感器發(fā)展迅速,但由于氣敏傳感器的高阻值特性及接口電路復(fù)雜等原因,氣敏傳感器測量裝置發(fā)展緩慢。在了解氣敏傳感器的氣敏機(jī)理及氣敏傳感器的工作原理的前提下,設(shè)計(jì)了一種新型的氣體濃度測量裝置,并將采集到的信號處理后通過無線傳輸設(shè)備傳送。該裝置以ARM7為內(nèi)核的LPC2131 作為微處理器,利用其強(qiáng)大的數(shù)據(jù)計(jì)算處理能力及控制能力,設(shè)計(jì)出了顯示氣體濃度值的測量電路。此外由于因LPC2131 內(nèi)部集成了多種硬件電路接口,有效地降低了成本,減小了裝置體積。 在無線傳輸部分,采用挪威Nordic公司的單片射頻收發(fā)器nRF403,nRF403工作在433或315MHz國際上通用的ISM頻段,雙工作頻段可以自由切換,FSK 調(diào)制解調(diào),采用直接數(shù)字合成DSS和鎖相環(huán)穩(wěn)頻PLL 進(jìn)行頻率合成,頻率穩(wěn)定性好,發(fā)射數(shù)據(jù)時(shí)無方向性要求,在高速移動和振動等情況有抗干擾能力。本測量裝置的設(shè)計(jì)主要包括硬件和軟件兩大部分。硬件部分由四部分組成:數(shù)據(jù)采集電路、ARM系統(tǒng)模塊電路設(shè)計(jì)、無線收發(fā)電路模塊、顯示模塊組成。軟件部分的設(shè)計(jì)包括:通道選擇程序設(shè)計(jì)、A/D轉(zhuǎn)換程序設(shè)計(jì)、信號處理程序(算法)、無線收發(fā)程序、液晶模塊程序設(shè)計(jì)、以及PC端應(yīng)用程序設(shè)計(jì)。經(jīng)過實(shí)際的測量,本裝置可對外界氣體濃度進(jìn)行準(zhǔn)確的測量,精度保持誤差在1.5%以內(nèi)。本裝置具有高靈敏度、小型、簡單、低耗等優(yōu)點(diǎn)。

    標(biāo)簽: ARM 氣敏傳感器 無線傳輸系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:17826829386

  • 基于ARM的織機(jī)送經(jīng)和卷取控制系統(tǒng)的設(shè)計(jì)

    目前,織機(jī)向著高速化、智能化方向發(fā)展,無梭織機(jī)也越來越占主導(dǎo)地位,開發(fā)中高檔織機(jī)控制系統(tǒng)是當(dāng)前紡織機(jī)械領(lǐng)域的重要課題。織機(jī)的電子送經(jīng)和卷取控制系統(tǒng)是中高檔織機(jī)控制的關(guān)鍵技術(shù)之一,同時(shí)它也是無梭織機(jī)優(yōu)越于有梭織機(jī)的重要特征之一,因此研究送經(jīng)和卷取控制系統(tǒng)具有重要意義。 本文研究的內(nèi)容是織機(jī)的送經(jīng)和卷取控制系統(tǒng),主要目的是保證織機(jī)在織造過程中紗線張力的動態(tài)穩(wěn)定。主要工作如下: (1)在分析送經(jīng)卷取系統(tǒng)原理和功能的基礎(chǔ)上,提出了一種用較低成本完成所需控制功能的解決方案——以ARM嵌入式處理器S3C44B0為中心構(gòu)建硬件平臺,以嵌入式操作系統(tǒng)uClinux為基礎(chǔ)構(gòu)建軟件平臺。 (2)利用嵌入式處理器S3C44B0豐富的硬件資源,對電子送經(jīng)卷取控制系統(tǒng)進(jìn)行硬件設(shè)計(jì):包括以S3C44B0為核心的最小系統(tǒng)電路的設(shè)計(jì)、與上位機(jī)通訊接口電路的設(shè)計(jì)、經(jīng)紗張力檢測與采樣電路的設(shè)計(jì)、伺服電機(jī)驅(qū)動接口電路的設(shè)計(jì)和編碼器接口電路的設(shè)計(jì)等. (3)利用嵌入式操作系統(tǒng)uClinux高實(shí)時(shí)、多任務(wù)等優(yōu)點(diǎn),對電子送經(jīng)卷取控制系統(tǒng)進(jìn)行軟件設(shè)計(jì): ●在分析uClinux系統(tǒng)的特點(diǎn)和功能的基礎(chǔ)上,完成了在硬件電路板上的移植; ●在分析系統(tǒng)引導(dǎo)程序功能的基礎(chǔ)上,完成了Boot Loader的設(shè)計(jì); ●完成了系統(tǒng)設(shè)備驅(qū)動程序的設(shè)計(jì):包括串口驅(qū)動程序設(shè)計(jì)、A/D驅(qū)動程序的設(shè)計(jì)和IIC驅(qū)動程序的設(shè)計(jì)等; ●在對織機(jī)工藝了解的基礎(chǔ)上,以模塊化的思想完成了系統(tǒng)應(yīng)用程序的設(shè)計(jì):包括張力傳感器數(shù)據(jù)采集模塊、控制算法模塊和通訊模塊等; (4)詳細(xì)介紹了整個(gè)控制系統(tǒng)的調(diào)試過程。 本文設(shè)計(jì)的系統(tǒng)能使控制的經(jīng)紗張力恒定,反應(yīng)快速,控制精度高,很好地解決了開車痕等問題,能滿足中高檔織機(jī)的要求,具有實(shí)際應(yīng)用價(jià)值。

    標(biāo)簽: ARM 控制系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:athjac

  • 基于ARM的MAV自主飛行控制系統(tǒng)研制

    本文首先分析了國內(nèi)外微型飛行器(MAV)研究現(xiàn)狀、發(fā)展趨勢和存在的困難,接著闡述了MAV的系統(tǒng)結(jié)構(gòu),針對已有的MAV平臺,設(shè)計(jì)了MAV自主飛行控制系統(tǒng)的總體方案,選擇ARM作為中央處理器,從電源模塊設(shè)計(jì)、存儲器模塊設(shè)計(jì)、與各傳感器的接口設(shè)計(jì)等入手,實(shí)現(xiàn)了系統(tǒng)的硬件設(shè)計(jì),并分析了硬件設(shè)計(jì)所采取的抗干擾措施。 在系統(tǒng)軟件設(shè)計(jì)方面,本文選用嵌入式Linux操作系統(tǒng)作為軟件開發(fā)環(huán)境,分析了操作系統(tǒng)的組成和啟動流程。在此基礎(chǔ)上,針對本文所設(shè)計(jì)的硬件系統(tǒng),編制了專用的引導(dǎo)程序,重新編譯了內(nèi)核,完成了ARMLinux在硬件平臺上的移植。接著詳細(xì)分析了字符設(shè)備,編寫了各個(gè)模塊的驅(qū)動程序,并描述了應(yīng)用程序的開發(fā)模式。 最后本文討論了MAV系統(tǒng)中MPEG4視頻數(shù)據(jù)壓縮的關(guān)鍵技術(shù),分析了ARM的硬件編解碼器的結(jié)構(gòu)和實(shí)現(xiàn)過程,重點(diǎn)研究了遙測數(shù)據(jù)和壓縮圖像的復(fù)合方案,將遙測數(shù)據(jù)嵌入到壓縮圖像中進(jìn)行傳輸。這種方法可以節(jié)省信道,降低系統(tǒng)功耗和保護(hù)遙測數(shù)據(jù)的安全。 本文所研制的自主飛行控制系統(tǒng)具有體積小、重量輕、集成度高、抗干擾能力強(qiáng)等特點(diǎn),能實(shí)時(shí)傳輸視頻圖像,各項(xiàng)指標(biāo)都滿足項(xiàng)目技術(shù)要求。

    標(biāo)簽: ARM MAV 飛行控制系統(tǒng)

    上傳時(shí)間: 2013-05-31

    上傳用戶:mikesering

  • 基于ARM和光纖傳感技術(shù)的動態(tài)稱重系統(tǒng)研究

    在利益的驅(qū)使下,超限運(yùn)輸在世界各地已成為了普遍現(xiàn)象。這給國家?guī)砹酥T多經(jīng)濟(jì)和社會問題。實(shí)踐證明動態(tài)稱重系統(tǒng)(WIM)能有效地抑制超限運(yùn)輸,但同時(shí)也存在部分問題,這些問題的解決有賴于國家相關(guān)法規(guī)的出臺,也有賴于關(guān)鍵測量設(shè)備(WIM系統(tǒng))性能的提高。 由于應(yīng)變式稱重傳感器容易受到各種環(huán)境干擾,對環(huán)境適應(yīng)性差,課題采用光纖Bragg光柵傳感器(FBG)作為稱重傳感器,它具有很強(qiáng)的抗干擾性,利于提高系統(tǒng)測量精度。使用光纖傳感器的關(guān)鍵是波長解調(diào)技術(shù),本文在比較了幾種常見解調(diào)技術(shù)的前提下,結(jié)合課題的實(shí)際情況選用了基于F-P腔可調(diào)諧濾波解調(diào)方法,文章在分析該解調(diào)方法原理的基礎(chǔ)上,設(shè)計(jì)了解調(diào)器中的各個(gè)硬件電路模塊;此外,為了提高數(shù)據(jù)采集、傳輸?shù)男剩恼逻€對數(shù)據(jù)緩沖電路進(jìn)行了設(shè)計(jì),在電路中引入了換體存儲及DMA傳輸技術(shù)。 鑒于動態(tài)稱重信號為短歷程信號并且包含各種各樣的噪聲,稱重算法的研究也是本課題要解決的重要內(nèi)容。本文在分析了稱臺振動及已有先驗(yàn)知識的基礎(chǔ)上,將小波分析、LM非線性擬合算法及殘差分析相結(jié)合應(yīng)用在動態(tài)稱重系統(tǒng)中,為了驗(yàn)證算法的有效性,利用MATLAB對實(shí)測數(shù)據(jù)進(jìn)行了仿真分析,結(jié)果表明該算法能夠提高測量精度。 提高動態(tài)稱重系統(tǒng)性能指標(biāo)的另一方面是提高系統(tǒng)運(yùn)行的軟硬件平臺。課題采用的核心硬件為Xscale ARM平臺,處理器時(shí)鐘可高達(dá)400MHz;軟件上采用了多用戶、多任務(wù)的Linux操作系統(tǒng)平臺。文章對操作系統(tǒng)linux2.6進(jìn)行了合適的配置,成功地將它移植到了課題的ARM平臺上,并且在此操作系統(tǒng)上設(shè)計(jì)了基于MiniGUI的人機(jī)交互界面及波長解調(diào)和數(shù)據(jù)緩沖電路的驅(qū)動程序。

    標(biāo)簽: ARM 光纖傳感技術(shù) 動態(tài)稱重 系統(tǒng)研究

    上傳時(shí)間: 2013-07-26

    上傳用戶:neibuzhuzu

  • 基于DSP和FPGA的運(yùn)動控制卡的研究與開發(fā)

    隨著微電子技術(shù)和電力電子技術(shù)的飛速發(fā)展,運(yùn)動控制系統(tǒng)正朝著通用化、智能化、微型化的方向發(fā)展。目前,以數(shù)字信號處理器(DSP)和現(xiàn)場可編程門陣列(FPGA)為核心的運(yùn)動控制卡已成為運(yùn)動控制器的發(fā)展主流。它可方便地以插卡形式嵌入PC機(jī),將PC機(jī)強(qiáng)大的信息處理能力和開放式特點(diǎn)與運(yùn)動控制卡的運(yùn)動控制能力相結(jié)合,具有信息處理能力強(qiáng)、開放程度高、運(yùn)動控制方便、通用性好的特點(diǎn)。因此,本文通過對運(yùn)動控制技術(shù)的深入研究,開發(fā)了一款以DSP和FPGA為主控單元、基于PCI總線的運(yùn)動控制卡。 首先,設(shè)計(jì)了運(yùn)動控制卡硬件電路,對控制卡的DSP和FPGA外圍電路、PCI總線接口電路、模擬量輸出電路、編碼器信號采集電路、通用I/O接口電路等實(shí)現(xiàn)方法進(jìn)行了詳細(xì)討論。 為提高控制卡的硬件集成度和可靠性,通過對FPGA的編程設(shè)計(jì),在FPGA中實(shí)現(xiàn)了PCI總線目標(biāo)設(shè)備接口控制器、雙端口RAM、DDA精插補(bǔ)電路、DAC接口電路、編碼器信號處理電路和數(shù)字I/O信號處理電路。 基于改進(jìn)的數(shù)字PID控制器和前饋控制,設(shè)計(jì)開發(fā)了運(yùn)動控制卡的位置閉環(huán)伺服控制器,并整定了控制器參數(shù),獲得良好的伺服控制特性。 最后,采用WinDriver開發(fā)了控制卡的驅(qū)動程序,并詳細(xì)介紹了驅(qū)動程序的開發(fā)流程。

    標(biāo)簽: FPGA DSP 運(yùn)動控制卡

    上傳時(shí)間: 2013-08-01

    上傳用戶:00.00

主站蜘蛛池模板: 望江县| 祥云县| 湾仔区| 酒泉市| 贵溪市| 酒泉市| 驻马店市| 沙坪坝区| 大兴区| 花莲市| 芮城县| 景洪市| 瑞金市| 巴中市| 通州市| 彝良县| 交口县| 霍城县| 桃江县| 阳江市| 五原县| 农安县| 海丰县| 天水市| 重庆市| 增城市| 绥棱县| 江口县| 新平| 莒南县| 罗定市| 柘城县| 天长市| 如东县| 泸西县| 六枝特区| 当涂县| 化州市| 大关县| 肇庆市| 崇义县|