亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

性價(jià)比更高

  • 橢圓曲線密碼體制中標量乘法運算的優化和FPGA實現

    信息技術的不斷發展,對信息的安全提出了更高的要求.在應用公鑰密碼體制的時候,對密鑰長度要求越來越大,處理的速度要求越來越快.而基于橢圓曲線離散對數問題的橢圓曲線密碼體制,因其每比特最大的安全性,受到了越來越廣泛的注意.橢圓曲線密碼體制(ECC:Elliptic Curve Cryptosystem)的快速實現也成為一個關注的方面.該文按照確定有限域、選取曲線參數、劃分結構模塊、優化模塊算法、實現模塊設計,驗證模塊功能的順序進行書寫.為了硬件實現上的方便,設計選擇了含有Ⅱ型優化正規基的伽略域GF(2191),并在該域上構造了隨機的橢圓曲線.根據層次化、結構化的設計思路,將橢圓曲線上的標量乘法運算劃分成兩個運算層次:橢圓曲線上的運算和有限域上的運算.模塊劃分之后,利用自底向上的設計思路,主要針對有限域上的乘法運算進行了重要的改進,并對加法群中的標量乘運算的算法進行了分析、證明,以達到面積優化和快速執行的效果.具體設計中,采用硬件描述語言Verilog HDL,在Mentor Graphics公司出品的FPGA Advantage平臺上進行電路設計.完成了各個模塊的設計輸入和仿真.設計選用了Altera公司的APEX Ⅱ系列器件,利用第一方軟件Quartus Ⅱ 2.2進行綜合、布局、布線和時序仿真.文中給出了橢圓曲線上的點加、倍點和標量乘法模塊的具體設計結構框圖.并且根據橢圓曲線的標量乘特點,提出了合適的驗證方案.該設計完成了橢圓曲線上的標量乘法運算.設計主要針對資源受限的應用環境:改進了有限域上的乘法運算、使用了沒有預處理的標量乘算法.改進后的橢圓曲線標量乘法需要2,741,998個邏輯單元,在100MHz的時鐘約束下,運行一次標量乘法運算需要567.69us.該次設計的結果可以直接用來構造橢圓曲線上的簽名、驗證、密鑰交換等算法.

    標簽: FPGA 橢圓曲線 密碼體制 乘法運算

    上傳時間: 2013-05-24

    上傳用戶:zhuo0008

  • 基于“單片機CPLDFPGA體系結構”的程控交換機系統集成化設計

    有線通信方式由于具有保密性高、抗干擾能力強在軍事通信中倍受青睞,因此,對軍用有線通信設備的研究和設計具有十分重要的戰略意義.TBJ-204型野戰20線程控交換機是一種小型背負式模擬空分程控用戶交換機,用于裝備全軍各兵種的作戰、演習和緊急搶險等行動.該項目以該交換機為研究對象,在詳細分析原設備的系統結構和功能實現方式的基礎上,指出該機型在使用過程中存在技術相對陳舊、分立元件過多、可靠性和保密性不夠、體積大、重量大、維修困難等問題,同時結合系統的低功耗需求和優化人機接口設計,本文提出基于"單片機+CPLD/FPGA體系結構"的集成化設計方案:①在CPLD中實現信號音分頻和計時頻率生成電路、20路用戶LED狀態控制電路;②CPLD與單片機以總線接口方式實現譯碼、數據和控制信號鎖存功能的VHDL設計;③基于低功耗設計的器件選型方案和單片機待機模式設計;④人機接口的LCD菜單操作方式.該文詳細介紹了改型設備的研制過程,包括CPLD片內功能設計實現、主控制板和用戶板各功能模塊工作原理和設計實現、各硬件模塊功能測試等,最后給出了局內呼叫處理功能和話務員服務功能的軟件實現流程.文章結尾介紹了改型設備的系統性能,它將實現更高的可靠性、保密性和抗干擾能力,同時具備低功耗和小型化的優點.最后,該文總結了項目設計中使用的關鍵技術,指出了設計的創新意義和將來的工作.

    標簽: CPLDFPGA 單片機 程控交換機

    上傳時間: 2013-04-24

    上傳用戶:啊颯颯大師的

  • 基于FPGA的DAB信道編碼器輸入接口的設計與實現

    電臺廣播在我們的社會生活中占有重要的地位。隨著我國廣播事業的發展,對我國廣播業開發技術、信號的傳輸質量和速度提出了更高更新的要求,促使廣播科研人員不斷更新現有技術,以滿足人民群眾日益增長的需求。 本論文主要分析了現行廣播發射臺的數字廣播激勵器輸入接口的不足之處,根據歐洲ETS300799標準,實現了一種激勵器輸入接口的解決方案,這種方案將復接器送來的ETI(NA,G704)格式的碼流轉換成符合ETS300799標準ETI(NI)的標準碼流,并送往后面的信道編碼器。ETI(NA,G704)格式與現行的ETI(NI,G703)格式相比,主要加入了交織和RS糾錯編碼,使得信號抗干擾能力大大加強,提高了節目從演播室到發射臺的傳輸質量,特別是實時直播節目要求信號質量比較好時具有更大的作用。 本論文利用校驗位為奇數個的RS碼,對可檢不可糾的錯誤發出報警信號,通過其它方法替代原有信號,對音質影響不大,節省了糾正這個錯誤的資源和開發成本。 同時,我們采用FPGA硬件開發平臺和VHDL硬件描述語言編寫代碼實現硬件功能,而不采用專用芯片實現功能,使得修改電路和升級變得異常方便,大大提高了開發產品的效率,降低了成本。 經過軟件仿真和硬件驗證,本系統已經基本實現了預想的功能,擴展性較好,硬件資源開銷較小,具有實用價值。

    標簽: FPGA DAB 信道 編碼器

    上傳時間: 2013-07-15

    上傳用戶:afeiafei309

  • 基于ARM的嵌入式系統設計

    嵌入式系統是為了專用目的內建到產品內部,實現控制、管理、通信等功能的計算機電路與軟件的集合體。隨著Internet的發展和后PC時代的到來,嵌入式系統的應用越來越廣泛。目前嵌入式系統技術已經成為了最熱門的技術之一,嵌入式產品已經在IT產業中占有很大的比重,同時大量的嵌入式應用也對嵌入式設備的性能和功能提出了更高的要求。 隨著國內嵌入式應用的發展,ARM因其高性能、低功耗、低成本而成為移動通信、便攜設備、消費與圖像應用等嵌入式產品的首選。Linux是使用最廣泛的操作系統,它能運行在包括ARM在內的所有主要處理器架構上。清晰的結構與開放的源碼使Linux成為一個非常具有活力,節奏明快的操作系統。近年來對嵌入式Linux的研究正進行得如火如荼,并獲得了長足的進步。基于ARM與IJnux的嵌入式技術已經成為當前嵌入式領域研究的一個亮點,應該被廣泛重視和應用。 本設計的目的正是建立一個完整的基于ARM9核心處理器和嵌入式IJnux操作系統的嵌入式開發平臺,為嵌入式系統開發提供一個完整的軟硬件環境。 論文的背景是教研室的嵌入式圖像處理應用項目。作者在項目中承擔嵌入式系統主板、LCD驅動板、BootLoader軟件、LCD及鍵盤驅動程序設計任務。因此本論文將研究如何構建一個完整的、性能優良的ARM嵌入式系統。論文首先介紹了嵌入式系統的基本概念、嵌入式系統的發展過程,然后進行功能分析和總體設計,分析嵌入式系統設計關鍵性問題,包括系統框架的設計、開發流程和開發原則以及對于嵌入式處理器和操作系統的選擇,這對基于嵌入式平臺的嵌入式應用系統設計具有普遍意義。隨后我們將重點論述基于ARM的嵌入式硬件平臺的設計、Linux操作系統內核的定制和交叉編譯、BootLoader、Linux驅動程序的開發過程。最后,總結了本文的主要研究工作,并結合當今信息產業的先進技術對該開發平臺做了展望。 論文提出的基于嵌入式平臺的應用系統潛力非常巨大,有待進一步的研究和探索。

    標簽: ARM 嵌入式系統設計

    上傳時間: 2013-06-18

    上傳用戶:cknck

  • 利用Cadence ALlegro進行PCB級的信號完整性仿真

    隨著信息寬帶化和高速化的發展,以前的低速PCB已完全不能滿足日益增長信息化發展的需要,而高速PCB的出現將對硬件人員提出更高的要求,僅僅依靠自

    標簽: Cadence ALlegro PCB 信號完整性

    上傳時間: 2013-05-22

    上傳用戶:julin2009

  • 基于ARM嵌入式的變電站綜合自動化現地測控單元的研究

    隨著國民經濟和電力工業的飛速發展,使得對電力系統自動化和信息化水平的要求也越來越高。變電站系統作為電網的重要基本環節,其自動化水平的高低直接影響著電網安全穩定運行水平,于是變電站綜合自動化系統得到了迅猛的發展和推廣應用,成為衡量電力企業自動化水平的重要依據。而安全可靠的網絡通信技術又是實現變電站綜合自動化系統的根本保證。 變電站是輸配電系統中的樞紐環節,它是電力系統的重要部分。而作為變電站綜合自動化系統中的現地測控單元是其非常重要的組成部分,它的性能的優劣直接影響著變電站綜合自動化系統整體的高效、安全的運行。 隨著電壓等級和電網復雜程度的提高,供電半徑和輸配電容量的加大,采用傳統的變電站一次和二次設備已越來越難以同時滿足:“降低變電站造價,提高變電站的安全和經濟運行水平”這兩方面的要求。為此,很有必要研制和開發以計算機技術為基礎的各種電壓等級的變電站綜合自動化系統,以取代或更新傳統的變電站二次設備。 本論文以變電站綜合自動化系統現階段的技術為參考,提出并研究了一種基于ARM內核的高性能的嵌入式微處理器和嵌入式實時操作系統的變電站綜合自動化現地測控單元。文中從當前各種模式的變電站綜合自動化系統結構出發,結合計算機技術發展的趨勢,詳細介紹了該現地測控單元的原理與構成及其特點;著重分析了以Samsung公司32位嵌入式微處理器S3C4510B為核心的嵌入式網絡系統的軟件硬件設計原理,給出了硬件原理圖;對于該系統的關鍵技術:操作系統UC/OS-Ⅱ的移植、系統軟件的設計等問題本文作了系統、細致的論述,并給出了相關的設計程序。 新型嵌入式智能變電站綜合自動化現地測控單元提供了更快的通信速度以及更強的處理能力,它的應用必定會提高變電站綜合自動化系統的通信能力,而且使變電站綜合自動化系統的可靠性更高,經濟性方面也具有更強的優勢。

    標簽: ARM 嵌入式 變電站 自動化

    上傳時間: 2013-06-21

    上傳用戶:kijnh

  • CCK基帶調制解調技術的研究實現

    本文重點研究的是補償編碼鍵控(CCK)的調制與解調算法原理,以及基于FPGA進行的系統設計實現。作為IEEE802.11b標準中關鍵的調制技術,CCK碼具有良好的相關特性,能夠在高速率傳輸數據的同時有效的克服多徑效應。本文首先對WLAN的結構和特點進行了簡單介紹,對其中的IEEE802.11b標準進行了研究,并著重分析了其物理層基帶部分的結構和規范。然后系統的介紹了CCK碼的特點,重點對11Mb/s模式下基于“基本CCK碼字集”的CCK調制原理和基于快速沃爾什變換(FWT)塊的CCK解調原理進行了分析討論。接下來通過在Matlab中對調制和解調方案的仿真,得到了正確的理論數據,并驗證了系統設計的可行性。最后在Xilinx公司的ISE6.2開發環境下,使用硬件描述語言Verilog HDL對CCK調制和解調系統在FPGA中進行了設計,然后將整個系統在ModelSim中進行了功能仿真。理論分析和仿真結果的比較表明系統設計是正確的,而且系統性能良好。 本文所設計的基于FPGA的CCK調制和解調系統具有集成度高、穩定性強和能夠在線軟件更新等特點。研究成果可以給將來設計更高性能、更高集成度的基帶WLAN芯片提供基礎。

    標簽: CCK 基帶 調制 解調技術

    上傳時間: 2013-06-02

    上傳用戶:yoleeson

  • 大場景圖像融合可視化系統

    隨著圖像處理技術和投影技術的不斷發展,人們對高沉浸感的虛擬現實場景提出了更高的要求,這種虛擬顯示的場景往往由多通道的投影儀器同時在屏幕上投影出多幅高清晰的圖像,再把這些單獨的圖像拼接在一起組成一幅大場景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設計為柱面屏幕,甚至是球面屏幕。當圖像投影在柱面屏幕的時候就會發生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過程中的幾何校正和邊緣融合技術。 一個大場景可視化系統由投影機、投影屏幕、圖像融合機等主要模塊組成。在虛擬現實應用系統中,要實現高臨感的多屏幕無縫拼接以及曲面組合顯示,顯示系統還需要運用幾何數字變形及邊緣融合等圖像處理技術,實現諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關鍵設備在于圖像融合機,它實時采集圖形服務器,或者PC的圖像信號,通過圖像處理模塊對圖像信息進行幾何校正和邊緣融合,在處理完成后再送到顯示設備。 本課題提出了一種基于FPGA技術的圖像處理系統。該系統實現圖像數據的AiD采集、圖像數據在SRAM以及SDRAM中的存取、圖像在FPGA內部的DSP運算以及圖像數據的D/A輸出。系統設計的核心部分在于系統的控制以及數字信號的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語言在FPGA內部設計了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統中設計了一個ARM處理器模塊,用于上電時對系統在圖像變化處理時所需參數進行傳遞,并能實時從上位機更新參數。該設計在提高了系統性能的同時也便于系統擴展。 本文首先介紹了圖像處理過程中的幾何變化和圖像融合的算法,接著提出了系統的設計方案及模塊劃分,然后圍繞FPGA的設計介紹了SDRAM控制器的設計方法,最后介紹了ARM處理器的接口及外圍電路的設計。

    標簽: 圖像融合 可視化

    上傳時間: 2013-04-24

    上傳用戶:1047385479

  • 基于FPGA的光接收機數據恢復電路

    隨著信息產業的不斷發展,人們對數據傳輸速率要求越來越高,從而對數據發送端和接收端的性能都提出了更高的要求。接收機的一個重要任務就是在于克服各種非理想因素的干擾下,從接收到的被噪聲污染的數據信號中提取同步信息,并進而將數據正確的恢復出來。而數據恢復電路是光纖通信和其他許多類似數字通信領域中不可或缺的關鍵電路,其性能決定了接收端的總體性能。 目前,數據恢復電路的結構主要有“時鐘提取”和“過采樣”兩種結構。基于“過采樣”的數據恢復方法的關鍵是過采樣,即通過引入參考時鐘,并增加時鐘源個數的方式來代替第一種方法中的“時鐘提取”。與“時鐘提取”的數據恢復方法相比,基于“過采樣”的數據恢復方法在性能上還有較大的差距,但是后者擁有高帶寬、立即鎖存能力、較低的等待時間和更高的抖動容限,更易于通過數字的方法實現,實現更簡單,成本更低,并且這是一種數字化的模擬技術。如果能通過“過采樣”方法在普通的邏輯電路上實現622.08Mb/s甚至更高速率的數據恢復,并將它作為一個IP模塊來代替專用的時鐘恢復芯片,這無疑將是性能和成本的較好結合。 本文主要研究“過采樣”數據恢復電路的基本原理,通過全數字的設計方法,給出了在低成本可編程器件FPGA上實現數據恢復電路兩種不同的過采樣的實現方案,即基于時鐘延遲的過采樣和基于數據延遲的過采樣。基于時鐘延遲的過采樣數據恢復電路方案,通過測試驗證,其最高恢復的數據傳輸率可達到640Mb/s。測試結果表明,采用該方案實現的時鐘恢復電路可工作在光纖通信系統STM-4速率級,即622.08MHz頻率上,各方面指標基本符合要求。

    標簽: FPGA 光接收機 數據恢復 電路

    上傳時間: 2013-04-24

    上傳用戶:axxsa

  • 基于FPGA的擴頻通信芯片設計及應用

    隨著網絡技術和通信技術的突飛猛進,人們對通信的保密性能,抗干擾能力的要求越來越高,而且對信息隱蔽、多址保密通信等特性提出了更高的要求。這些要求的實現都離不開擴頻通信技術的應用,而擴頻通信芯片作為擴頻通信網絡的核心器件,自然也成了研究的重點。本論文旨在借鑒國內外相關研究成果,并以家庭電力線通信環境為背景,驗證了一種CDMA碼分多址通信的實現方案,并通過智能家庭系統展示了其應用效果。 本課題以構建家庭電力載波通信網絡為目標,首先,以兩塊Cyclone系列FPGA開發板為基礎,分別作為發送單元和接收單元,構建了系統的硬件開發平臺;以QuartusⅡ 7.2為開發環境,運用Verilog硬件描述語言,編寫擴頻模塊和解擴模塊,并且進行了測試、仿真和綜合,驗證了通過專用芯片實現擴頻通信系統的可行性。應用方面,采用電力線載波通信芯片,提出了一種由智能插線板和嵌入式網關構成的家電控制系統。用戶通過WEB方式登陸嵌入式網關,智能插線板能夠在嵌入式網關的控制下控制電器的電源、發送紅外遙控指令,實現對家電的遠程遙控。使用兩塊FPGA開發板,實現了擴頻通信基本收發是本設計得主要成果;將擴頻通訊技術、嵌入式Web技術引入到智能家庭系統的設計當中是本文的一個特點。 仿真和實驗表明:采用電力線載波通信芯片組建家庭網絡的方案可行,由智能插線板和嵌入式網關構成的家電控制系統能靈活、便捷地實施家電控制,并具有一定的節能效果。

    標簽: FPGA 擴頻通信 芯片設計

    上傳時間: 2013-06-17

    上傳用戶:vaidya1bond007b1

主站蜘蛛池模板: 泸溪县| 旬阳县| 和龙市| 油尖旺区| 沙河市| 成安县| 大埔县| 扎兰屯市| 顺义区| 宝丰县| 桃园县| 精河县| 修武县| 商城县| 临沭县| 青海省| 涟源市| 黄冈市| 阜康市| 海淀区| 法库县| 三明市| 苏尼特左旗| 壶关县| 霍邱县| 五莲县| 商都县| 井冈山市| 屯留县| 正安县| 蒙山县| 霍林郭勒市| 沧州市| 布拖县| 张掖市| 连云港市| 色达县| 珲春市| 高淳县| 安远县| 麻栗坡县|