LT8900是LDT公司生產(chǎn)的一款低成本,高集成度的2.4GHZ的無(wú)線收發(fā)芯片,片上集成發(fā)射機(jī),接收機(jī),頻率綜合器,GFSK調(diào)制解調(diào)器。發(fā)射機(jī)支持功率可調(diào),接收機(jī)采用數(shù)字?jǐn)U展通信機(jī)制,在復(fù)雜環(huán)境和強(qiáng)干擾條件下,可以達(dá)到優(yōu)良的收發(fā)性能。外圍電路簡(jiǎn)單,只需搭配MCU以及少數(shù)外圍被動(dòng)器件。LT8900傳輸GFSK信號(hào),發(fā)射功率約為2dBm,最大可以到6dBm。接收機(jī)采用低中頻結(jié)構(gòu),接收靈敏度可以達(dá)到-87dBm。數(shù)字信道能量檢測(cè)可以隨時(shí)監(jiān)控信道質(zhì)量。 片上的發(fā)射接收FIFO寄存器可以和MCU進(jìn)行通信,存儲(chǔ)數(shù)據(jù),然后以1Mbps數(shù)據(jù)率在空中傳輸。它內(nèi)置了CRC,F(xiàn)EC,auto-ack和重傳機(jī)制,可以大大簡(jiǎn)化系統(tǒng)設(shè)計(jì)并優(yōu)化性能。 數(shù)字基帶支持4線SPI和2線I2C接口,此外還有Reset,Pkt_flag, Fifo_flag三個(gè)數(shù)字接口。 為了提高電池使用壽命,芯片在各個(gè)環(huán)節(jié)都降低功耗,芯片最低工作電壓可以到1.9V,在保持寄存器值條件下,最低電流為1uA。 芯片有QFN24 4*4mm和SSOP16封裝,都符合RoHS標(biāo)準(zhǔn)。
上傳時(shí)間: 2013-04-24
上傳用戶:kirivir
論文研究了基于Bayer格式的CCD原始圖像的顏色插值算法,并將設(shè)計(jì)的改進(jìn)算法應(yīng)用到以FPGA為核心的圖像采集前端。出于對(duì)成本和體積的考慮,一般的數(shù)字圖像采集系統(tǒng)采用單片CCD或CMOS圖像傳感器,然后在感光表面覆蓋一層顏色...
上傳時(shí)間: 2013-08-04
上傳用戶:zhengjian
在日常的生活和工作中, 住宅與部門(mén)的安全防范、單位的文件檔案、財(cái)務(wù)報(bào)表以及一些個(gè)人資料的保存多以加鎖的辦法來(lái)解決。若使用傳統(tǒng)的機(jī)械式鑰匙開(kāi)鎖,人們常需攜帶多把鑰匙, 使用極不方便, 且鑰匙丟失后安全性即大打折扣。隨著科學(xué)技術(shù)的不斷發(fā)展,人們對(duì)日常生活中的安全保險(xiǎn)器件的要求越來(lái)越高。為滿足人們對(duì)鎖的使用要求,增加其安全性,用密碼代替鑰匙的密碼鎖應(yīng)運(yùn)而生。密碼鎖具有安全性高、成本低、功耗低、易操作等優(yōu)點(diǎn)。
標(biāo)簽: 電子密碼鎖
上傳時(shí)間: 2013-04-24
上傳用戶:xiangwuy
Cadence協(xié)同設(shè)計(jì)技術(shù)也使設(shè)計(jì)鏈合作伙伴彼此之間能夠輕松地傳輸數(shù)據(jù)。使用了16.3版軟件的公司將受益于更短的設(shè)計(jì)周期、更高的生產(chǎn)率和更低的成本
上傳時(shí)間: 2013-07-08
上傳用戶:gtf1207
SoPC Builder在一個(gè)工具中實(shí)現(xiàn)了嵌入式系統(tǒng)各個(gè)方面的開(kāi)發(fā),包括軟件的設(shè)計(jì)和驗(yàn)證,為充分利用SoPC技術(shù)提高電子系統(tǒng)的性能和降低成本提供了強(qiáng)有力的支持。
上傳時(shí)間: 2013-06-02
上傳用戶:yezhihao
現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)能夠減少電子系統(tǒng)的開(kāi)發(fā)風(fēng)險(xiǎn)和開(kāi)發(fā)成本,縮短上市時(shí)間,降低維護(hù)升級(jí)成本,故廣泛地應(yīng)用在電子系統(tǒng)中。最新的FPGA都采用了層次化的布線資源結(jié)構(gòu),與以前的結(jié)構(gòu)發(fā)生了很大的變化。由于FPGA布線資源的固定性和有限性,因此需要開(kāi)發(fā)適用于這種層次化的FPGA結(jié)構(gòu)并提高布線資源有效利用率的布線算法。同時(shí)由于晶體管尺寸的不斷減小,有必要在FPGA布線算法中考慮功耗和時(shí)序問(wèn)題。 本論文所作的研究工作主要包括:提出一種基于Tile的FPGA結(jié)構(gòu)描述方法,對(duì)FPGA功耗模型和時(shí)序模型進(jìn)行了研究,實(shí)現(xiàn)了考慮FPGA功耗、布線資源利用率的布線算法。 在FPGA結(jié)構(gòu)描述方面,本文在分析現(xiàn)代商用FPGA層次化結(jié)構(gòu)及學(xué)術(shù)上對(duì)FPGA描述方法的基礎(chǔ)上,提出一種基于Tile的FPGA結(jié)構(gòu)描述。由于基本Tile的重復(fù)性,采用該方法可以簡(jiǎn)化FPGA結(jié)構(gòu)的描述,同時(shí)由于該方法是以硬件結(jié)構(gòu)為根據(jù),為FPGA軟硬件提供了簡(jiǎn)單而靈活的接口,該方法在原型系統(tǒng)中測(cè)試證明是正確的。 在FPGA功耗模型方面,本文研究了ASIC中關(guān)于電路功耗計(jì)算的基本方法,并將其應(yīng)用到FPGA功耗分析中。在模型中的采用了混合的功耗模型,包括動(dòng)態(tài)功耗模型和靜態(tài)功耗模型。動(dòng)態(tài)功耗的計(jì)算采用基于節(jié)點(diǎn)狀態(tài)轉(zhuǎn)換率的開(kāi)關(guān)級(jí)動(dòng)態(tài)功耗計(jì)算和邏輯塊宏模型,靜態(tài)功耗則采用基于公式計(jì)算的晶體管漏電功耗模型和邏輯塊基于仿真的LUT/MUX表達(dá)式計(jì)算模型。這些功耗模型將運(yùn)用到我們后面的功耗計(jì)算和基于功耗驅(qū)動(dòng)的布線算法中。 在FPGA布線算法研究和實(shí)現(xiàn)方面,本文在介紹基本的搜索算法之后,介紹了將FPGA硬件結(jié)構(gòu)轉(zhuǎn)變?yōu)镕PGA布線程序可識(shí)別的布線資源圖的方法,并將基本的搜索算法運(yùn)用的FPGA布線資源圖上,實(shí)現(xiàn)FPGA的基于布通率的布線算法。在此基礎(chǔ)上,借鑒了FPGA時(shí)序分析方法,將時(shí)序分析作為布線算法的一子模塊,對(duì)基于時(shí)序的布線算法進(jìn)行了研究;同時(shí)采用了FPGA功耗模型,在布線算法實(shí)現(xiàn)中考慮了動(dòng)態(tài)功耗的問(wèn)題。最后在布線算法中實(shí)現(xiàn)兩種啟發(fā)式策略以提高可布線資源有效利用率。
上傳時(shí)間: 2013-04-24
上傳用戶:long14578
FPGA(Field Programmable Gate Arrays)是目前廣泛使用的一種可編程器件,F(xiàn)PGA的出現(xiàn)使得ASIC(Application Specific Integrated Circuits)產(chǎn)品的上市周期大大縮短,并且節(jié)省了大量的開(kāi)發(fā)成本。目前FPGA的功能越來(lái)越強(qiáng)大,滿足了目前集成電路發(fā)展的新需求,但是其結(jié)構(gòu)同益復(fù)雜,規(guī)模也越來(lái)越大,內(nèi)部資源的種類也R益豐富,但同時(shí)也給測(cè)試帶來(lái)了困難,F(xiàn)PGA的發(fā)展對(duì)測(cè)試的要求越來(lái)越高,對(duì)FPGA測(cè)試的研究也就顯得異常重要。 本文的主要工作是提出一種開(kāi)關(guān)盒布線資源的可測(cè)性設(shè)計(jì),通過(guò)在FPGA內(nèi)部加入一條移位寄存器鏈對(duì)開(kāi)關(guān)盒進(jìn)行配置編程,使得開(kāi)關(guān)盒布線資源測(cè)試時(shí)間和測(cè)試成本減少了99%以上,而且所增加的芯片面積僅僅在5%左右,增加的邏輯資源對(duì)FPGA芯片的使用不會(huì)造成任何影響,這種方案采用了小規(guī)模電路進(jìn)行了驗(yàn)證,取得了很好的結(jié)果,是一種可行的測(cè)試方案。 本文的另一工作是采用一種FPGA邏輯資源的測(cè)試算法對(duì)自主研發(fā)的FPGA芯片F(xiàn)DP250K的邏輯資源進(jìn)行了嚴(yán)格、充分的測(cè)試,從FPGA最小的邏輯單元LC開(kāi)始,首先得到一個(gè)LC的測(cè)試配置,再結(jié)合SLICE內(nèi)部?jī)蓚€(gè)LC的連接關(guān)系得到一個(gè)SLICE邏輯單元的4種測(cè)試配置,并且采用陣列化的測(cè)試方案,同時(shí)測(cè)試芯片內(nèi)部所有的邏輯單元,使得FPGA內(nèi)部的邏輯資源得完全充分的測(cè)試,測(cè)試的故障覆蓋率可達(dá)100%,測(cè)試配置由配套編程工具產(chǎn)生,測(cè)試取得了完滿的結(jié)果。
上傳時(shí)間: 2013-06-29
上傳用戶:Thuan
目前見(jiàn)到的許多關(guān)于直流電機(jī)的測(cè)速與控制類文獻(xiàn)中,以研究無(wú)刷直流電機(jī)較多,采用PID算法,PWM調(diào)速的居多。這些文獻(xiàn)所采用的控制器一般都是Motorola公司的MC33035,MICROLlinear公司的ML4425/4428,諸如Infineon的嵌入式單片機(jī)C504或采用通用的PWM芯片如SG3524、TL494等。采用這些ASIC芯片,雖然能實(shí)現(xiàn)直流電機(jī)的無(wú)級(jí)調(diào)速,但還存在一些問(wèn)題,如無(wú)法與計(jì)算機(jī)直接接口,許多較為復(fù)雜的控制算法無(wú)法在不增加硬件成本的情況下實(shí)現(xiàn),控制器的人機(jī)界面不理想。總的來(lái)講,控制器的智能化程度不高,可移植性差。雖然采用PWM芯片來(lái)實(shí)現(xiàn)電機(jī)無(wú)級(jí)調(diào)速的方案成本較低,但當(dāng)控制器針對(duì)不同的應(yīng)用場(chǎng)合增加多種附加功能時(shí),其靈活性不夠,而且反而增加硬件的成本。還有一些使用PLC控制器或高檔處理器芯片(如DSP器件)的文獻(xiàn),它們雖然具有較高的控制性能,但由于這些高檔處理器價(jià)格過(guò)高,需要更多的外圍器件,因此也不具備在通常情況下大規(guī)模使用的條件。 從發(fā)展趨勢(shì)上看,總體的研究方向是提出質(zhì)量更高的算法和調(diào)速方案,以及在考慮成本要求的前提下選擇適合這種算法的核心控制器。 在研究方法上,有的采用軟件仿真,從理論作深入的研究;有的通過(guò)實(shí)踐總結(jié)提出一些具有使用價(jià)值的實(shí)踐方法。其中常見(jiàn)的有PID算法,模糊PID算法,結(jié)合神經(jīng)算法的PID算法等;在調(diào)速方案上,有采用普通的PWM調(diào)速,也有特殊PWM(PWM-ON-PWM)調(diào)速以及其它調(diào)速方式。另外電機(jī)轉(zhuǎn)速測(cè)量方案通常有光電式和磁電式,也有用超聲波測(cè)量的方案。 直流電機(jī),尤其是永磁直流無(wú)刷直流電機(jī)(PM-BLDC),由于其固有的許多特點(diǎn),在加上我國(guó)的稀土資源豐富,被眾多電機(jī)專家認(rèn)為是21世紀(jì)的新型換代產(chǎn)品。隨著半導(dǎo)體集成電路,電力電子器件,控制原理和稀土材料工業(yè)的發(fā)展,可以預(yù)見(jiàn)這種產(chǎn)品必然會(huì)逐步取代傳統(tǒng)結(jié)構(gòu)的交流電動(dòng)機(jī)加變頻調(diào)速器的模式,近年來(lái)已廣泛應(yīng)用于家電、汽車、數(shù)控機(jī)床、機(jī)器人等更多的領(lǐng)域。
上傳時(shí)間: 2013-06-25
上傳用戶:壞天使kk
在慣性導(dǎo)航系統(tǒng)中,捷聯(lián)式慣性導(dǎo)航系統(tǒng)以其體積小、成本低和可靠性高等優(yōu)點(diǎn)正逐步取代平臺(tái)式慣性導(dǎo)航系統(tǒng),成為慣性導(dǎo)航系統(tǒng)的發(fā)展趨勢(shì)。 為了適應(yīng)捷聯(lián)慣性導(dǎo)航系統(tǒng)小型化、低成本和高性能的發(fā)展方向,本文設(shè)計(jì)了DSP...
標(biāo)簽: DSPFPGA 捷聯(lián) 慣性導(dǎo)航 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-07-20
上傳用戶:zoushuiqi
論文研究了基于Bayer格式的CCD原始圖像的顏色插值算法,并將設(shè)計(jì)的改進(jìn)算法應(yīng)用到以FPGA為核心的圖像采集前端。出于對(duì)成本和體積的考慮,一般的數(shù)字圖像采集系統(tǒng)采用單片CCD或CMOS圖像傳感器,然后在感光表面覆蓋一層顏色濾波陣列(CFA),經(jīng)過(guò)CFA后每個(gè)像素點(diǎn)只能獲得物理三基色(紅、綠、藍(lán))其中一種分量,形成馬賽克圖像。為了獲得全彩色圖像,就要利用周圍像素點(diǎn)的值近似地計(jì)算出被濾掉的顏色分量,稱這個(gè)過(guò)程為顏色插值。由于當(dāng)前對(duì)圖像采集系統(tǒng)的實(shí)時(shí)性要求越來(lái)越高,業(yè)內(nèi)已經(jīng)開(kāi)始廣泛采用FPGA來(lái)進(jìn)行圖像處理,充分發(fā)揮硬件并行運(yùn)算的速度優(yōu)勢(shì),以求在處理速度和成像質(zhì)量?jī)煞矫婢_(dá)到滿意的效果。。主要的工作內(nèi)容如下: 本文首先介紹了彩色濾波陣列、圖像色彩恢復(fù)和插值算法的概念,然后分析和研究了當(dāng)下常用的顏色插值算法,如雙線性插值算法、加權(quán)系數(shù)法等等,指出了各個(gè)算法的特點(diǎn)和不足;接下來(lái)針對(duì)硬件系統(tǒng)并行運(yùn)算的特性和實(shí)時(shí)性處理的要求,結(jié)合其中兩種算法的思路設(shè)計(jì)了適用于硬件的改進(jìn)算法,該算法主要引入了方向標(biāo)志位的概念以及平滑的邊界仲裁法則來(lái)檢測(cè)邊界,借鑒利用梯度的三角函數(shù)關(guān)系來(lái)判斷邊界方向,通過(guò)簡(jiǎn)化且適用于硬件的方法計(jì)算加權(quán)系數(shù),從而選擇合適的方向進(jìn)行插值。 在介紹了FPGA用于圖像處理的優(yōu)勢(shì)后,針對(duì)FPGA的特點(diǎn)采用模塊化結(jié)構(gòu)設(shè)計(jì),詳細(xì)闡述了本文算法的軟件實(shí)現(xiàn)過(guò)程及所使用到的關(guān)鍵技術(shù);文章設(shè)計(jì)了一個(gè)以FPGA為核心的前端圖像采集平臺(tái),并將改進(jìn)插值算法應(yīng)用到整個(gè)系統(tǒng)當(dāng)中。詳細(xì)分析了采集前端的硬件需求,討論了核心芯片的選型和硬件平臺(tái)設(shè)計(jì)中的注意事項(xiàng),完成了印制電路板的制作。 文章通過(guò)MATLAB仿真得到了量化的性能評(píng)估數(shù)據(jù),并選取幾種算法在硬件平臺(tái)上運(yùn)行,得到了實(shí)驗(yàn)圖片。最后結(jié)合圖片的視覺(jué)效果和仿真數(shù)據(jù)對(duì)幾種不同算法的效果進(jìn)行了評(píng)估和比較,證明改進(jìn)的算法對(duì)圖像質(zhì)量有所增強(qiáng),取得了良好的效果。
上傳時(shí)間: 2013-06-11
上傳用戶:it男一枚
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1