多路18b20測(cè)溫顯示系統(tǒng),可同時(shí)測(cè)量n個(gè)第三18b20
標(biāo)簽: 18b20 多路 測(cè)溫 顯示系統(tǒng)
上傳時(shí)間: 2013-08-21
上傳用戶:zhangchu0807
8051工作于11.0592MHZ,RAM擴(kuò)展為128KB的628128,FlashRom擴(kuò)展為128KB的AT29C010A\r\n 128KB的RAM分成4個(gè)區(qū)(Bank) 地址分配為0x0000-0x7FFF\r\n 128KB的FlashRom分成8個(gè)區(qū)(Bank) 地址分配為0x8000-0xBFFF\r\n 為了使8051能訪問整個(gè)128KB的RAM空間和128KB的FlashRom空間,在CPLD內(nèi)建兩個(gè)寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址
標(biāo)簽: 128 FlashRom 8051 KB
上傳時(shí)間: 2013-08-30
上傳用戶:cainaifa
自己現(xiàn)在用的CPLD下載線,用74HC244芯片\r\n要注意設(shè)置下載模式
標(biāo)簽: CPLD 244 74 HC
上傳時(shí)間: 2013-08-31
上傳用戶:dancnc
著名的游戲開發(fā)庫Allegro4.2.0 for DELPHI.rar
標(biāo)簽: Allegro DELPHI for
上傳時(shí)間: 2013-09-06
上傳用戶:海陸空653
CPLD/FPGA是目前誚用最為廣泛的兩種可編程專用集成電路(ASIC),特別適合于產(chǎn)品的樣品開發(fā)與小批量生產(chǎn)。本書從現(xiàn)代電子系統(tǒng)設(shè)計(jì)的角度出發(fā),以全球著名的可編程邏輯器件供應(yīng)商Xilinx公司的產(chǎn)品為背景,系統(tǒng)全面地介紹該公司的CPLD/FPGA產(chǎn)品的結(jié)構(gòu)原理、性能特點(diǎn)、設(shè)計(jì)方法以及相應(yīng)的EDA工具軟件,重點(diǎn)介紹CPLD/FPGA在數(shù)字系統(tǒng)設(shè)計(jì)、數(shù)字通信與數(shù)字信號(hào)處理等領(lǐng)域中的應(yīng)用。\r\n 本書內(nèi)容新穎、技術(shù)先進(jìn)、由淺入深,既有關(guān)于大規(guī)??删庉嬤壿嬈骷南到y(tǒng)論述,又有豐富的設(shè)計(jì)應(yīng)用實(shí)例。對(duì)于從事各類
標(biāo)簽: CPLD FPGA 數(shù)字系統(tǒng)設(shè)計(jì) 電子書
上傳用戶:Maple
\r\n經(jīng)典的Protel99se入門教程,孫輝著北京郵電大學(xué)出版社出版
標(biāo)簽: Protel 99 se
上傳時(shí)間: 2013-09-11
上傳用戶:Yukiseop
Protel99se SDK\r\n\r\nProtel向用戶提供SDK軟件包。SDK軟件包包括:服務(wù)器生成向?qū)Ш蚉rotel API及相關(guān)文檔資料。\r\n\r\n 服務(wù)器生成向?qū)且粋€(gè)運(yùn)行于設(shè)計(jì)資源管理器的插入式服務(wù)器,它為用戶生成第三方EDA軟件模板的原代碼和安裝文件(.INS文件),安裝文件用于將用戶開發(fā)的第三方EDA軟件安裝在設(shè)計(jì)資源管理器平臺(tái)上。服務(wù)器生成向?qū)Э梢詾橛脩羯蓛煞N格式的原代碼:Delphi和C++ Builder。\r\n\r\n為方便用戶開發(fā)第三方EDA軟件,Protel向用戶
標(biāo)簽: Protel SDK 99 se
上傳時(shí)間: 2013-09-18
上傳用戶:txfyddz
用于定量表示ADC動(dòng)態(tài)性能的常用指標(biāo)有六個(gè),分別是:SINAD(信納比)、ENOB(有效位 數(shù))、SNR(信噪比)、THD(總諧波失真)、THD + N(總諧波失真加噪聲)和SFDR(無雜散動(dòng)態(tài) 范圍)
標(biāo)簽: THD SINAD ENOB SFDR
上傳時(shí)間: 2014-01-22
上傳用戶:魚哥哥你好
基于N溝道MOS管H橋驅(qū)動(dòng)電路設(shè)計(jì)與制作
標(biāo)簽: MOS N溝道 H橋驅(qū)動(dòng) 電路設(shè)計(jì)
上傳時(shí)間: 2014-08-01
上傳用戶:1109003457
計(jì)數(shù)器是一種重要的時(shí)序邏輯電路,廣泛應(yīng)用于各類數(shù)字系統(tǒng)中。介紹以集成計(jì)數(shù)器74LS161和74LS160為基礎(chǔ),用歸零法設(shè)計(jì)N進(jìn)制計(jì)數(shù)器的原理與步驟。用此方法設(shè)計(jì)了3種36進(jìn)制計(jì)數(shù)器,并用Multisim10軟件進(jìn)行仿真。計(jì)算機(jī)仿真結(jié)果表明設(shè)計(jì)的計(jì)數(shù)器實(shí)現(xiàn)了36進(jìn)制計(jì)數(shù)的功能?;诩捎?jì)數(shù)器的N進(jìn)制計(jì)數(shù)器設(shè)計(jì)方法簡單、可行,運(yùn)用Multisim 10進(jìn)行電子電路設(shè)計(jì)和仿真具有省時(shí)、低成本、高效率的優(yōu)越性。
標(biāo)簽: 歸零法 N進(jìn)制計(jì)數(shù)器原
上傳時(shí)間: 2013-10-11
上傳用戶:gtzj
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1