CN3063是可以用太陽(yáng)能電池供電的單節(jié)鋰電池充電管理芯片。該器件內(nèi)部包括功率晶體管,應(yīng)用時(shí)不需要外部的電流檢測(cè)電阻和阻流二極管。內(nèi)部的8位模擬-數(shù)字轉(zhuǎn)換電路,能夠根據(jù)輸入電壓源的電流輸出能力自動(dòng)調(diào)整
標(biāo)簽: 3063 CN 太陽(yáng)能 充電管理芯片
上傳時(shí)間: 2013-06-10
上傳用戶(hù):zzbin_2000
ZORAN第九代單芯片DVD方案ZR36966原理圖,電路圖.
上傳時(shí)間: 2013-06-04
上傳用戶(hù):Altman
CN3082是可以對(duì)多種電池進(jìn)行充電控制的芯片,可以對(duì)單節(jié)鋰電池,單節(jié)磷酸鐵鋰電池或兩節(jié)到四節(jié)鎳氫電池充電。該器件內(nèi)部包括功率晶體管,應(yīng)用時(shí)不需要外部的電流檢測(cè)電阻和阻流二極管。CN3082只需
標(biāo)簽: 3082 CN 太陽(yáng)能板 供電
上傳時(shí)間: 2013-04-24
上傳用戶(hù):jjq719719
HT6298A 為開(kāi)關(guān)型單節(jié)或兩節(jié)鋰離子/鋰聚合物電池充電管理芯片,非常適合于便攜式設(shè)備的充電管理應(yīng)用。HT6298A 集內(nèi)置功率MOSFET、高精度電壓和電流調(diào)節(jié)器、預(yù)充、充電狀態(tài)指示和充電截止等功
標(biāo)簽: 開(kāi)關(guān) 充電管理芯片 鋰離子 鋰聚合物
上傳時(shí)間: 2013-06-22
上傳用戶(hù):417313137
碼分多址(CDMA)通信方式以其特有的抗干擾性、多址能力和多徑分集能力,而成為第三代移動(dòng)通信系統(tǒng)的主要技術(shù)。其中Rake接收技術(shù)是CDMA系統(tǒng)中的一項(xiàng)關(guān)鍵技術(shù)。隨著通信技術(shù)的迅猛發(fā)展,Rake接收技術(shù)以其有效的抗衰落的能力一直是人們研究的熱點(diǎn)。人們不斷的對(duì)傳統(tǒng)的Rake接收機(jī)進(jìn)行改進(jìn),獲得性能更佳的Rake接收機(jī)。FPGA技術(shù)的快速發(fā)展,也很大的改變了傳統(tǒng)的數(shù)字系統(tǒng)設(shè)計(jì)的方法。FPGA以其龐大的規(guī)模、開(kāi)發(fā)過(guò)程投資小、開(kāi)發(fā)周期短、保密性好等優(yōu)點(diǎn),為人們對(duì)Rake接收機(jī)的研究提供了方便。 本文旨在設(shè)計(jì)一種功耗低、硬件實(shí)現(xiàn)相對(duì)簡(jiǎn)單的Rake接收機(jī)結(jié)構(gòu)。首先,本文介紹了Rake接收的相關(guān)理論,對(duì)Rake技術(shù)的抗衰落性能進(jìn)行了分析,然后,對(duì)各種Rake接收機(jī)進(jìn)行了比較,最終提出了一種靈活配置的Rake接收機(jī)的改進(jìn)方案,該方案采用了不同的緩沖器結(jié)構(gòu),能夠更多的節(jié)約硬件資源,整個(gè)接收機(jī)的功耗更低。最后利用VerilogHDL語(yǔ)言對(duì)其中的主要模塊進(jìn)行編程設(shè)計(jì),并在Xilinx公司的集成開(kāi)發(fā)工具ISE6.1中進(jìn)行仿真,仿真平臺(tái)為Spartan-3系列中的XC3S1000芯片。仿真結(jié)果表明了所設(shè)計(jì)模塊的正確性。所設(shè)計(jì)模塊具有良好的可移植性,能夠被相關(guān)的系統(tǒng)調(diào)用,本文所做工作有一定的實(shí)際意義。
上傳時(shí)間: 2013-06-21
上傳用戶(hù):gaorxchina
數(shù)字式π/4-DQPSK是一種線性窄帶調(diào)制技術(shù),具有頻譜利用率高、頻譜特性好、抗衰落性能強(qiáng)、可用非相干解調(diào)等突出特點(diǎn)。在移動(dòng)通信、衛(wèi)星通信中得到廣泛應(yīng)用。 本文介紹了π/4-DQPSK調(diào)制解調(diào)的基本原理和各個(gè)模塊的設(shè)計(jì)實(shí)現(xiàn);完成了調(diào)制解調(diào)算法的Matlab仿真設(shè)計(jì);采用VHDL硬件描述語(yǔ)言在Xilinx公司的ISE5.2開(kāi)發(fā)環(huán)境下設(shè)計(jì)實(shí)現(xiàn)各個(gè)模塊,通過(guò)了時(shí)序仿真,實(shí)現(xiàn)了正確解調(diào);分析了在實(shí)現(xiàn)過(guò)程中,采用1bit差分檢測(cè)了誤碼率。文章由推出的誤碼率表達(dá)式得到靜態(tài)高斯噪聲下,信噪比為16dB時(shí)誤碼率可達(dá)10-8。用Protel99SE進(jìn)行PCB板設(shè)計(jì),完成程序下載進(jìn)FPGA芯片以及電路調(diào)試,其輸入符號(hào)速率200kbps,調(diào)制中頻455kHz。測(cè)試結(jié)果驗(yàn)證了程序的正確,實(shí)現(xiàn)了π/4-DQPSK調(diào)制解調(diào)系統(tǒng)完成預(yù)定的目標(biāo)。
標(biāo)簽: DQPSK FPGA 數(shù)字式 調(diào)制解調(diào)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):June
逆變控制器的發(fā)展經(jīng)歷從分立元件的模擬電路到以專(zhuān)用微處理芯片(DSP/MCU)為核心的電路系統(tǒng),并從數(shù)模混合電路過(guò)渡到純數(shù)字控制的歷程。但是,通用微處理芯片是為一般目的而設(shè)計(jì),存在一定局限。為此,近幾年來(lái)逆變器專(zhuān)用控制芯片(ASIC)實(shí)現(xiàn)技術(shù)的研究越來(lái)越受到關(guān)注,已成為逆變控制器發(fā)展的新方向之一。本文利用一個(gè)成熟的單相電壓型PWM逆變器控制模型,圍繞逆變器專(zhuān)用控制芯片ASIC的實(shí)現(xiàn)技術(shù),依次對(duì)專(zhuān)用芯片的系統(tǒng)功能劃分,硬件算法,全系統(tǒng)的硬件設(shè)計(jì)及優(yōu)化,流水線操作和并行化,芯片運(yùn)行穩(wěn)定性等問(wèn)題進(jìn)行了初步研究。首先引述了單相電壓型PWM逆變器連續(xù)時(shí)間和離散時(shí)間的數(shù)學(xué)模型,以及基于極點(diǎn)配置的單相電壓型PWM逆變器電流內(nèi)環(huán)電壓外環(huán)雙閉環(huán)控制系統(tǒng)的設(shè)計(jì)過(guò)程,同時(shí)給出了仿真結(jié)果,仿真表明此系統(tǒng)具有很好的動(dòng)、靜態(tài)性能,并且具有自動(dòng)限流功能,提高了系統(tǒng)的可靠性。緊接著分析了FPGA器件的特征和結(jié)構(gòu)。在給出本芯片應(yīng)用目標(biāo)的基礎(chǔ)上,制定了FPGA目標(biāo)器件的選擇原則和芯片的技術(shù)規(guī)格,完成了器件選型及相關(guān)的開(kāi)發(fā)環(huán)境和工具的選取。然后系統(tǒng)闡述了復(fù)雜FPGA設(shè)計(jì)的設(shè)計(jì)方法學(xué),詳細(xì)介紹了基于FPGA的ASIC設(shè)計(jì)流程,概要介紹了僅使用QuartusII的開(kāi)發(fā)流程,以及Modelsim、SynplifyPro、QuartusII結(jié)合使用的開(kāi)發(fā)流程。在此基礎(chǔ)上,進(jìn)行了芯片系統(tǒng)功能劃分,針對(duì):DDS標(biāo)準(zhǔn)正弦波發(fā)生器,電壓電流雙環(huán)控制算法單元,硬件PI算法單元,SPWM產(chǎn)生器,三角波發(fā)生器,死區(qū)控制器,數(shù)據(jù)流/控制流模塊等逆變器控制硬件算法/控制單元,研究了它們的硬件算法,完成了模塊化設(shè)計(jì)。分析了全數(shù)字鎖相環(huán)的結(jié)構(gòu)和模型,以此為基礎(chǔ),設(shè)計(jì)了一種應(yīng)用于逆變器的,用比例積分方法替代傳統(tǒng)鎖相系統(tǒng)中的環(huán)路濾波,用相位累加器實(shí)現(xiàn)數(shù)控振蕩器(DCO)功能的高精度二階全數(shù)字鎖相環(huán)(DPLL)。分析了“流水線操作”等設(shè)計(jì)優(yōu)化問(wèn)題,并針對(duì)逆變器控制系統(tǒng)中,控制系統(tǒng)算法呈多層結(jié)構(gòu),且層與層之間還有數(shù)據(jù)流聯(lián)系,其執(zhí)行順序和數(shù)據(jù)流的走向較為復(fù)雜,不利于直接采用流水線技術(shù)進(jìn)行設(shè)計(jì)的特點(diǎn),提出一種全新的“分層多級(jí)流水線”設(shè)計(jì)技術(shù),有效地解決了復(fù)雜控制系統(tǒng)的流水線優(yōu)化設(shè)計(jì)問(wèn)題。本文最后對(duì)芯片運(yùn)行穩(wěn)定性等問(wèn)題進(jìn)行了初步研究。指出了設(shè)計(jì)中的“競(jìng)爭(zhēng)冒險(xiǎn)”和飽受困擾之苦的“亞穩(wěn)態(tài)”問(wèn)題,分析了產(chǎn)生機(jī)理,并給出了常用的解決措施。
上傳時(shí)間: 2013-05-28
上傳用戶(hù):ice_qi
Turbo碼是一類(lèi)并行級(jí)聯(lián)的系統(tǒng)卷積碼,它是在綜合級(jí)聯(lián)碼、最大后驗(yàn)概率(MAP)譯碼、軟輸入軟輸出及迭代譯碼等理論基礎(chǔ)上的一種創(chuàng)新。Turbo碼的基本原理是通過(guò)對(duì)編碼器結(jié)構(gòu)的巧妙設(shè)計(jì),多個(gè)子碼通過(guò)交織器隔離進(jìn)行并行級(jí)聯(lián)編碼輸出,增大了碼距。譯碼器則以類(lèi)似內(nèi)燃機(jī)引擎廢氣反復(fù)利用的機(jī)理進(jìn)行迭代譯碼以反復(fù)利用有效信息流,從而獲得卓越的糾錯(cuò)能力。計(jì)算機(jī)仿真表明,Turbo碼不但在加性高斯噪聲信道下性能優(yōu)越,而且具有很強(qiáng)的抗衰落、抗干擾能力,當(dāng)交織長(zhǎng)度足夠長(zhǎng)時(shí),其糾錯(cuò)性能接近香農(nóng)極限。 FPGA(FieldProgrammableGateArray),即現(xiàn)場(chǎng)可編程門(mén)陣列,是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。FPGA技術(shù)具有大規(guī)模、高集成度、高可靠性、設(shè)計(jì)周期短、投資小、靈活性強(qiáng)等優(yōu)點(diǎn),逐步成為復(fù)雜數(shù)字硬件電路設(shè)計(jì)的理想選擇。 本論文以東南大學(xué)移動(dòng)通信實(shí)驗(yàn)室B3G課題組提出的“支持多天線的廣義多載波無(wú)線傳輸技術(shù)”(MIMO-GMC)為背景,分析了Turbo譯碼算法,并針對(duì)MIMO-GMC系統(tǒng)的迭代接收機(jī)中所采用的外信息保留和聯(lián)合檢測(cè)譯碼迭代的特點(diǎn),完成了采用滑動(dòng)窗Log-MAP算法的軟輸入、軟輸出的Turbo譯碼器的設(shè)計(jì)。整個(gè)譯碼器模塊的設(shè)計(jì)采用Verilog語(yǔ)言描述,并在VirtexⅡPro系列FPGA芯片上實(shí)現(xiàn)。
上傳時(shí)間: 2013-04-24
上傳用戶(hù):shanml
針對(duì)現(xiàn)代中低壓電網(wǎng)電能質(zhì)量的監(jiān)測(cè)及諧波治理的需要,論文綜合運(yùn)用嵌入式技術(shù)、現(xiàn)代信號(hào)處理技術(shù)、虛擬儀器技術(shù)設(shè)計(jì)了一種新型低功耗、集成化的電網(wǎng)參數(shù)監(jiān)測(cè)儀。此系統(tǒng)實(shí)現(xiàn)了對(duì)三相電網(wǎng)相/線電壓、電流、有功功率、無(wú)功功率、視在功率、電網(wǎng)頻率、功率因數(shù)以及三相電壓、電流的31次以?xún)?nèi)諧波的實(shí)時(shí)監(jiān)測(cè)。 論文分析了基于微處理器的電力系統(tǒng)基本參數(shù)的測(cè)量原理;對(duì)被測(cè)信號(hào)的交流參量通過(guò)抽樣方法獲得,由多點(diǎn)的抽樣數(shù)據(jù)統(tǒng)計(jì)得到的結(jié)果可以減小隨機(jī)誤差的影響;基于DFT和FFT的諧波測(cè)量原理,將FFT應(yīng)用于諧波分析獲得信號(hào)的頻域參數(shù);針對(duì)諧波測(cè)量中的混疊誤差設(shè)計(jì)了二階抗混疊濾波器;分析了非同步采樣和對(duì)非時(shí)限信號(hào)的截?cái)嘣斐傻念l譜泄露和柵欄效應(yīng)及其對(duì)諧波測(cè)量精度的影響。討論了常用的幾種窗函數(shù)對(duì)頻譜泄漏的抑制作用,在此基礎(chǔ)上選擇加海明窗對(duì)采樣信號(hào)進(jìn)行處理;針對(duì)DDS具有高精度頻率合成的特點(diǎn),將其應(yīng)用到電網(wǎng)信號(hào)的采樣上,提高了采樣的同步性,使得測(cè)量精度滿(mǎn)足了系統(tǒng)的要求。上述方法需要大量快速的迭代運(yùn)算,系統(tǒng)微處理器選用了32位ARM芯片LPC2132,提高了系統(tǒng)的數(shù)據(jù)處理能力和實(shí)時(shí)性。系統(tǒng)供電電源采用了開(kāi)關(guān)電源、減小了體積,提高了效率;完成了下位機(jī)數(shù)據(jù)采集部分、二階抗混疊濾波器、測(cè)頻電路及通信模塊電路的設(shè)計(jì);最后介紹了軟件設(shè)計(jì)部分,主要包含了數(shù)據(jù)采集的實(shí)現(xiàn)過(guò)程,F(xiàn)FT程序的設(shè)計(jì),給出了各部分程序的流程圖;系統(tǒng)上位機(jī)軟件設(shè)計(jì)了電網(wǎng)數(shù)據(jù)處理程序,該軟件以LabWindows/CVI6.0為開(kāi)發(fā)平臺(tái),利用CVI豐富的庫(kù)函數(shù),完成對(duì)數(shù)據(jù)的處理、顯示和記錄等工作,并采用雙線程運(yùn)行模式,在數(shù)據(jù)采集和處理的同時(shí)完成了顯示、命令的發(fā)送和運(yùn)行曲線等功能。 按上述方案設(shè)計(jì)的樣機(jī)經(jīng)過(guò)三次電路制作與軟件調(diào)試,主要技術(shù)參數(shù)達(dá)到了設(shè)計(jì)要求,通過(guò)了實(shí)驗(yàn)室測(cè)試,目前正在電力系統(tǒng)諧波治理系統(tǒng)中進(jìn)行工業(yè)實(shí)驗(yàn)。
標(biāo)簽: ARM 電網(wǎng)參數(shù) 儀的研制 監(jiān)測(cè)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):我好難過(guò)
PL3105芯片手冊(cè)PL3105芯片手冊(cè)PL3105芯片手冊(cè)
上傳時(shí)間: 2013-07-01
上傳用戶(hù):hustfanenze
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1