亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

抽象數(shù)據(jù)類(lèi)型

  • 基于DSP的單相Boost型數字PFC控制技術

    為了減少電力電子裝置對電網引起的諧波污染,在變頻器接入電網之前加入PFC電路是一種趨勢。討論了基于TMS320LF2407的全數字控制的單相PFC電路的工作原理,并由此得到了主電路參數的選取原則;建立了單相Boost型數字PFC的小信號動態模型,并分析了基于該模型的數字控制設計方法,給出了設計軟件流程;最后搭建了一臺樣機,在實際電路中實現了數字控制的單相PFC,并得到了較好的實驗結果。

    標簽: Boost DSP PFC 單相

    上傳時間: 2014-12-28

    上傳用戶:zhangyi99104144

  • 基于抽象狀態機的網格系統設計和分析

    基于抽象狀態機的網格系統設計和分析

    標簽: 抽象 狀態 網格

    上傳時間: 2013-10-16

    上傳用戶:youth25

  • Verilog_HDL的基本語法詳解(夏宇聞版)

            Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數字邏輯電路設計的語言。用Verilog HDL描述的電路設計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結構描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應的模型類型共有以下五種:   系統級(system):用高級語言結構實現設計模塊的外部性能的模型。   算法級(algorithm):用高級語言結構實現設計算法的模型。   RTL級(Register Transfer Level):描述數據在寄存器之間流動和如何處理這些數據的模型。   門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。   開關級(switch-level):描述器件中三極管和儲存節點以及它們之間連接的模型。   一個復雜電路系統的完整Verilog HDL模型是由若干個Verilog HDL模塊構成的,每一個模塊又可以由若干個子模塊構成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設計的模塊交互的現存電路或激勵信號源。利用Verilog HDL語言結構所提供的這種功能就可以構造一個模塊間的清晰層次結構來描述極其復雜的大型設計,并對所作設計的邏輯電路進行嚴格的驗證。   Verilog HDL行為描述語言作為一種結構化和過程性的語言,其語法結構非常適合于算法級和RTL級的模型設計。這種行為描述語言具有以下功能:   · 可描述順序執行或并行執行的程序結構。   · 用延遲表達式或事件表達式來明確地控制過程的啟動時間。   · 通過命名的事件來觸發其它過程里的激活行為或停止行為。   · 提供了條件、if-else、case、循環程序結構。   · 提供了可帶參數且非零延續時間的任務(task)程序結構。   · 提供了可定義新的操作符的函數結構(function)。   · 提供了用于建立表達式的算術運算符、邏輯運算符、位運算符。   · Verilog HDL語言作為一種結構化的語言也非常適合于門級和開關級的模型設計。因其結構化的特點又使它具有以下功能:   - 提供了完整的一套組合型原語(primitive);   - 提供了雙向通路和電阻器件的原語;   - 可建立MOS器件的電荷分享和電荷衰減動態模型。   Verilog HDL的構造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強度,可以通過設定寬范圍的模糊值來降低不確定條件的影響。   Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風格。其中有許多語句如:if語句、case語句等和C語言中的對應語句十分相似。如果讀者已經掌握C語言編程的基礎,那么學習Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強上機練習就能很好地掌握它,利用它的強大功能來設計復雜的數字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。

    標簽: Verilog_HDL

    上傳時間: 2013-11-23

    上傳用戶:青春給了作業95

  • 基于單片機和FPGA的程控型邏輯分析儀設計與實現

    基于單片機和FPGA的程控型邏輯分析儀設計與實現

    標簽: FPGA 單片機 程控 邏輯分析儀

    上傳時間: 2013-11-01

    上傳用戶:磊子226

  • 8eFPGA的微小型飛行器控制系統的硬件設計

    基于xscale與FPGA的微小型飛行器控制系統的硬件設計---論文

    標簽: 8eFPGA 飛行器 控制系統 硬件設計

    上傳時間: 2013-11-18

    上傳用戶:zhouchang199

  • SRWF-501-50型微功率無線模塊

    SRWF-501-50型微功率無線模塊

    標簽: SRWF 501 50 微功率

    上傳時間: 2013-11-12

    上傳用戶:風行天下

  • 非結構型點對點網絡下的拓撲調整算法研究

    在非結構型點對點網絡中增加節點時,造成的拓撲失衡問題會導致信息發送延遲時間和跳躍次數的增加。提出了面向分布式的拓樸改進方法,闡述了關鍵技術部分。通過模擬實驗表明,該方法可以有效降低網絡的跳躍次數與網絡等待時間,滿足了實際環境中實時處理的需要。

    標簽: 點對點網絡 拓撲 算法研究

    上傳時間: 2013-11-04

    上傳用戶:哈哈hah

  • J-Link V8個人使用經驗寫成的用戶手冊

    J-Link V8個人使用經驗寫成的用戶手冊

    標簽: J-Link 經驗 用戶手冊

    上傳時間: 2013-10-07

    上傳用戶:hulee

  • J-Link v8仿真器全制作DIY

    教你如何制作一個J-Link V8仿真器! 已經成功!

    標簽: J-Link DIY 仿真器

    上傳時間: 2013-10-15

    上傳用戶:truth12

  • 某型導彈飛控系統遙測信息接收裝置設計

    根據某型導彈飛控系統遙測信息的測試要求,該遙測信息接收裝置設計采用全時段、全數據接收的原則。數字遙測信息接收單元以單片機為核心,提高了測試板對數據的自主處理能力;模擬遙測信息接收單元通過信號隔離,減少了設備對產品的影響,高速A/D采集保證了信號測試精度;大容量FIFO實現了數據全時段接收,圖譜分析使數據分析及故障甄別更簡易準確。

    標簽: 導彈飛控系統 遙測信息 接收 裝置

    上傳時間: 2013-12-17

    上傳用戶:vodssv

主站蜘蛛池模板: 米泉市| 英山县| 青神县| 思南县| 宾阳县| 定兴县| 巴彦县| 泗水县| 墨脱县| 永顺县| 桂林市| 右玉县| 博爱县| 清河县| 镇宁| 沈丘县| 平乡县| 济阳县| 宁武县| 南木林县| 阿图什市| 东丰县| 天台县| 深水埗区| 沈丘县| 隆尧县| 临洮县| 锦屏县| 通许县| 连城县| 柞水县| 平舆县| 敖汉旗| 濮阳县| 铜川市| 昌吉市| 闸北区| 醴陵市| 茶陵县| 长乐市| 庆城县|