集成運(yùn)放線性應(yīng)用電路分析方法的研究 集成運(yùn)放線性應(yīng)用電路分析方法的研究
標(biāo)簽: 集成運(yùn)放 線性應(yīng)用 電路分析
上傳時(shí)間: 2013-06-06
上傳用戶:gxf2016
一些常用的運(yùn)放電路及分析。國(guó)家半導(dǎo)體公司的應(yīng)用筆記。
上傳時(shí)間: 2013-05-28
上傳用戶:YYRR
OrCAD/PSpice9偏壓點(diǎn)和直流掃描分析(歐姆定律)一、學(xué)習(xí)目的:1、使用電路繪制程序Capture繪制所須要的電路圖2、學(xué)習(xí)偏壓點(diǎn)分析
標(biāo)簽: PSpice OrCAD 偏壓 直流掃描分析
上傳時(shí)間: 2013-04-24
上傳用戶:xfbs821
應(yīng)用EDA 技術(shù)仿真電子線路分析 摘 要 介紹了電子電路仿真軟件Elect ronicsWo rkbench 在EDA 中的應(yīng)用, 給出了仿真實(shí)
上傳時(shí)間: 2013-07-27
上傳用戶:變形金剛
當(dāng)前,在系統(tǒng)級(jí)互連設(shè)計(jì)中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢(shì)。人們已經(jīng)意識(shí)到串行I/O“潮流”是不可避免的,因?yàn)樵诟哂?Gbps的速度下,并行I/O方案已經(jīng)達(dá)到了物理極限,不能再提供可靠和經(jīng)濟(jì)的信號(hào)同步方法?;诖蠭/O的設(shè)計(jì)帶來(lái)許多傳統(tǒng)并行方法所無(wú)法提供的優(yōu)點(diǎn),包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來(lái)越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計(jì)中,包括PC、消費(fèi)電子、海量存儲(chǔ)、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計(jì)算和控制、測(cè)試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過(guò)Aurora協(xié)議封裝并在芯片間、電路板間甚至機(jī)箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴(kuò)展到3.125Gbps。Aurora還可將1至16個(gè)物理通道綁定在一起形成一個(gè)虛擬鏈路。16個(gè)通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級(jí)路由器和交換機(jī)、遠(yuǎn)程接入交換機(jī)、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲(chǔ)子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對(duì)帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板?,F(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過(guò)10Gbps。AdvancedTCA(先進(jìn)電信計(jì)算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺(tái)被提出并得到快速的發(fā)展。它由PCI工業(yè)計(jì)算機(jī)制造商協(xié)會(huì)(PICMG)開(kāi)發(fā),其主要目的是定義一種開(kāi)放的通信和計(jì)算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓?fù)?、高信?hào)密度、標(biāo)準(zhǔn)機(jī)械與電氣特性、足夠步線長(zhǎng)度等特性,滿足當(dāng)前和未來(lái)高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計(jì)高速串行接口將為設(shè)計(jì)帶來(lái)巨大的靈活性和可擴(kuò)展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個(gè)RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強(qiáng)大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過(guò)渡提供了一個(gè)理想的連接平臺(tái)。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計(jì)傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對(duì)串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進(jìn)行了簡(jiǎn)要的介紹和分析,詳細(xì)分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點(diǎn)檢測(cè)、擾碼、時(shí)鐘校正、通道綁定、預(yù)加重等。同時(shí)對(duì)AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進(jìn)行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計(jì)方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計(jì)工具,可在標(biāo)準(zhǔn)ATCA機(jī)框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。
上傳時(shí)間: 2013-05-29
上傳用戶:frank1234
相對(duì)于JPEG中二維離散余弦變換(2DDCT)來(lái)說(shuō),在JPEG2000標(biāo)準(zhǔn)中,二維離散小波變換(2DDWT)是其圖像壓縮系統(tǒng)的核心變換。在很多需要進(jìn)行實(shí)時(shí)處理圖像的系統(tǒng)中,如數(shù)碼相機(jī)、遙感遙測(cè)、衛(wèi)星通信、多媒體通信、便攜式攝像機(jī)、移動(dòng)通信等系統(tǒng),需要用芯片實(shí)現(xiàn)圖像的編解碼壓縮過(guò)程。雖然有許多研究工作者對(duì)圖像處理的小波變換進(jìn)行了研究,但大都只偏重算法研究,對(duì)算法硬件實(shí)現(xiàn)時(shí)的復(fù)雜性考慮較少,對(duì)圖像處理的小波變換硬件實(shí)現(xiàn)的研究也較少?! ”疚尼槍?duì)圖像處理的小波變換算法及其硬件實(shí)現(xiàn)進(jìn)行了研究。對(duì)文獻(xiàn)[13]提出的“內(nèi)嵌延拓提升小波變換”(Combiningthedata-extensionprocedureintothelifting-basedDWTcore)快速算法進(jìn)行仔細(xì)分析,提出一種基于提升方式的5/3小波變換適合硬件實(shí)現(xiàn)的算法,在MATLAB中仿真驗(yàn)證了該算法,證明其是正確的。并設(shè)計(jì)了該算法的硬件結(jié)構(gòu),在MATLAT的Simulink中進(jìn)行仿真,對(duì)該結(jié)構(gòu)進(jìn)行VHDL語(yǔ)言的寄存器傳輸級(jí)(RTL)描述與仿真,成功綜合到Altera公司的FPGA器件中進(jìn)行驗(yàn)證通過(guò)。本算法與傳統(tǒng)的小波變換的邊界處理方法比較:由于將其邊界延拓過(guò)程內(nèi)嵌于小波變換模塊中,使該硬件結(jié)構(gòu)無(wú)需額外的邊界延拓過(guò)程,減少小波變換過(guò)程中對(duì)內(nèi)存的讀寫(xiě)量,從而達(dá)到減少內(nèi)存使用量,降低功耗,提高硬件利用率和運(yùn)算速度的特點(diǎn)。本算法與文獻(xiàn)[13]提出的算法相比較:無(wú)需增加額外的硬件計(jì)算模塊,又具有在硬件實(shí)現(xiàn)時(shí)不改變?cè)瓉?lái)的提升小波算法的規(guī)則性結(jié)構(gòu)的特點(diǎn)。這種小波變換硬件芯片的實(shí)現(xiàn)不僅適用于JPEG2000的5/3無(wú)損小波變換,當(dāng)然也可用于其它各種實(shí)時(shí)圖像壓縮處理硬件系統(tǒng)。
上傳時(shí)間: 2013-06-13
上傳用戶:jhksyghr
周立功公司做的一個(gè)μCOS-II微小內(nèi)核分析的PPT.是初學(xué)很好一個(gè)資料,多的就不說(shuō)了,下了就知道.
上傳時(shí)間: 2013-07-07
上傳用戶:66wji
基于ProtelDXP的信號(hào)完整性分析基于ProtelDXP的信號(hào)完整性分析基于ProtelDXP的信號(hào)完整性分析基于ProtelDXP的信號(hào)完整性分析基于ProtelDXP的信號(hào)完整性分析
標(biāo)簽: ProtelDXP 信號(hào)完整性 分
上傳時(shí)間: 2013-04-24
上傳用戶:CETM008
基于Altium Designer的信號(hào)完整性分析教程
標(biāo)簽: Designer Altium 信號(hào)完整性 分
上傳時(shí)間: 2013-07-28
上傳用戶:極客
磁通反向電機(jī)(FRM)是一種新型的雙凸極永磁(DSPM)電機(jī),它把高磁能的永磁體放在定子極的表面,永磁體易于安裝.隨著轉(zhuǎn)子旋轉(zhuǎn),FRM定子繞組所交鏈的永磁磁通改變極性,這意味著比磁通脈振產(chǎn)生更大的磁通變化.由于FRM的繞組利用率高、結(jié)構(gòu)簡(jiǎn)單、轉(zhuǎn)動(dòng)慣量小及適于高速運(yùn)轉(zhuǎn)等優(yōu)點(diǎn),可廣泛應(yīng)用于汽車(chē)制造業(yè)、航空航天等工業(yè)領(lǐng)域.本文將從模型建立、分析方法、性能分析等方面對(duì)該電機(jī)進(jìn)行深入研究.首先,為了解FRM基本理論和掌握其基本規(guī)律,寫(xiě)出FRM的基本方程式;由于電機(jī)的雙凸極結(jié)構(gòu)以及飽和和非線性的影響,整個(gè)系統(tǒng)為一強(qiáng)非線性系統(tǒng).對(duì)該電機(jī)作適當(dāng)簡(jiǎn)化,建立其線性數(shù)學(xué)模型,這樣有利于對(duì)FRM的定性分析,弄清其內(nèi)部的基本電磁關(guān)系和基本特性.討論了繞組電感、繞組磁鏈、感應(yīng)電動(dòng)勢(shì)及繞組電流、電磁轉(zhuǎn)矩等靜態(tài)特性,推導(dǎo)出FRM的功率密度計(jì)算公式.其次,為準(zhǔn)確計(jì)算FRM性能,要考慮磁路飽和、鐵磁材料的非線性以及永磁磁場(chǎng)與電樞反應(yīng)磁場(chǎng)之間的相互影響等因素,要建立FRM的非線性模型,提出用變網(wǎng)絡(luò)等效磁路法進(jìn)行分析.具體方法是建立FRM的非線性變網(wǎng)絡(luò)等效磁路模型,推導(dǎo)等效磁路中各部分磁導(dǎo)的計(jì)算公式,用節(jié)點(diǎn)磁位法建立相應(yīng)的方程,通過(guò)求解該非線性等效磁路方程,得到磁路各部分的磁通分布,進(jìn)一步求得靜態(tài)特性,計(jì)算出電磁參數(shù).然后用FRM樣機(jī)的實(shí)驗(yàn)結(jié)果驗(yàn)證理論分析的正確性.樣機(jī)的理論分析結(jié)果同實(shí)驗(yàn)結(jié)果進(jìn)行比較表明,本文所介紹的FRM變網(wǎng)絡(luò)等效磁路模型具有較好的精度及通用性,基于等效磁網(wǎng)絡(luò)模型的FRM電磁計(jì)算是可行的,計(jì)算結(jié)果是正確的.最后對(duì)磁通反向汽車(chē)發(fā)電機(jī)的功率密度進(jìn)行分析.導(dǎo)出了磁通反向汽車(chē)發(fā)電機(jī)功率密度的計(jì)算公式,分析了影響電機(jī)功率密度的因素,并與電勵(lì)磁汽車(chē)發(fā)電機(jī)進(jìn)行了比較.
標(biāo)簽: 磁通 反向電機(jī) 數(shù)學(xué)模型 性能分析
上傳時(shí)間: 2013-07-30
上傳用戶:ljthhhhhh123
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1