vbsql學(xué)習(xí)源碼,適合一般初學(xué)者,如有問題,麻煩請指教一下
標(biāo)簽: vbsql
上傳時(shí)間: 2017-07-04
上傳用戶:himbly
這是個(gè)prolog程式,能解決4x4的數(shù)獨(dú)問題 例: ?- sudoku ([4,2,0,0]/[0,1,0,2]/[0,0,1,0]/[1,0,0,4], Solution). Solution = [[4,2,3,1]/[3,1,4,2]/[2,4,1,3]/[1,3,2,4]]
標(biāo)簽: prolog 程式
上傳時(shí)間: 2017-07-21
上傳用戶:rocwangdp
在互補(bǔ)式金氧半(CMOS)積體電路中,隨著量產(chǎn)製程 的演進(jìn),元件的尺寸已縮減到深次微米(deep-submicron)階 段,以增進(jìn)積體電路(IC)的性能及運(yùn)算速度,以及降低每 顆晶片的製造成本。但隨著元件尺寸的縮減,卻出現(xiàn)一些 可靠度的問題。
標(biāo)簽: ESD_Technology
上傳時(shí)間: 2020-06-05
上傳用戶:shancjb
關(guān)於組合數(shù)學(xué)及離散數(shù)學(xué)的題目,有g(shù)ary碼、分割方式、排列方式、組合方式
標(biāo)簽:
上傳時(shí)間: 2014-08-24
上傳用戶:lizhen9880
Pro_ENGINEER應(yīng)用技巧100問 .PDF
標(biāo)簽: Pro_ENGINEER 100
上傳時(shí)間: 2013-06-26
上傳用戶:eeworm
專輯類-Pro-E教程及相關(guān)資料專輯-134冊-38.9G Pro_ENGINEER應(yīng)用技巧100問-550頁-16.5M.PDF
標(biāo)簽: Pro_ENGINEER 16.5 100 550
上傳時(shí)間: 2013-04-24
上傳用戶:qin1208
直接數(shù)據(jù)頻率合成器(DDS)因能產(chǎn)生頻率捷變且殘留相位噪聲性能卓越而著稱。另外,多數(shù)用戶都很清楚DDS輸出頻譜中存在的雜散噪聲,比如相位截?cái)嚯s散以及與相位-幅度轉(zhuǎn)換過程相關(guān)的雜散等。此類雜散是實(shí)際DDS設(shè)計(jì)中的有限相位和幅度分辨率造成的結(jié)果。
標(biāo)簽: 雜散噪聲
上傳時(shí)間: 2013-11-18
上傳用戶:shfanqiwei
電容器的寄生作用與雜散電容.pdf
標(biāo)簽: 電容器 寄生 電容
上傳時(shí)間: 2014-04-18
上傳用戶:longlong12345678
首先介紹了采用直接數(shù)字頻率合成(DDS)技術(shù)的正弦信號(hào)發(fā)生器的基本原理和采用FPGA實(shí)現(xiàn)DDS信號(hào)發(fā)生器的基本方法,然后結(jié)合DDS的原理分析了采用DDS方法實(shí)現(xiàn)的正弦信號(hào)發(fā)生器的優(yōu)缺點(diǎn),其中重點(diǎn)分析了幅度量化雜散產(chǎn)生的誤差及其原因,最后針對DDS原理上存在的幅度量化雜散,利用FPGA時(shí)鐘頻率可調(diào)的特點(diǎn),重點(diǎn)提出了基于FPGA實(shí)現(xiàn)的DDS正弦信號(hào)發(fā)生器的兩種改進(jìn)方法,經(jīng)過MATLAB仿真驗(yàn)證,改進(jìn)方法較好的抑制了幅度量化雜散,減小了誤差。
標(biāo)簽: FPGA DDS 雜散分析
上傳時(shí)間: 2013-10-09
上傳用戶:ssj927211
上傳時(shí)間: 2013-11-21
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1