亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

數(shù)(shù)字通信

  • 51串口通信計(jì)算器

    51串口通信計(jì)算器

    標(biāo)簽: 串口通信 計(jì)算器

    上傳時(shí)間: 2013-10-20

    上傳用戶:sunshie

  • multisim10.0仿真軟件破解版下載

    multisim10.0仿真軟件破解版下載:【軟件介紹】 Multisim本是加拿大圖像交互技術(shù)公司(Interactive Image Technoligics簡(jiǎn)稱IIT公司)推出的以Windows為基礎(chǔ)的仿真工具,被美國(guó)NI公司收購(gòu)后,更名為NI Multisim ,而V10.0是其(即NI,National Instruments)最新推出的Multisim最新版本。 目前美國(guó)NI公司的EWB的包含有電路仿真設(shè)計(jì)的模塊Multisim、PCB設(shè)計(jì)軟件Ultiboard、布線引擎Ultiroute及通信電路分析與設(shè)計(jì)模塊Commsim 4個(gè)部分,能完成從電路的仿真設(shè)計(jì)到電路版圖生成的全過(guò)程。Multisim、Ultiboard、Ultiroute及Commsim 4個(gè)部分相互獨(dú)立,可以分別使用。Multisim、Ultiboard、Ultiroute及Commsim 4個(gè)部分有增強(qiáng)專業(yè)版(Power Professional)、專業(yè)版(Professional)、個(gè)人版(Personal)、教育版(Education)、學(xué)生版(Student)和演示版(Demo)等多個(gè)版本,各版本的功能和價(jià)格有著明顯的差異。 NI Multisim 10用軟件的方法虛擬電子與電工元器件,虛擬電子與電工儀器和儀表,實(shí)現(xiàn)了“軟件即元器件”、“軟件即儀器”。NI Multisim 10是一個(gè)原理電路設(shè)計(jì)、電路功能測(cè)試的虛擬仿真軟件。 NI Multisim 10的元器件庫(kù)提供數(shù)千種電路元器件供實(shí)驗(yàn)選用,同時(shí)也可以新建或擴(kuò)充已有的元器件庫(kù),而且建庫(kù)所需的元器件參數(shù)可以從生產(chǎn)廠商的產(chǎn)品使用手冊(cè)中查到,因此也很方便的在工程設(shè)計(jì)中使用。 NI Multisim 10的虛擬測(cè)試儀器儀表種類齊全,有一般實(shí)驗(yàn)用的通用儀器,如萬(wàn)用表、函數(shù)信號(hào)發(fā)生器、雙蹤示波器、直流電源;而且還有一般實(shí)驗(yàn)室少有或沒(méi)有的儀器,如波特圖儀、字信號(hào)發(fā)生器、邏輯分析儀、邏輯轉(zhuǎn)換器、失真儀、頻譜分析儀和網(wǎng)絡(luò)分析儀等。 NI Multisim 10具有較為詳細(xì)的電路分析功能,可以完成電路的瞬態(tài)分析和穩(wěn)態(tài)分析、 時(shí)域和頻域分析、器件的線性和非線性分析、電路的噪聲分析和失真分析、離散傅里葉分析、電路零極點(diǎn)分析、交直流靈敏度分析等電路分析方法,以幫助設(shè)計(jì)人員分析電路的性能。 NI Multisim 10可以設(shè)計(jì)、測(cè)試和演示各種電子電路,包括電工學(xué)、模擬電路、數(shù)字電路、射頻電路及微控制器和接口電路等。可以對(duì)被仿真的電路中的元器件設(shè)置各種故障,如開路、短路和不同程度的漏電等,從而觀察不同故障情況下的電路工作狀況。在進(jìn)行仿真的同時(shí),軟件還可以存儲(chǔ)測(cè)試點(diǎn)的所有數(shù)據(jù),列出被仿真電路的所有元器件清單,以及存儲(chǔ)測(cè)試儀器的工作狀態(tài)、顯示波形和具體數(shù)據(jù)等。 NI Multisim 10有豐富的Help功能,其Help系統(tǒng)不僅包括軟件本身的操作指南,更要的是包含有元器件的功能解說(shuō),Help中這種元器件功能解說(shuō)有利于使用EWB進(jìn)行CAI教學(xué)。另外,NI Multisim10還提供了與國(guó)內(nèi)外流行的印刷電路板設(shè)計(jì)自動(dòng)化軟件Protel及電路仿真軟件PSpice之間的文件接口,也能通過(guò)Windows的剪貼板把電路圖送往文字處理系統(tǒng)中進(jìn)行編輯排版。支持VHDL和Verilog HDL語(yǔ)言的電路仿真與設(shè)計(jì)。 利用NI Multisim 10可以實(shí)現(xiàn)計(jì)算機(jī)仿真設(shè)計(jì)與虛擬實(shí)驗(yàn),與傳統(tǒng)的電子電路設(shè)計(jì)與實(shí)驗(yàn)方法相比,具有如下特點(diǎn):設(shè)計(jì)與實(shí)驗(yàn)可以同步進(jìn)行,可以邊設(shè)計(jì)邊實(shí)驗(yàn),修改調(diào)試方便;設(shè)計(jì)和實(shí)驗(yàn)用的元器件及測(cè)試儀器儀表齊全,可以完成各種類型的電路設(shè)計(jì)與實(shí)驗(yàn);可方便地對(duì)電路參數(shù)進(jìn)行測(cè)試和分析;可直接打印輸出實(shí)驗(yàn)數(shù)據(jù)、測(cè)試參數(shù)、曲線和電路原理圖;實(shí)驗(yàn)中不消耗實(shí)際的元器件,實(shí)驗(yàn)所需元器件的種類和數(shù)量不受限制,實(shí)驗(yàn)成本低,實(shí)驗(yàn)速度快,效率高;設(shè)計(jì)和實(shí)驗(yàn)成功的電路可以直接在產(chǎn)品中使用。 NI Multisim 10易學(xué)易用,便于電子信息、通信工程、自動(dòng)化、電氣控制類專業(yè)學(xué)生自學(xué)、便于開展綜合性的設(shè)計(jì)和實(shí)驗(yàn),有利于培養(yǎng)綜合分析能力、開發(fā)和創(chuàng)新的能力。 multisim10.0激活碼及破解序列號(hào)

    標(biāo)簽: multisim 10.0 仿真軟件

    上傳時(shí)間: 2013-10-28

    上傳用戶:com1com2

  • FPGA與ARM EPI通信,控制16路步進(jìn)電機(jī)和12路DC馬達(dá) VHDL編寫的

    FPGA與ARM EPI通信,控制16路步進(jìn)電機(jī)和12路DC馬達(dá) VHDL編寫的,,,,,

    標(biāo)簽: FPGA VHDL ARM EPI

    上傳時(shí)間: 2013-10-31

    上傳用戶:chaisz

  • 基于Xilinx+FPGA的OFDM通信系統(tǒng)基帶設(shè)計(jì)-程序

    《基于Xilinx FPGA的OFDM通信系統(tǒng)基帶設(shè)計(jì)》附帶的代碼

    標(biāo)簽: Xilinx FPGA OFDM 通信系統(tǒng)

    上傳時(shí)間: 2013-12-21

    上傳用戶:王慶才

  • 用FPGA實(shí)現(xiàn)RS485通信接口芯片

    在點(diǎn)對(duì)多點(diǎn)主從通信系統(tǒng)中,需要合適的接口形式和通信協(xié)議實(shí)現(xiàn)主站與各從站的信息交換。RS -485 接口是適合這種需求的一種標(biāo)準(zhǔn)接口形式。當(dāng)選擇主從多點(diǎn)同步通信方式時(shí),工作過(guò)程與幀格式符合HDLC/SDLC協(xié)議。介紹了采用VHDL 語(yǔ)言在FPGA 上實(shí)現(xiàn)的以HDLC/ SDLC 協(xié)議控制為基礎(chǔ)的RS - 485 通信接口芯片。實(shí)驗(yàn)表明,這種接口芯片操作簡(jiǎn)單、體積小、功耗低、可靠性高,極具實(shí)用價(jià)值。

    標(biāo)簽: FPGA 485 RS 通信接口

    上傳時(shí)間: 2014-01-02

    上傳用戶:z240529971

  • MENTOR在SmartPro的組態(tài)方法(圖解)

    MENTOR II  的通信參數(shù)配置: #14.01:DP通訊地址       #07.11~#07.15:設(shè)置為0        #08.12~#08.20:設(shè)置為0,#08.21設(shè)置為1        #11.01  設(shè)置為1941,狀態(tài)字        #11.02  設(shè)置為3.02,速度反饋        #11.03 設(shè)置為5.01,電流反饋        #11.04設(shè)置為1940,控制字        #11.05設(shè)置為1.18,速度給定        #11.06設(shè)置為4.08,轉(zhuǎn)矩給定       TB4-31和 TB4-40短接

    標(biāo)簽: SmartPro MENTOR 組態(tài) 圖解

    上傳時(shí)間: 2013-12-22

    上傳用戶:lizhen9880

  • 擴(kuò)頻通信芯片STEL-2000A的FPGA實(shí)現(xiàn)

    針對(duì)傳統(tǒng)集成電路(ASIC)功能固定、升級(jí)困難等缺點(diǎn),利用FPGA實(shí)現(xiàn)了擴(kuò)頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實(shí)現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實(shí)現(xiàn)方法,推導(dǎo)出一種簡(jiǎn)便的引入?仔/4固定相移的實(shí)現(xiàn)方法。采用模塊化的設(shè)計(jì)方法使用VHDL語(yǔ)言編寫出源程序,在Virtex-II Pro 開發(fā)板上成功實(shí)現(xiàn)了整個(gè)系統(tǒng)。測(cè)試結(jié)果表明該系統(tǒng)正確實(shí)現(xiàn)了STEL-2000A的核心功能。 Abstract:  To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.

    標(biāo)簽: STEL 2000 FPGA 擴(kuò)頻通信

    上傳時(shí)間: 2013-11-19

    上傳用戶:neu_liyan

  • 基于FPGA的多通道HDLC通信系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

    為了滿足某測(cè)控平臺(tái)的設(shè)計(jì)要求,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的六通道HDLC并行通信系統(tǒng)。該系統(tǒng)以FPGA為核心,包括FPGA、DSP、485轉(zhuǎn)換接口等部分。給出了系統(tǒng)的電路設(shè)計(jì)、關(guān)鍵模塊及軟件流程圖。測(cè)試結(jié)果表明,系統(tǒng)通訊速度為1 Mb/s,并且工作穩(wěn)定,目前該設(shè)計(jì)已經(jīng)成功應(yīng)用于某樣機(jī)中。

    標(biāo)簽: FPGA HDLC 多通道 通信

    上傳時(shí)間: 2013-10-12

    上傳用戶:as275944189

  • 基于CPLD FPGA的數(shù)字通信系統(tǒng)建模與設(shè)計(jì)

    本書主要介紹了基于cpld/fpga的數(shù)字通信系統(tǒng)的設(shè)計(jì)原理與建模方法。從通信系統(tǒng)的組成、eda概述及建模的概念開始(第1~2章),圍繞數(shù)字通信系統(tǒng)的vhdl設(shè)計(jì)與建模兩條主線,講述了常用基本電路的建模與vhdl編程設(shè)計(jì)(第3章),詳細(xì)地介紹了數(shù)字通信基帶信號(hào)的編譯碼、復(fù)接與分接、同步信號(hào)提取、數(shù)字通信基帶和頻帶收發(fā)信系統(tǒng)、偽隨機(jī)序列與誤碼檢測(cè)等的原理、建模與vhdl編程設(shè)計(jì)方法(第4~9章)。全書主要是基于cpld/fpga芯片和利用vhdl語(yǔ)言實(shí)現(xiàn)對(duì)數(shù)字通信單元及系統(tǒng)的建模與設(shè)計(jì)。 全書內(nèi)容新穎,循序漸進(jìn),概念清晰,針對(duì)性和應(yīng)用性強(qiáng),既可作為高等院校通信與信息專業(yè)的高年級(jí)本科生教材或研究生的參考書,也可供科研人員及工程技術(shù)人員參考。

    標(biāo)簽: CPLD FPGA 數(shù)字通信 系統(tǒng)建模

    上傳時(shí)間: 2014-01-03

    上傳用戶:tiantian

  • Simulink電子通信仿真與應(yīng)用教材

    Simulink電子通信仿真與應(yīng)用 教材

    標(biāo)簽: Simulink 電子通信 仿真 教材

    上傳時(shí)間: 2014-01-14

    上傳用戶:takako_yang

主站蜘蛛池模板: 库伦旗| 同心县| 晴隆县| 成武县| 恭城| 云梦县| 肃北| 湖州市| 基隆市| 得荣县| 姚安县| 斗六市| 城固县| 江孜县| 阿巴嘎旗| 巴林左旗| 全南县| 新竹市| 涪陵区| 三都| 乃东县| 安龙县| 莒南县| 沙坪坝区| 东莞市| 肇庆市| 辉县市| 平江县| 呼伦贝尔市| 金门县| 黎川县| 门头沟区| 宣汉县| 武功县| 吉木萨尔县| 云梦县| 兴仁县| 彭泽县| 鄄城县| 灵寿县| 襄汾县|