AD9880集成自動(dòng)失調(diào)功能。動(dòng)失調(diào)功能通過監(jiān)控各ADC在箝位期間的輸出并計(jì)算所需的失調(diào)設(shè)置來工作,從而產(chǎn)生給定的輸出代碼。當(dāng)自動(dòng)失調(diào)功能使能時(shí)(寄存器0x1C:7= 1),“目標(biāo)代碼”寄存器(0x09、0x0B、0x0D)中的設(shè)置由自動(dòng)失調(diào)電路用作期望的箝位代碼。電路會(huì)在箝位后(但仍在“后肩”期間)對(duì)比輸出代碼和目標(biāo)代碼,然后上調(diào)或下調(diào)失調(diào)以進(jìn)行補(bǔ)償。在自動(dòng)失調(diào)模式下,失調(diào)寄存器(0x08、0x0A、0x0C)均為8位二進(jìn)制補(bǔ)碼字格式,各對(duì)應(yīng)寄存器的位7為符號(hào)位。
標(biāo)簽: 9880 AD 自動(dòng)失調(diào)
上傳時(shí)間: 2013-10-22
上傳用戶:wanghui2438
圖1所示電路可將高頻單端輸入信號(hào)轉(zhuǎn)換為平衡差分信號(hào),用于驅(qū)動(dòng)16位10 MSPS PulSAR® ADC AD7626。該電路采用低功耗差分放大器ADA4932-1來驅(qū)動(dòng)ADC,最大限度提升AD7626的高頻輸入信號(hào)音性能。此器件組合的真正優(yōu)勢(shì)在于低功耗、高性能
上傳時(shí)間: 2013-10-21
上傳用戶:佳期如夢(mèng)
10位顯示接口板(DIB)的作用是協(xié)助評(píng)估AD9981或AD9980。它與評(píng)估板一起用來評(píng)估這些器件,屬于評(píng)估板套件的一部分。它是一種導(dǎo)管,可在任何平板顯示器、CRT、LCD(或DLP)投影儀或TFT平板(帶LVDS接口)上顯示
標(biāo)簽: 性能 顯示接口 接口電路板 評(píng)估板
上傳時(shí)間: 2013-11-11
上傳用戶:
AD9980集成自動(dòng)失調(diào)功能。自動(dòng)失調(diào)功能通過計(jì)算所需的失調(diào)設(shè)置來工作,從而在箝位期間產(chǎn)生給定的輸出代碼。當(dāng)自動(dòng)失調(diào)使能時(shí)(寄存器0x1B:5 = 1),寄存器0x0B至0x10的設(shè)置由自動(dòng)失調(diào)電路用作期望的箝位代碼(或目標(biāo)代碼),而非失調(diào)值。電路會(huì)在箝位后(但仍在后沿箝位期間)對(duì)比輸出代碼和目標(biāo)代碼,然后上調(diào)或下調(diào)失調(diào)以進(jìn)行補(bǔ)償。在自動(dòng)失調(diào)模式下,目標(biāo)代碼為11位二進(jìn)制補(bǔ)碼字,并將0x0B位7用作紅色通道的符號(hào)位(0x0D位7用于綠色通道,0x0F位7用于藍(lán)色通道)。
標(biāo)簽: 9980 AD 自動(dòng)失調(diào)
上傳時(shí)間: 2013-10-24
上傳用戶:zl5712176
電路連接 由于數(shù)碼管品種多樣,還有共陰共陽的,下面我們使用一個(gè)數(shù)碼管段碼生成器(在文章結(jié)尾) 去解決不同數(shù)碼管的問題: 本例作者利用手頭現(xiàn)有的一位不知品牌的共陽數(shù)碼管:型號(hào)D5611 A/B,在Eagle 找了一個(gè) 類似的型號(hào)SA56-11,引腳功能一樣可以直接代換。所以下面電路圖使用SA56-11 做引腳說明。 注意: 1. 將數(shù)碼管的a~g 段,分別接到Arduino 的D0~D6 上面。如果你手上的數(shù)碼管未知的話,可以通過通電測量它哪個(gè)引腳對(duì)應(yīng)哪個(gè)字段,然后找出a~g 即可。 2. 分清共陰還是共陽。共陰的話,接220Ω電阻到電源負(fù)極;共陽的話,接220Ω電阻到電源+5v。 3. 220Ω電阻視數(shù)碼管實(shí)際工作亮度與手頭現(xiàn)有原件而定,不一定需要準(zhǔn)確。 4. 按下按鈕即停。 源代碼 由于我是按照段碼生成器默認(rèn)接法接的,所以不用修改段碼生成器了,直接在段碼生成器選擇共陽極,再按“自動(dòng)”生成數(shù)組就搞定。 下面是源代碼,由于偷懶不用寫循環(huán),使用了部分AVR 語句。 PORTD 這個(gè)是AVR 的端口輸出控制語句,8 位對(duì)應(yīng)D7~D0,PORTD=00001001 就是D3 和D0 是高電平。 PORTD = a;就是找出相應(yīng)的段碼輸出到D7~D0。 DDRD 這個(gè)是AVR 語句中控制引腳作為輸出/輸入的語句。DDRD = 0xFF;就是D0~D7 全部 作為輸出腳了。 ARDUINO CODECOPY /* Arduino 單數(shù)碼管骰子 Ansifa 2011-12-28 */ //定義段碼表,表中十個(gè)元素由LED 段碼生成器生成,選擇了共陽極。 inta[10] = {0xC0, 0xF9, 0xA4, 0xB0, 0x99, 0x92, 0x82, 0xF8, 0x80, 0x90}; voidsetup() { DDRD = 0xFF; //AVR 定義PortD 的低七位全部用作輸出使用。即0xFF=B11111111對(duì) 應(yīng)D7~D0 pinMode(12, INPUT); //D12用來做骰子暫停的開關(guān) } voidloop() { for(int i = 0; i < 10; i++) { //將段碼輸出PortD 的低7位,即Arduino 的引腳D0~D6,這樣需要取出PORTD 最高位,即 D7的狀態(tài),與段碼相加,之后再輸出。 PORTD = a[i]; delay(50); //延時(shí)50ms while(digitalRead(12)) {} //如果D12引腳高電平,則在此死循環(huán),暫停LED 跑 動(dòng) } }
標(biāo)簽: Arduino 10 數(shù)碼管 實(shí)驗(yàn)
上傳時(shí)間: 2013-10-15
上傳用戶:baitouyu
TLV5616 12 位 3微秒 DAC 串行輸入可編程設(shè)置時(shí)間 功耗
上傳時(shí)間: 2013-11-02
上傳用戶:xinyuzhiqiwuwu
CS5361 是CRYSTAL 公司推出的192kHz 采樣率、多位( 24 位) 音頻
標(biāo)簽: 5361 CS 24位 AD轉(zhuǎn)換器
上傳時(shí)間: 2013-11-07
上傳用戶:xauthu
本文結(jié)合研究所科研項(xiàng)目需要,基于16 位高速ADC 芯片LTC2204,設(shè)計(jì)了一種滿足課題要求的高速度高性能的16 位模數(shù)轉(zhuǎn)換板卡方案。該方案中的輸入電路和時(shí)鐘電路采用差分結(jié)構(gòu),輸出電路采用鎖存器隔離結(jié)構(gòu),電源電路采用了較好的去耦措施,并且注重了板卡接地設(shè)計(jì),使其具有抗噪聲干擾能力強(qiáng)、動(dòng)態(tài)性能好、易實(shí)現(xiàn)的特點(diǎn)。
標(biāo)簽: 模數(shù)轉(zhuǎn)換 模塊 動(dòng)態(tài) 性能測試
上傳時(shí)間: 2013-11-10
上傳用戶:cc1
本文設(shè)計(jì)數(shù)字式液位測量儀,采用雙差壓法對(duì)液位進(jìn)行測量,有效地克服了液體密度變化對(duì)液位測量結(jié)果的影響,提高液位測量的精度。本設(shè)計(jì)的液位測量儀還能直接顯示液位高度的厘米數(shù)。關(guān)鍵詞:雙差壓法 液位測量儀 普通差壓法測量液位, 精度無法保證。本文提出雙差壓法的改進(jìn)方案,以克服液體密度變化對(duì)液位測量結(jié)果的影響,提高液位測量的精度。 雙差壓法液位測量原理普通差壓法測量液位的原理:只有在液體密度ρ恒定不變的條件下,差壓△ P 才與液位高度H 呈線性正比關(guān)系,才可通過測量差壓△P 間接地獲取液位H 值。但液體密度ρ是液體組份和溫度的多元函數(shù)。當(dāng)液體組份和溫度變化導(dǎo)致密度ρ改變時(shí),即使液位高度H 沒有變化,也將使差壓信號(hào)△ P 改變,此時(shí)若還按原先的液體密度ρ從差壓信號(hào)△ P 計(jì)算出液位H,顯然將導(dǎo)致測量誤差, 嚴(yán)重時(shí)會(huì)造成操作人員的錯(cuò)誤判斷。為此,本文提出采用兩個(gè)差壓傳感器,如圖1。其中差壓傳感器1 用于測量未知液位高度H 產(chǎn)生的差壓,即密閉容器底部和液面上方的壓力差:
上傳時(shí)間: 2013-11-21
上傳用戶:源碼3
為了縮短加法電路運(yùn)行時(shí)間,提高FPGA運(yùn)行效率,利用選擇進(jìn)位算法和差額分組算法用硬件電路實(shí)現(xiàn)32位加法器,差額分組中的加法單元是利用一種改進(jìn)的超前進(jìn)位算法實(shí)現(xiàn),選擇進(jìn)位算法可使不同的分組單元并行運(yùn)算,利用低位的運(yùn)算結(jié)果選擇高位的進(jìn)位為1或者進(jìn)位為零的運(yùn)算結(jié)果,節(jié)省了進(jìn)位選擇等待的時(shí)間,最后利用XILINX進(jìn)行時(shí)序仿真,在FPGA上進(jìn)行驗(yàn)證,可穩(wěn)定運(yùn)行在高達(dá)50兆的頻率,理論分析與計(jì)算機(jī)仿真表明該算法切實(shí)可行、有效并且易于實(shí)現(xiàn)。
標(biāo)簽: 進(jìn)位 加法器 硬件 電路實(shí)現(xiàn)
上傳時(shí)間: 2013-12-19
上傳用戶:jshailingzzh
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1