亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

數(shù)據(jù)處理服務(wù)

  • F2812交流伺服電機驅動(程序+論文)

    ·詳細說明:F2812交流伺服電機驅動(程序+論文)空間矢量變量定義文件列表:   2812交流伺服電機驅動(程序+論文)  .................................\.............\demo  .................................\.............\....\c

    標簽: F2812 交流伺服 電機驅動 程序

    上傳時間: 2013-04-24

    上傳用戶:bpbao2016

  • 無刷直流電機全數字智能伺服控制系統

    ·摘 要:應用TMS320X240系列DSP芯片設計了一套無刷同步電機全數字智能伺服系統。該系統充分利用了DSP豐富接口和運算速度快的特點,使所設計的系統硬件簡單,并采用智能控制策略對系統進行控制。實驗結果表明,該系統具有良好的動態和靜態特性。 

    標簽: 無刷直流電機 全數字 伺服控制系統

    上傳時間: 2013-04-24

    上傳用戶:asdfasdfd

  • 采用永磁無刷電機的數字位置伺服系統的設計

    ·摘 要 根據永磁無刷電機的工作原理,設計了工業縫紉機數字位置伺服控制系統。該系統以三菱M16C 系列單片機作為核心控制器,采用了電流的預估和模糊PID 控制,實現縫紉機的啟動,調速和停車定位等控制,并給出了實驗結果。

    標簽: 永磁無刷電機 數字 位置伺服系統

    上傳時間: 2013-06-13

    上傳用戶:coeus

  • J:\HY-SRF05超聲波模塊(全部資料)

    J:\HY-SRF05超聲波模塊(全部資料) 內有51,pic測距程序,顯示程序1602,12864,等還有模塊原理圖等

    標簽: HY-SRF 05 超聲波模塊

    上傳時間: 2013-07-03

    上傳用戶:yzhl1988

  • J-LINK驅動程序arm v4.10b

    J-LINK驅動程序arm v4.10b,需要的下載用用吧。

    標簽: J-LINK 4.10 arm 驅動程序

    上傳時間: 2013-04-24

    上傳用戶:chfanjiang

  • 臺達伺服電機CANOPEN通訊技術文檔

    此文檔介紹了,臺達伺服電機CANOPEN協議的使用,包括硬件接口定義,軟件協議要求,編程規范等等

    標簽: CANOPEN 伺服電機 通訊技術 文檔

    上傳時間: 2013-08-02

    上傳用戶:1234567890qqq

  • 基于ARM 內核的ATMEL AT91FR4081 微控制器以JTAG的ISP方式配置XILINXFPGA的實現過程

    基于ARM 微控制器配置FPGA 的實現\r\n摘 要:介紹了基于ARM 內核的ATMEL AT91FR4081 微控制器以J TAG 的ISP 方式配置XILINX\r\nXC2S150PQ208 FPGA 的實現過程。這是一種靈活和經濟的FPGA 的配置方法。介紹了ISP 和J TAG 的原\r\n理、系統實現的流程、硬件電路設計、J TAG 驅動算法的實現和配置時間的測試結果。

    標簽: XILINXFPGA ATMEL 4081 JTAG

    上傳時間: 2013-08-15

    上傳用戶:gououo

  • DVD數字伺服系統DPD循跡伺服相位比較算法

    DVD數字伺服系統DPD循跡伺服相位比較算法,可以根據輸出波形判斷循跡伺服情況

    標簽: DVD DPD 數字 伺服系統

    上傳時間: 2013-08-21

    上傳用戶:familiarsmile

  • 一種基于卡爾曼濾波的船載伺服系統隨機誤差處理方法

    針對測量船伺服系統存在隨機誤差的情況,為提高角誤差的精度,基于著名的Singer模型建立了航天測量船伺服系統卡爾曼濾波算法,并通過計算機進行了實際測量數據的仿真實驗。從實驗仿真結果分析可看出,采用提出的算法,能夠較大程度的減小角誤差電壓含有的隨機誤差,驗證了本方法的有效性,達到了提高測量船測控精度的目的。

    標簽: 卡爾曼濾波 伺服系統 船載 處理方法

    上傳時間: 2013-11-18

    上傳用戶:Avoid98

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數字電路設計的關鍵技術之一, 系統時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現代電子系統對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統時鐘頻率的升高。我們的系統設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統所需要的電流增大, 發 熱量增多, 對系統的穩定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數字系統設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現高精度的時間分辨。 近年來半導體技術的發展, 使高質量的分相功能在一 片芯片內實現成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優異的時鐘 芯片。這些芯片的出現, 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數據, 與其同步的時鐘信號并不傳輸。 但本地接收到數據時, 為了準確地獲取 數據, 必須得到數據時鐘, 即要獲取與數 據同步的時鐘信號。在接入網中, 數據傳 輸的結構如圖2 所示。 數據以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數據 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統設計帶來很多的困擾。 我們在這里使用鎖相環和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數據同步性最好的一個。選擇的依據是: 在每個數據幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數據, 如果經某個時鐘鎖存后的數據在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數據的同步性最好(相關)。 根據這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數據進行移位, 將移位的數據與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統的接 入網中。 2. 2 高速數據采集系統中的應用 高速、高精度的模擬- 數字變換 (ADC) 一直是高速數據采集系統的關鍵部 分。高速的ADC 價格昂貴, 而且系統設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統 ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數據采集系統中: 以4 分相后 圖6 分相技術提高系統的數據采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數轉換, 采集到的數據寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數 據重組, 可以使系統時鐘為80MHz 的采 集系統達到320MHz 數據采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現相當于高頻時鐘的時間性能, 并 避免了高速數字電路設計中一些問題, 降低了系統設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

主站蜘蛛池模板: 多伦县| 日喀则市| 广宗县| 祁门县| 龙陵县| 天门市| 侯马市| 漾濞| 同江市| 宁都县| 宁化县| 万源市| 专栏| 金湖县| 张家口市| 九寨沟县| 普定县| 金昌市| 饶河县| 寿光市| 民乐县| 余庆县| 横山县| 武平县| 阜南县| 开远市| 色达县| 镇安县| 洛南县| 建始县| 五大连池市| 顺昌县| 龙江县| 吐鲁番市| 九龙县| 阜新市| 太原市| 海林市| 开封县| 枣阳市| 什邡市|