陳莉君-深入分析Linux內核源碼,幫助你學習
標簽: Linux 分 內核 源碼
上傳時間: 2013-06-07
上傳用戶:shiny3333
華為_靜態時序分析與邏輯設計,IC設計驗證領域很有用
標簽: 華為 靜態時序分析 邏輯設計
上傳時間: 2013-07-29
上傳用戶:ljt101007
三次樣條插值曲線 貝塞爾曲線 GDI+平滑曲線
標簽: VC 三次樣條 插值
上傳時間: 2013-04-24
上傳用戶:梧桐
50個經典應用電路,由簡單到復雜,由功能描述到細節分析,很實用的實例。
標簽: 典型 應用電路 分
上傳時間: 2013-07-07
上傳用戶:CETM008
ORCAD傳遞分立器件Value值到PowerPCB的方法
標簽: PowerPCB ORCAD Value 分立器件
上傳時間: 2013-06-28
上傳用戶:ynsnjs
用FPGA實現FFT的算法分析,硬件介紹!
標簽: FPGA FFT 算法分析
上傳時間: 2013-08-05
上傳用戶:qq1604324866
高速FPGA系統的信號完整性測試和分析,能幫助學習FPGA
標簽: FPGA 信號完整性 測試
上傳用戶:妄想演繹師
可用來破解分析西門子200 PLC與模塊的通訊協議,基于ALTERA CPLD EPM240的設計.\r\n\r\n需要配合分析板配套使用。
標簽: 200 PLC 破解 分
上傳時間: 2013-08-09
上傳用戶:jackandlee
FPGAcpld結構分析 pga的EDA設計方法 fpga中的微程序設計 復雜可編程邏輯器件cpld專題講座(Ⅴ)──cpld的應用和實現數字邏 一種使用fpga設計的DRAM控制器 用cpld器件實現24位同步計數器的設計
標簽: FPGAcpld fpga EDA 結構分析
上傳時間: 2013-08-10
上傳用戶:yph853211
項目的研究內容是對硅微諧振式加速度計的數據采集電路開展研究工作。硅微諧振式加速度計敏感結構輸出的是兩路差分的頻率信號,因此硅微諧振式加速度計數據采集電路完成的主要任務是測出兩路頻率信號的差值。測量要求是:實現10ms內對中心諧振頻率為20kHz、標度因數為100Hz/g、量程為±50g、分辨率為1mg的硅微諧振式加速度計輸出的頻率信號的測量,等效測量誤差為±1mg。電路的控制核心為單片機,具有串行接口以便將測量結果傳送給PC機從而分析、保存測量結果。\\r\\n按研究內容設計了軟硬件。軟件采用多周期同步法
標簽: 硅微 加速度計 數據采集電路 諧振式
上傳時間: 2013-08-11
上傳用戶:csgcd001
蟲蟲下載站版權所有 京ICP備2021023401號-1