本文提出j以通用陣列邏輯器件GAL 和只讀存貯器EPROM 為核心器件.設計測量 顯示控制裝置的方法。配以數字式傳感器及用 最小二乘法編制的曲線自動分段椒合程序生成 的EPROM 中的數據.可用于力、溫度、光強等 非電量的測量顯示和控制。該裝置與采用微處 理器的電路相比.有相同的洲量精度,電路簡 單.而且保密性好
標簽: EPROM GAL 測量 顯示控制
上傳時間: 2013-11-10
上傳用戶:langliuer
十字路口交通信號燈控制系統的設計基本要求:(利用8088、8254、8255及其它器件實現交通信號燈控制)(1)南北與東西方向,每個方面由紅黃綠三個燈控制(2)南北向: 紅(30秒),黃(5秒),綠(25秒) 東西向: 紅(35秒),黃(5秒),綠(25秒) 上述基本參數可以根據實際情況自行調整,燈的變化規律與實際路口規律相同,綠燈在最后5秒鐘時,黃燈亮,然后紅燈亮,不允許兩個方面同時亮綠燈。(3)綠燈的時間顯示在數碼管上進行顯示。(4)可以通過一個開關控制,當開關信號為0時,整個交通燈全滅提高要求:(1)設計一個緊急控制開關信號,當緊急開關信號為1時,兩個方向的燈全為紅燈。緊急開關撤消后,按照開關按下之前的狀態繼續運行(其參數要保存)。(2)設計一個夜間行車開關,當開關按下后,兩個方向都只有黃燈閃爍,其它燈熄滅。(3)設計兩個方向的亮時時間可調。
標簽: 8088 8254 8255 交通信號燈
上傳時間: 2015-03-11
上傳用戶:ruixue198909
該文闡述了現場可編程邏輯器件FPGA的主要特點,應用FPGA芯片和VHDL硬件描述語言設計的模擬示波器數字信號顯示系統的設計原理和設計方法。
標簽: FPGA 現場可編程 邏輯器件
上傳時間: 2013-11-26
上傳用戶:yph853211
介紹了基于FPGA的多功能計程車計價器的電路設計。該設計采用了可編程邏輯器件FPGA的ASIC設計,并基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實現了整個系統的控制部分,整個自動控制系統由四個模塊構成:秒分頻模塊、控制模塊、計量模塊和譯碼顯示模塊。該設計不僅僅實現了顯示計程車計費的功能,其多功能表現在它可以通過選擇鍵選擇顯示計程車累計走的總路程和乘客乘載的時間。計時、計程、計費準確可靠,應用于實際當中有較好的實用價值和較高的可行性。
標簽: FPGA ASIC 多功能 可編程邏輯器件
上傳時間: 2014-07-27
上傳用戶:llandlu
以單片機為核心電路。讓其在按鍵的作用下產生0到99的二進制數。用DAC0832作D/A轉換器件。轉換后的電壓作為運放OP0的輸入。經過運放擴展得到要求的電壓。再經過具有很大電流輸出能力的三端穩壓lm317擴展電流。使電流也能達到要求的指標。同時單片機還起到驅動顯示的功能。
標簽: 0832 DAC OP0 lm3
上傳時間: 2015-10-14
上傳用戶:徐孺
目標器件: C8051F02x 編譯工具: Silicon Laboratories IDE 程序說明:此程序首先對時鐘芯片寫入初值,延時后再讀取時鐘值,并年,月,日,時,分,秒分別顯示在LCD屏上。
標簽: Laboratories C8051F02x Silicon IDE
上傳時間: 2015-10-19
上傳用戶:JasonC
介紹了基于FPGA的多功能計程車計價器的電路設計。該設計采用了可編程邏輯器件FPGA的ASIC設計,并基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實現了整個系統的控制部分,整個自動控制系統由四個模塊構成:秒分頻模塊、控制模塊、計量模塊和譯碼顯示模塊。該設計不僅僅實現了顯示計程車計費的功能,其多功能表現在它可以通過選擇鍵選擇顯示計程車累計走的總路程和乘客乘載的時間。計時、計程、計費準確可靠,應用于實際當中有較好的實用價值和較高的可行性
上傳時間: 2015-10-24
上傳用戶:偷心的海盜
2個4位二進制數相加的加法器件,其結果顯示在七段譯碼器中
標簽: 二進制數 加法 器件
上傳時間: 2015-11-04
上傳用戶:chenjjer
利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數碼管)之外的所有數字電路功能。所有數字邏輯功能都在CPLD器件上用VHDL語言實現。這樣設計具有體積小、設計周期短(設計過程中即可實現時序仿真)、調試方便、故障率低、修改升級容易等特點。 本設計采用自頂向下、混合輸入方式(原理圖輸入—頂層文件連接和VHDL語言輸入—各模塊程序設計)實現數字鐘的設計、下載和調試。 一、 功能說明 已完成功能 1. 完成秒/分/時的依次顯示并正確計數; 2. 秒/分/時各段個位滿10正確進位,秒/分能做到滿60向前進位; 3. 定時鬧鐘:實現整點報時,又揚聲器發出報時聲音; 4. 時間設置,也就是手動調時功能:當認為時鐘不準確時,可以分別對分/時鐘進行調整; 5. 利用多余兩位數碼管完成秒表顯示:A、精度達10ms;B、可以清零;C、完成暫停 可以隨時記時、暫停后記錄數據。 待改進功能: 1. 鬧鐘只是整點報時,不能手動設置報時時間,遺憾之一; 2. 秒表不能向秒進位,也就是最多只能記時100ms; 3. 秒表暫停記錄數據后不能在原有基礎上繼續計時,而是復位重新開始。 【注意】秒表為后來添加功能,所以有很多功能不成熟!
標簽: CPLD VHDL 芯片 時鐘源
上傳時間: 2014-01-02
上傳用戶:LIKE
【設計題目】 多功能數字鐘的設計 【設計目的】 1掌握數字系統的分析和設計方法 2能夠熟練的、合理的選用集成電路器件 3熟悉EWB軟件的使用。 【設計指標及要求】 設計一個多功能數字鐘,以一晝夜24小時為一個計數周期。準確計時,具有“時”“分”“秒”數字顯示。整點能自動打點、報時。要求報時聲響四低一高,最后一響為整點。具有校時功能。要求電路主要采用中小規模CMOS集成電路。要求電路盡量簡化,并選用同類型的器件。在EWB電子工作平臺上進行電路的設計和計算機仿真。
標簽: EWB 多功能 數字 分
上傳時間: 2014-12-08
上傳用戶:亞亞娟娟123
蟲蟲下載站版權所有 京ICP備2021023401號-1