提出一種增加去耦支路損耗抑制電源分配網絡PDN中并聯諧振的方法。該方法通過在去耦支路引入一個串聯電阻,使PDN的損耗增加,從而抑制PDN并聯諧振。給出了理論模型,借助Hyperlynx PI仿真軟件在DM642板卡上進行仿真實驗。結果表明,在去耦支路引入一個0.45 Ω電阻,可將PDN并聯諧振處的品質因數Q從282抑制到13。同時,分析了引入電阻對去耦效果的影響。當引入電阻小于0.45 Ω時,可通過增加去耦電容并聯個數來補償引入電阻對去耦的影響。
標簽: 電源分配 并聯諧振 網絡
上傳時間: 2013-11-16
上傳用戶:dick_sh
介紹一種基于CSMC0.5 μm工藝的低溫漂高電源抑制比帶隙基準電路。本文在原有Banba帶隙基準電路的基礎上,通過采用共源共柵電流鏡結構和引入負反饋環路的方法,大大提高了整體電路的電源抑制比。 Spectre仿真分析結果表明:在-40~100 ℃的溫度范圍內,輸出電壓擺動僅為1.7 mV,在低頻時達到100 dB以上的電源抑制比(PSRR),整個電路功耗僅僅只有30 μA。可以很好地應用在低功耗高電源抑制比的LDO芯片設計中。
標簽: CMOS 高電源抑制 帶隙基準 電壓源
上傳時間: 2013-10-27
上傳用戶:thesk123
介紹一種高電源抑制比帶隙基準電路的設計與驗證
標簽: 高電源抑制 帶隙基準 電路設計
上傳時間: 2013-10-08
上傳用戶:642778338
為提高發電機并聯供電時負載分配均衡性,以運X飛機分布式環形配電網絡為背景,運X飛機配電系統中的八臺發電機采用分組并聯的方式接入配電網,選取前艙配電系統上的兩臺發電機,研究當兩臺直流發電機分組并聯時的負載分配均衡性條件,以及影響負載均衡分配的因素,更進一步提出負載均衡分配的解決方法。
標簽: 飛機 環形配電系統 發電機 均衡
上傳時間: 2013-11-05
上傳用戶:zhanditian
文中提出了一種應用于印刷電路板的新穎二維電磁帶隙(MS-EBG)結構,其單位晶格由折線縫隙組合與正方形貼片橋接構成,以抑制同步開關噪聲。結果表明,抑制深度為-30 dB時,與傳統L-bridged EBG結構比較,新EBG結構的阻帶寬度增加1.3 GHz,相對帶寬提高了約10%,能夠有效抑制0.6~5.9 GHz的同步開關噪聲。
標簽: 同步開關噪聲 電磁 帶隙結構
上傳時間: 2013-11-07
上傳用戶:qimingxing130
在傳統正溫度系數電流基礎上,增加兩種不同材料的電阻以實現帶隙基準的二階溫度補償,采用具有反饋偏置的折疊共源共柵運算放大器,使得所設計的帶隙基準電路,具有較高的精度和溫度穩定性。
標簽: 高精度 帶隙基準源
上傳時間: 2013-10-18
上傳用戶:604759954
摘要:采用共源共柵運算放大器作為驅動,設計了一種高電源抑制比和低溫度系數的帶隙基準電壓源電路,并在TSMC0.18Um CMOS工藝下,采用HSPICE進行了仿真.仿真結果表明:在-25耀115益溫度范圍內電路的溫漂系數為9.69伊10-6/益,電源抑制比達到-100dB,電源電壓在2.5耀4.5V之間時輸出電壓Vref的擺動為0.2mV,是一種有效的基準電壓實現方法.關鍵詞:帶隙基準電壓源;電源抑制比;溫度系數
標簽: 高電源抑制 帶隙基準 電壓源
上傳時間: 2013-11-19
上傳用戶:王成林。
摘要:本文對變壓器磁心氣隙量的各種計算公式進行分析討論.追蹤它們的來源,判別它們的正確性和實用性。關鍵詞:磁路定律;磁阻;有效磁路長度;有效磁導率。
標簽: 開關電源變壓器 磁心 計算
上傳時間: 2013-11-12
上傳用戶:李夢晗
FPGA設計管腳分配注意點
標簽: FPGA 管腳分配
上傳時間: 2014-12-28
上傳用戶:franktu
在無線通信中,為了對抗信道衰落,人們提出了分集技術。協作分集通過共享資源達到改善通信質量、提高通信性能的目的。研究了放大轉發協作通信系統中的功率分配策略。對于協作通信系統的功率分配研究了3種方法:迭代法,直接計算法,理想的窮搜索法。研究表明,迭代法是最佳方案,因為這種方法的迭代次數可以人為控制,而且性能與理想的窮搜索法相差不大。
標簽: 協作通信 功率分配 策略
上傳時間: 2013-10-26
上傳用戶:bruce5996
蟲蟲下載站版權所有 京ICP備2021023401號-1