亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

板載控制器

  • 自制基于89C51單片機(jī)試驗(yàn)板.rar

    自制基于89C51單片機(jī)試驗(yàn)板 資料總結(jié)

    標(biāo)簽: 89C51 單片機(jī) 試驗(yàn)板

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):kristycreasy

  • 單片機(jī)接口的LCD控制器RA8870的應(yīng)用.rar

    單片機(jī)接口的彩色TFT控制器RA8870的應(yīng)用

    標(biāo)簽: 8870 LCD RA

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):zhanditian

  • 基于FPGA的磁盤(pán)陣列控制器的硬件設(shè)計(jì)與實(shí)現(xiàn).rar

    隨著存儲(chǔ)技術(shù)的迅速發(fā)展,存儲(chǔ)業(yè)務(wù)需求的不斷增長(zhǎng),獨(dú)立的磁盤(pán)冗余陣列可利用多個(gè)磁盤(pán)并行存取提高存儲(chǔ)系統(tǒng)的性能。磁盤(pán)陣列技術(shù)采用硬件和軟件兩種方式實(shí)現(xiàn),軟件RAID(Redundant Array of Independent Disks)主要利用操作系統(tǒng)提供的軟件實(shí)現(xiàn)磁盤(pán)冗余陣列功能,對(duì)系統(tǒng)資源利用率高,節(jié)省成本。硬件RAID將大部分RAID功能集成到一塊硬件控制器中,系統(tǒng)資源占用率低,可移植性好。 分析了軟件RAID的性能瓶頸,使用硬件直接完成部分計(jì)算提高軟件RAID性能。針對(duì)RAID5采用FPGA(Field Programmable Gate Array)技術(shù)實(shí)現(xiàn)RAID控制器硬件設(shè)計(jì),完成磁盤(pán)陣列啟動(dòng)、數(shù)據(jù)緩存(Cache)以及數(shù)據(jù)XOR校驗(yàn)等功能。基于硬件RAID的理論,提出一種基于Virtex-4的硬件RAID控制器的系統(tǒng)設(shè)計(jì)方案:獨(dú)立微處理器和較大容量的內(nèi)存;實(shí)現(xiàn)RAID級(jí)別遷移,在線(xiàn)容量擴(kuò)展,在線(xiàn)數(shù)據(jù)熱備份等高效、用戶(hù)可定制的高級(jí)RAID功能;利用Virtex-4內(nèi)置硬PowerPC完成RAID服務(wù)器部分配置和管理工作,運(yùn)行Linux操作系統(tǒng)、RAID管理軟件等。控制器既可以作為RAID控制卡在服務(wù)器上使用,也可作為一個(gè)獨(dú)立的系統(tǒng),成為磁盤(pán)陣列的調(diào)試平臺(tái)。 隨著集成電路的發(fā)展,芯片的體積越來(lái)越小,電路的布局布線(xiàn)密度越來(lái)越大,信號(hào)的工作頻率也越來(lái)越高,高速電路的傳輸線(xiàn)效應(yīng)和信號(hào)完整性問(wèn)題越來(lái)越明顯。RAID控制器屬于高速電路的范疇,在印刷電路板(Printed Circuit Block, PCB)實(shí)現(xiàn)時(shí)分別從疊層設(shè)計(jì)、布局、電源完整性、阻抗匹配和串?dāng)_等方面考慮了信號(hào)完整性問(wèn)題,并基于IBIS(I/O Buffer Information Specification)模型進(jìn)行了信號(hào)完整性分析及仿真。

    標(biāo)簽: FPGA 磁盤(pán)陣列 控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):jeffery

  • 內(nèi)置高壓MOSFET電流模式PWM控制器系列

    SD4840/4841/4842/4843/4844是用于開(kāi)關(guān)電源的內(nèi)置高壓MOSFET電流模式PWM控制器系列產(chǎn)品。該電路待機(jī)功耗低,啟動(dòng)電流低。在待機(jī)模式下,電路進(jìn)入打嗝模式,從而有效地降低電路的

    標(biāo)簽: MOSFET PWM 內(nèi)置 電流模式

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):gcs333

  • 模擬EDA下載板使用說(shuō)明

    模擬EDA下載板使用說(shuō)明

    標(biāo)簽: EDA 模擬 下載板 使用說(shuō)明

    上傳時(shí)間: 2013-06-10

    上傳用戶(hù):miaochun888

  • Hy3100高效DC/DC升壓控制器

    Hy3100高效DC/DC升壓控制器特點(diǎn)• 低電壓工作:可保證以0.9 V (IOUT = 1 mA)啟動(dòng)• 占空系數(shù)

    標(biāo)簽: 3100 DC Hy 升壓控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):hsj3927

  • XN1043開(kāi)關(guān)電源控制器集成電路

    XN1043是一款高集成度、高性能的電流模式PWM控制器芯片。適用于電源適配器等中小功率的開(kāi)關(guān)電源設(shè)備。

    標(biāo)簽: 1043 XN 開(kāi)關(guān)電源控制器 集成電路

    上傳時(shí)間: 2013-07-22

    上傳用戶(hù):獨(dú)孤求源

  • DX32 STM32開(kāi)發(fā)板原理圖

    DX32 STM32開(kāi)發(fā)板原理圖 給需要的朋友

    標(biāo)簽: 32 STM DX 開(kāi)發(fā)板原理圖

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):wkchong

  • FPGA在電機(jī)控制器中的應(yīng)用研究

    隨著國(guó)民經(jīng)濟(jì)的飛速發(fā)展,傳統(tǒng)的電機(jī)已無(wú)法滿(mǎn)足當(dāng)前工程的要求,其作用也由過(guò)去簡(jiǎn)單的起停控制、提供動(dòng)力上升到要求對(duì)其速度、位置、轉(zhuǎn)矩等進(jìn)行精確的控制,并能實(shí)現(xiàn)快速加速、減速、反轉(zhuǎn)以及準(zhǔn)確停止等,使被驅(qū)動(dòng)的機(jī)械運(yùn)動(dòng)符合于集的要求。在集成電路、現(xiàn)代電子技術(shù)及控制理論飛速發(fā)展的今天,電機(jī)控制技術(shù)也得到了飛快的發(fā)展,電機(jī)控制器也由模擬分立元件構(gòu)成的電路向數(shù)模混合、全數(shù)字方向發(fā)展。本論文主要研究了FPGA芯片在電機(jī)控制器中的應(yīng)用。 論文首先對(duì)無(wú)刷直流電機(jī)系統(tǒng)進(jìn)行了綜合性論述。對(duì)系統(tǒng)的組成、及系統(tǒng)中主要部分:如位置傳感器、逆變器和功率器件、供電直流電源進(jìn)行了較詳細(xì)的說(shuō)明;并且提出了與本研究相關(guān)的控制機(jī)理和實(shí)施方案。 其次,論文對(duì)FPGA芯片的特點(diǎn)及配置電路、以及以FPGA-FLEX10K10為核心的控制器電路的組成進(jìn)行了較詳細(xì)的論述;同時(shí)對(duì)超高速集成電路硬件描述語(yǔ)言(VHDL)的特點(diǎn)和應(yīng)用進(jìn)行了研究;并提出了應(yīng)用FPGA芯片對(duì)電機(jī)速度進(jìn)行控制的系統(tǒng)構(gòu)成及工作原理。 論文還對(duì)FPGA芯片與DSP芯片共同完成電機(jī)控制的方案進(jìn)行了論述,利用ALTERA公司的FPGA芯片完成了電機(jī)控制器的設(shè)計(jì)、制造和調(diào)試,并在此基礎(chǔ)上分析研究了利用此控制器對(duì)無(wú)刷直流電機(jī)進(jìn)行調(diào)速控制的方法;兩種控制器共同工作,組合方便、功能強(qiáng)大,適合在高精度、高效、寬變速控制的應(yīng)用場(chǎng)合下,可對(duì)電機(jī)實(shí)現(xiàn)精度更高、策略更復(fù)雜的控制。 論文最后還對(duì)在具體產(chǎn)品中的應(yīng)用效果及行了簡(jiǎn)單分析。

    標(biāo)簽: FPGA 電機(jī)控制器 中的應(yīng)用

    上傳時(shí)間: 2013-08-04

    上傳用戶(hù):小鵬

  • 基于FPGA的模糊控制器的設(shè)計(jì)與實(shí)現(xiàn)

    模糊控制是智能控制的重要組成部分,它能對(duì)那些不能建立精確數(shù)學(xué)模型的場(chǎng)合進(jìn)行有效的控制;近年來(lái),F(xiàn)PGA及EDA技術(shù)發(fā)展迅速。本論文就是要結(jié)合這兩種先進(jìn)技術(shù),在一塊FPGA芯片上實(shí)現(xiàn)一個(gè)雙輸入單輸出的模糊控制器,并嘗試將ADC和DAC集成在該芯片中,以簡(jiǎn)化系統(tǒng)設(shè)計(jì)。 首先闡述了模糊控制的理論基礎(chǔ),重點(diǎn)介紹了雙輸入單輸出的模糊控制算法;然后在簡(jiǎn)單介紹FPGA結(jié)構(gòu)和VHDL語(yǔ)言的基礎(chǔ)上,采用自項(xiàng)向下的設(shè)計(jì)方法,應(yīng)用主流EDA工具進(jìn)行模糊控制各模塊的設(shè)計(jì),并對(duì)每個(gè)模塊進(jìn)行仿真;最后將各模塊組成一完整的模糊控制器,在EDA工具上進(jìn)行仿真驗(yàn)證和編程下載,并用一個(gè)溫度控制實(shí)驗(yàn)驗(yàn)證了控制器的功能,證明該控制器滿(mǎn)足一般控制應(yīng)用的要求。 本論文是以VHDL和FPGA為代表的現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)技術(shù)在智能控制領(lǐng)域應(yīng)用的一個(gè)嘗試,拓寬了模糊控制器的實(shí)現(xiàn)形式,相比于傳統(tǒng)的以單片機(jī)為載體的模糊控制器,在系統(tǒng)的簡(jiǎn)單性、實(shí)時(shí)性和經(jīng)濟(jì)性方面都有顯著的增強(qiáng),是一種值得采用的方法。 由于在算法的處理上采取了一定的簡(jiǎn)化,所以損失了一定的精度。今后可以在算法上進(jìn)行完善,設(shè)計(jì)出高精度的模糊控制器。

    標(biāo)簽: FPGA 模糊控制器

    上傳時(shí)間: 2013-06-07

    上傳用戶(hù):haoxiyizhong

主站蜘蛛池模板: 金乡县| 鄂伦春自治旗| 乐至县| 乐至县| 石城县| 洪泽县| 色达县| 广汉市| 金坛市| 留坝县| 巴林右旗| 九江县| 昭平县| 金堂县| 平顶山市| 古蔺县| 江西省| 宁强县| 海林市| 尤溪县| 新绛县| 建德市| 江津市| 安吉县| 株洲县| 隆德县| 白城市| 宿松县| 上饶市| 琼结县| 江源县| 屯昌县| 沁水县| 家居| 旌德县| 恩施市| 利辛县| 安陆市| 新民市| 蓝田县| 富阳市|