亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

核密度估計

  • 在測控系統中用IP核實現DA轉換

    在測控系統中用IP核實現DA轉換.doc

    標簽: 測控系統 IP核 DA轉換

    上傳時間: 2013-08-13

    上傳用戶:13736136189

  • 用FPGA設計數字系統

    用FPGA設計數字系統,2007年上海FPGA研修班王巍老師講義

    標簽: FPGA 數字系統

    上傳時間: 2013-08-16

    上傳用戶:duoshen1989

  • FPGA可促進嵌入式系統設計改善即時應用性能

    FPGA可促進嵌入式系統設計改善即時應用性能,臺灣人寫的,關于FPGA應用的技術文章

    標簽: FPGA 嵌入式 系統 性能

    上傳時間: 2013-08-20

    上傳用戶:liuwei6419

  • 用NiosII軟核配置FPGA的C語言源程序

    用NiosII軟核配置FPGA的C語言源程序,比較經典,我用一年了,時序不需更改

    標簽: NiosII FPGA C語言 軟核

    上傳時間: 2013-08-21

    上傳用戶:qq521

  • 基于FPGA的UARTIP核設計與實現 pdf

    基于FPGA的UARTIP核設計與實現.pdf

    標簽: UARTIP FPGA

    上傳時間: 2013-08-22

    上傳用戶:kaje

  • 使用CPLD仿真8088核,內有源程序和說明

    使用CPLD仿真8088核,內有源程序和說明,可以參考

    標簽: CPLD 8088 仿真 有源

    上傳時間: 2013-08-22

    上傳用戶:eclipse

  • arm9_fpga2_verilog是一個可以綜合的用verilog寫的arm9的ip軟核

    arm9_fpga2_verilog是一個可以綜合的用verilog寫的arm9的ip軟核,對學習arm和FPGA開發有幫助。

    標簽: verilog fpga arm9 arm

    上傳時間: 2013-08-23

    上傳用戶:xlcky

  • xilinx ise 7.1下 實現sparten3 basys板上基于8086FPGA軟核的吃豆子游戲

    xilinx ise 7.1下 實現sparten3 basys板上基于8086FPGA軟核的吃豆子游戲

    標簽: sparten3 xilinx basys 8086

    上傳時間: 2013-08-23

    上傳用戶:417313137

  • FPGA的一些常識及含IP核的VHDL設計源代碼

    關于FPGA的一些常識及含IP核的VHDL設計源代碼。

    標簽: FPGA VHDL 常識 IP核

    上傳時間: 2013-09-03

    上傳用戶:tsfh

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-10-22

    上傳用戶:pei5

主站蜘蛛池模板: 涿鹿县| 临清市| 杭锦旗| 车险| 南康市| 石景山区| 浦北县| 河曲县| 武安市| 凤城市| 和硕县| 乐亭县| 景德镇市| 大悟县| 蕲春县| 历史| 吴川市| 将乐县| 日喀则市| 霍山县| 辽阳县| 沽源县| 思茅市| 平南县| 吴江市| 禹城市| 鞍山市| 满城县| 双流县| 平乐县| 蛟河市| 台中市| 江川县| 南宫市| 禹州市| 定州市| 正定县| 皮山县| 桑植县| 绿春县| 壶关县|