用VHDL語言進行MCS-51兼容單片機ip核開發
用VHDL語言進行MCS-51兼容單片機ip核開發 ...
用VHDL語言進行MCS-51兼容單片機ip核開發 ...
采用基于TI公司高性能Davinci系列TMS320DM6437處理器的SEED-DEC6437 EVM板作為主要硬件平臺,在DSP開發環境CCS3.3中采用C語言和匯編語言混合編程實現運動估計算法的...
QuartusII中利用免費IP核的設計 作者:雷達室 以設計雙端口RAM為例說明。 Step1:打開QuartusII,選擇File—New Projec...
基于FPGA的GPIB接口IP核的研究與設計...
ISE新建工程及使用IP核步驟詳解...
ISE_IP核創建教程及DDR3_ip核使用注意事項...
支持40 GbE、100 GbE和Interlaken的高密度硬核MLD/PCS模塊,從而提高系統集成度。 寬帶數據緩沖,提供1,600-Mbps外部存儲器接口。 數據包...
NiosII軟核處理器是Altera公司開發,基于FPGA操作平臺使用的一款高速處理器,為了適應高速運動圖像采集,提出了一種基于NiosII軟核處理的步進電機接口...
以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為S...
針對實際應用中電子戰設備對雷達信號分選的實時性要求,在分析了序列差直方圖算法和多核DSP任務并行模式的基礎上,設計了基于TMS320C6678的八核DSP雷達信號分選電路,對密集的雷達信號進行分選。實...