亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

核心芯片

  • ZORAN第九代單芯片DVD方案ZR36966原理圖

    ZORAN第九代單芯片DVD方案ZR36966原理圖,電路圖.

    標(biāo)簽: ZORAN 36966 DVD ZR

    上傳時(shí)間: 2013-06-04

    上傳用戶:Altman

  • 可用太陽能板供電的多種電池充電器芯片CN3082

    CN3082是可以對多種電池進(jìn)行充電控制的芯片,可以對單節(jié)鋰電池,單節(jié)磷酸鐵鋰電池或兩節(jié)到四節(jié)鎳氫電池充電。該器件內(nèi)部包括功率晶體管,應(yīng)用時(shí)不需要外部的電流檢測電阻和阻流二極管。CN3082只需

    標(biāo)簽: 3082 CN 太陽能板 供電

    上傳時(shí)間: 2013-04-24

    上傳用戶:jjq719719

  • 開關(guān)型單兩節(jié)鋰離子鋰聚合物充電管理芯片

    HT6298A 為開關(guān)型單節(jié)或兩節(jié)鋰離子/鋰聚合物電池充電管理芯片,非常適合于便攜式設(shè)備的充電管理應(yīng)用。HT6298A 集內(nèi)置功率MOSFET、高精度電壓和電流調(diào)節(jié)器、預(yù)充、充電狀態(tài)指示和充電截止等功

    標(biāo)簽: 開關(guān) 充電管理芯片 鋰離子 鋰聚合物

    上傳時(shí)間: 2013-06-22

    上傳用戶:417313137

  • FPGA在電機(jī)控制器中的應(yīng)用研究

    隨著國民經(jīng)濟(jì)的飛速發(fā)展,傳統(tǒng)的電機(jī)已無法滿足當(dāng)前工程的要求,其作用也由過去簡單的起停控制、提供動(dòng)力上升到要求對其速度、位置、轉(zhuǎn)矩等進(jìn)行精確的控制,并能實(shí)現(xiàn)快速加速、減速、反轉(zhuǎn)以及準(zhǔn)確停止等,使被驅(qū)動(dòng)的機(jī)械運(yùn)動(dòng)符合于集的要求。在集成電路、現(xiàn)代電子技術(shù)及控制理論飛速發(fā)展的今天,電機(jī)控制技術(shù)也得到了飛快的發(fā)展,電機(jī)控制器也由模擬分立元件構(gòu)成的電路向數(shù)模混合、全數(shù)字方向發(fā)展。本論文主要研究了FPGA芯片在電機(jī)控制器中的應(yīng)用。 論文首先對無刷直流電機(jī)系統(tǒng)進(jìn)行了綜合性論述。對系統(tǒng)的組成、及系統(tǒng)中主要部分:如位置傳感器、逆變器和功率器件、供電直流電源進(jìn)行了較詳細(xì)的說明;并且提出了與本研究相關(guān)的控制機(jī)理和實(shí)施方案。 其次,論文對FPGA芯片的特點(diǎn)及配置電路、以及以FPGA-FLEX10K10為核心的控制器電路的組成進(jìn)行了較詳細(xì)的論述;同時(shí)對超高速集成電路硬件描述語言(VHDL)的特點(diǎn)和應(yīng)用進(jìn)行了研究;并提出了應(yīng)用FPGA芯片對電機(jī)速度進(jìn)行控制的系統(tǒng)構(gòu)成及工作原理。 論文還對FPGA芯片與DSP芯片共同完成電機(jī)控制的方案進(jìn)行了論述,利用ALTERA公司的FPGA芯片完成了電機(jī)控制器的設(shè)計(jì)、制造和調(diào)試,并在此基礎(chǔ)上分析研究了利用此控制器對無刷直流電機(jī)進(jìn)行調(diào)速控制的方法;兩種控制器共同工作,組合方便、功能強(qiáng)大,適合在高精度、高效、寬變速控制的應(yīng)用場合下,可對電機(jī)實(shí)現(xiàn)精度更高、策略更復(fù)雜的控制。 論文最后還對在具體產(chǎn)品中的應(yīng)用效果及行了簡單分析。

    標(biāo)簽: FPGA 電機(jī)控制器 中的應(yīng)用

    上傳時(shí)間: 2013-08-04

    上傳用戶:小鵬

  • 基于FPGA的快速傅立葉變換實(shí)現(xiàn)

      快速傅立葉變換(FFT)是數(shù)字信號處理中的重要內(nèi)容之一,是很多信號處理過程中的核心算法。本文先總結(jié)了快速傅立葉變換的一些常用算法,并綜合種種因素,采用了基2按頻率抽取算法作為實(shí)現(xiàn)算法,然后將以現(xiàn)場可編程門陣列(FPGA)和以DSP處理器這兩種實(shí)現(xiàn)數(shù)字信號處理的方式進(jìn)行了比較,指出了各自的優(yōu)點(diǎn)和不足之處。最后以FPGA芯片XCS200為硬件平臺,以ISE6為軟件平臺,利用VHDL語言描述的方式實(shí)現(xiàn)了512點(diǎn)16Bit復(fù)數(shù)的快速傅立葉變換系統(tǒng),并進(jìn)行了仿真、綜合等工作。仿真結(jié)果表明其計(jì)算結(jié)果達(dá)到了一定的精度,運(yùn)行速度可以滿足一般實(shí)時(shí)信號處理的要求。

    標(biāo)簽: FPGA 傅立葉 變換實(shí)現(xiàn)

    上傳時(shí)間: 2013-06-08

    上傳用戶:cylnpy

  • 采用FPGA實(shí)現(xiàn)基于ATCA架構(gòu)的2.5Gbps串行背板接口

    當(dāng)前,在系統(tǒng)級互連設(shè)計(jì)中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢。人們已經(jīng)意識到串行I/O“潮流”是不可避免的,因?yàn)樵诟哂?Gbps的速度下,并行I/O方案已經(jīng)達(dá)到了物理極限,不能再提供可靠和經(jīng)濟(jì)的信號同步方法。基于串行I/O的設(shè)計(jì)帶來許多傳統(tǒng)并行方法所無法提供的優(yōu)點(diǎn),包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計(jì)中,包括PC、消費(fèi)電子、海量存儲、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計(jì)算和控制、測試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過Aurora協(xié)議封裝并在芯片間、電路板間甚至機(jī)箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴(kuò)展到3.125Gbps。Aurora還可將1至16個(gè)物理通道綁定在一起形成一個(gè)虛擬鏈路。16個(gè)通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級路由器和交換機(jī)、遠(yuǎn)程接入交換機(jī)、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板。現(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進(jìn)電信計(jì)算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺被提出并得到快速的發(fā)展。它由PCI工業(yè)計(jì)算機(jī)制造商協(xié)會(huì)(PICMG)開發(fā),其主要目的是定義一種開放的通信和計(jì)算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓?fù)洹⒏咝盘柮芏取?biāo)準(zhǔn)機(jī)械與電氣特性、足夠步線長度等特性,滿足當(dāng)前和未來高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計(jì)高速串行接口將為設(shè)計(jì)帶來巨大的靈活性和可擴(kuò)展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個(gè)RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強(qiáng)大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過渡提供了一個(gè)理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計(jì)傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進(jìn)行了簡要的介紹和分析,詳細(xì)分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點(diǎn)檢測、擾碼、時(shí)鐘校正、通道綁定、預(yù)加重等。同時(shí)對AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進(jìn)行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計(jì)方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計(jì)工具,可在標(biāo)準(zhǔn)ATCA機(jī)框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。

    標(biāo)簽: FPGA ATCA Gbps 2.5

    上傳時(shí)間: 2013-05-29

    上傳用戶:frank1234

  • 基于FPGA的細(xì)胞圖像識別預(yù)處理的硬件研究

    本文提出了一種基于FPGA的細(xì)胞圖像識別系統(tǒng)方案,該系統(tǒng)中FPGA處于核心地位,F(xiàn)PGA采用Altera公司的EP1K100QC208-1芯片,構(gòu)造專用處理功能,實(shí)現(xiàn)彩色圖像灰度化、灰度變換、中值濾波、低通濾波、灰度圖像二值化等算法。這部分處理的數(shù)據(jù)量非常大,由于采用FPGA處理,產(chǎn)生的時(shí)延變得很小;最后系統(tǒng)機(jī)進(jìn)行識別處理的是二值圖像,數(shù)據(jù)量也很小。所進(jìn)行的仿真實(shí)驗(yàn)取得了良好的效果,給出了部分源代碼和實(shí)驗(yàn)結(jié)果。設(shè)計(jì)采用VHDL語言描述,并使用電子設(shè)計(jì)自動(dòng)化(EDA)工具進(jìn)行了模擬和驗(yàn)證。

    標(biāo)簽: FPGA 圖像識別 預(yù)處理 硬件

    上傳時(shí)間: 2013-04-24

    上傳用戶:xwd2010

  • JPEG2000二維離散小波變換快速算法研究和FPGA實(shí)現(xiàn)

    相對于JPEG中二維離散余弦變換(2DDCT)來說,在JPEG2000標(biāo)準(zhǔn)中,二維離散小波變換(2DDWT)是其圖像壓縮系統(tǒng)的核心變換。在很多需要進(jìn)行實(shí)時(shí)處理圖像的系統(tǒng)中,如數(shù)碼相機(jī)、遙感遙測、衛(wèi)星通信、多媒體通信、便攜式攝像機(jī)、移動(dòng)通信等系統(tǒng),需要用芯片實(shí)現(xiàn)圖像的編解碼壓縮過程。雖然有許多研究工作者對圖像處理的小波變換進(jìn)行了研究,但大都只偏重算法研究,對算法硬件實(shí)現(xiàn)時(shí)的復(fù)雜性考慮較少,對圖像處理的小波變換硬件實(shí)現(xiàn)的研究也較少。  本文針對圖像處理的小波變換算法及其硬件實(shí)現(xiàn)進(jìn)行了研究。對文獻(xiàn)[13]提出的“內(nèi)嵌延拓提升小波變換”(Combiningthedata-extensionprocedureintothelifting-basedDWTcore)快速算法進(jìn)行仔細(xì)分析,提出一種基于提升方式的5/3小波變換適合硬件實(shí)現(xiàn)的算法,在MATLAB中仿真驗(yàn)證了該算法,證明其是正確的。并設(shè)計(jì)了該算法的硬件結(jié)構(gòu),在MATLAT的Simulink中進(jìn)行仿真,對該結(jié)構(gòu)進(jìn)行VHDL語言的寄存器傳輸級(RTL)描述與仿真,成功綜合到Altera公司的FPGA器件中進(jìn)行驗(yàn)證通過。本算法與傳統(tǒng)的小波變換的邊界處理方法比較:由于將其邊界延拓過程內(nèi)嵌于小波變換模塊中,使該硬件結(jié)構(gòu)無需額外的邊界延拓過程,減少小波變換過程中對內(nèi)存的讀寫量,從而達(dá)到減少內(nèi)存使用量,降低功耗,提高硬件利用率和運(yùn)算速度的特點(diǎn)。本算法與文獻(xiàn)[13]提出的算法相比較:無需增加額外的硬件計(jì)算模塊,又具有在硬件實(shí)現(xiàn)時(shí)不改變原來的提升小波算法的規(guī)則性結(jié)構(gòu)的特點(diǎn)。這種小波變換硬件芯片的實(shí)現(xiàn)不僅適用于JPEG2000的5/3無損小波變換,當(dāng)然也可用于其它各種實(shí)時(shí)圖像壓縮處理硬件系統(tǒng)。

    標(biāo)簽: JPEG 2000 FPGA 二維

    上傳時(shí)間: 2013-06-13

    上傳用戶:jhksyghr

  • 基于FPGA的雙自觸發(fā)脈沖激光測距關(guān)鍵技術(shù)研究

    激光測距技術(shù)被廣泛應(yīng)用于現(xiàn)代工業(yè)測量、航空與大地的測量、國防及通信等諸多領(lǐng)域。本文從已獲得廣泛應(yīng)用的脈沖激光測距技術(shù)入手,重點(diǎn)分析了近年提出的自觸發(fā)脈沖激光測距技術(shù)(STPLR)特別是其中的雙自觸發(fā)脈沖激光測距技術(shù)(BSTPLR),通過分析發(fā)現(xiàn)其核心部件之一就是用于測量激光脈沖飛行時(shí)間(周期)的高精度高速計(jì)數(shù)器,而目前一般的方式是采用昂貴的進(jìn)口高速計(jì)數(shù)器或?qū)S眉呻娐?ASIC)來完成,這使得激光測距儀在研發(fā)、系統(tǒng)的改造升級和自主知識產(chǎn)權(quán)保護(hù)等諸多方面受到制約,同時(shí)在其整體性能上特別是在集成化、小型化和高可靠性方面帶來阻礙。為此,本文研究了采用現(xiàn)場可編程門陣列(FPGA)來實(shí)現(xiàn)脈沖激光測距中的高精度高速計(jì)數(shù)及其他相關(guān)功能,基本解決了以上存在的問題。 論文通過對雙自觸發(fā)脈沖激光測距的主要技術(shù)要求和技術(shù)指標(biāo)進(jìn)行分析,對其中的信號處理單元采用了FPGA+單片機(jī)的設(shè)計(jì)形式。由FPGA主控芯片(EPF10K20TC144-4)作為周期測量模塊,在整個(gè)測距系統(tǒng)中是信號處理的核心部件,借助其用戶可編程特性及很高的內(nèi)部時(shí)鐘頻率,設(shè)計(jì)了專用于BSTPLR的高速高精度計(jì)數(shù)芯片,負(fù)責(zé)對測距信號產(chǎn)生電路中的時(shí)刻鑒別電路輸出信號進(jìn)行計(jì)數(shù)。數(shù)據(jù)處理模塊則主要由單片機(jī)(AT89C51)來實(shí)現(xiàn)。系統(tǒng)可以通過鍵盤預(yù)置門控信號的寬度以均衡測量的精度和速度,測量結(jié)果采用7位LED數(shù)碼管顯示。本設(shè)計(jì)在近距離(大尺寸)范圍內(nèi)實(shí)驗(yàn)測試時(shí)基本滿足設(shè)計(jì)要求。

    標(biāo)簽: FPGA 自觸發(fā)脈沖 激光測距 關(guān)鍵技術(shù)

    上傳時(shí)間: 2013-06-02

    上傳用戶:

  • 基于FPGA的數(shù)字相位計(jì)的研究與實(shí)現(xiàn)

    本文結(jié)合工程需要詳細(xì)論述了一種數(shù)字相位計(jì)的實(shí)現(xiàn)方法,該方法是基于FPGA(現(xiàn)場可編程門陣列)芯片運(yùn)用FFT(快速傅立葉變換)算法完成的。首先,從相位測量的原理出發(fā),分析了傳統(tǒng)相位計(jì)的缺點(diǎn),給出了一種高可靠性的相位檢測實(shí)用算法,其算法核心是對采集信號進(jìn)行FFT變換,通過頻譜分析,實(shí)現(xiàn)對參考信號和測量信號初相位的檢測,并同時(shí)闡述了FPGA在實(shí)現(xiàn)數(shù)字相位計(jì)核心FFT算法中的優(yōu)勢。在優(yōu)化的硬件結(jié)構(gòu)中,利用多個(gè)乘法器并行運(yùn)算的方式加快了蝶形運(yùn)算單元的運(yùn)算速度;內(nèi)置雙端口RAM、旋轉(zhuǎn)因子ROM使數(shù)據(jù)存儲的速度得到提高;采用了流水線的工作方式使數(shù)據(jù)的存儲、運(yùn)算在時(shí)間上達(dá)到匹配。整個(gè)設(shè)計(jì)采用VHDL(超高速硬件描述語言)語言作為系統(tǒng)內(nèi)部硬件結(jié)構(gòu)的描述手段,在Altera的QuartusⅡ軟件支持下完成。仿真結(jié)果表明,基于FPGA實(shí)現(xiàn)的FFT算法無論在速度和精度上都滿足了相位測量的需要,其運(yùn)算64點(diǎn)數(shù)據(jù)僅需27.5us,最大誤差在1%之內(nèi)。

    標(biāo)簽: FPGA 數(shù)字 相位計(jì)

    上傳時(shí)間: 2013-06-04

    上傳用戶:lgnf

主站蜘蛛池模板: 固始县| 屏山县| 桐庐县| 奎屯市| 高阳县| 曲松县| 太谷县| 阳江市| 武胜县| 老河口市| 东乡族自治县| 黑河市| 琼中| 西平县| 惠安县| 金秀| 株洲县| 库车县| 来凤县| 论坛| 灵丘县| 华宁县| 彭水| 达尔| 白沙| 曲麻莱县| 古交市| 巩义市| 攀枝花市| 沈阳市| 大庆市| 泸水县| 礼泉县| 临夏市| 长顺县| 沧源| 车险| 斗六市| 石屏县| 萝北县| 澄迈县|