徑向基底函數(shù)類神經(jīng)網(wǎng)路,是單隱藏層的3層前向網(wǎng)路,模擬人腦中局部調(diào)整,有很好的逼近能力
標(biāo)簽:
上傳時(shí)間: 2014-01-15
上傳用戶:wanghui2438
高頻小信號(hào)放大器,采用1496模擬乘法器,分為調(diào)制解調(diào)模塊
標(biāo)簽: 高頻小信號(hào) 放大器
上傳時(shí)間: 2016-02-17
上傳用戶:linlin
現(xiàn)在,常用的模擬乘法器基本上都已實(shí)現(xiàn)集成化。而且集成模擬乘法器是一種重要的非線性器件,廣泛應(yīng)用于頻率變換、信號(hào)處理電路中,構(gòu)成調(diào)制、解調(diào)或其它電路。隨著集成技術(shù)的發(fā)展和應(yīng)用的日益廣泛,它已成為繼集成運(yùn)算放大器后最通用的模擬集成電路之一。下面簡(jiǎn)單介紹一下模擬乘法器
上傳時(shí)間: 2016-02-23
上傳用戶:kbnswdifs
sigma-delta ADC轉(zhuǎn)換之matlab模型,整個(gè)系統(tǒng)都可模擬。
標(biāo)簽: sigma-delta matlab ADC 模型
上傳時(shí)間: 2014-01-24
上傳用戶:xjz632
SPI(serial port interface)的Verilog/VHDL源代碼,已模擬並驗(yàn)證。
標(biāo)簽: interface Verilog serial port
上傳時(shí)間: 2016-03-07
上傳用戶:jichenxi0730
RS(255,239)編碼的乘法器系數(shù)計(jì)算,用VC++實(shí)現(xiàn)
標(biāo)簽: 255
上傳時(shí)間: 2016-04-04
上傳用戶:dreamboy36
用游標(biāo)的方法實(shí)現(xiàn)對(duì)稱差的計(jì)算,即 (A-B)+(B-A)
標(biāo)簽: 對(duì)稱 計(jì)算
上傳時(shí)間: 2016-05-23
上傳用戶:遠(yuǎn)遠(yuǎn)ssad
在gf(2^13)中,固定因子乘法器(基于自然基,0-128)
標(biāo)簽: gf 13
上傳時(shí)間: 2016-05-24
上傳用戶:ynsnjs
msp各個(gè)模塊源碼 如定時(shí)器,COM,硬件乘法器比較器USART,ADC.
標(biāo)簽: msp 模塊 定時(shí)器 源碼
上傳時(shí)間: 2016-06-16
上傳用戶:txfyddz
詞法分析器 對(duì)輸入一個(gè)函數(shù),并對(duì)其分析main() { int a,b a = 10 b = a + 20 }
標(biāo)簽: 分析器 函數(shù) 輸入
上傳時(shí)間: 2013-12-20
上傳用戶:hfmm633
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1