基于DSP的正弦波信號發生器設計論文這是一份非常不錯的資料,歡迎下載,希望對您有幫助!
標簽: dsp 正弦信號發生器
上傳時間: 2022-02-07
上傳用戶:20125101110
近年來,隨著永磁材料的發展,永磁同步電機應用日益廣泛。永磁同步電機根據反電動勢和電流波形的不同,可分為梯形波永磁同步電機(無刷直流電機)和正弦波永磁同步電機(永磁同步電機)。正弦波永磁同步電機為實現其正弦波驅動控制需要連續的轉子位置信號,通常采用機械位置傳感器(旋轉變壓器、光電編碼器等),機械位置傳感器雖可以提供高精度的轉子位置信息,但其體積大,價格高,增加了轉子的慣量,且性能易受環境因素的影響,限制了永磁同步電機的應用場合。近年來受到廣泛的關注的無位置傳感器技術,是通過檢測反電動勢(電壓)或電流等過零點獲取轉子的位置信號,此技術雖取消了機械位置傳感器,但存在控制復雜,位置檢測精度不高,運行轉速范圍受到限制等問題。為解決上述問題,本文研究采用低成本的低分辨率位置傳感器取代機械位置傳感器,通過位置估算法得到高分辨率的轉子位置信號,以實現永磁同步電機的正弦波驅動控制問題。 首先,本文分析了傳統的采用位置區間的平均速度和采用平均速度并引用平均加速度實現位置估算法的原理,針對其不足提出了一種改進的方法,該法通過對位置區間初始速度的估算,可以顯著提高速度、位置的估算精度。本文建立上述三種位置估算法的Matlab仿真模型,并對其進行了仿真研究,仿真結果表明:改進位置估算方法即使在加減速等動態性能過程中也能保持較小的位置誤差,性能明顯優于傳統的方法。 其次,完成了以TI公司的數子信號處理器(DSP)TMS320LF2407A為主控芯片,以IR公司IR2110為驅動芯片采用低分辨率位置傳感器的正弦波永磁同步電機控制系統的硬件電路的設計和調試工作。探討了正弦波永磁同步電機在采用無電流傳感器的電流開環控制時的控制策略問題。在此情況下電壓相位角φ對電機運行性能有重要的影響,為得到最佳的φ=f(ω)曲線,需根據負載特性進行優化。 最后,完成了基于TMS320LF2407A采用低分辨率位置傳感器的正弦波永磁同步電機的軟件設計,文中詳細討論了位置估算程序和實現SVPWM程序的設計和調試,并對其進行了實驗驗證。
標簽: 分辨率 位置傳感器 正弦波
上傳時間: 2013-07-23
上傳用戶:shwjl
現代交流調速系統中,永磁同步電機(PMSM)由于其良好的性能,正得到越來越廣泛地應用。永磁同步電機的控制策略有很多,不同的控制策略各有千秋。有的滿足了高性能要求,但成本卻很高;有的滿足了硬件低成本要求,但軟件算法非常復雜、或者性能不理想,等等。因此,針對實際的應用場合,開發出性能價格比優越的控制器系統是非常有價值的。 本課題就是基于此思想,兼顧硬件成本和軟件可行性,運用低成本策略、較優的軟件算法設計出雙閉環控制器系統,在低成本傳感器條件下實現了永磁同步電機正弦波驅動控制。 本文根據永磁同步電機磁場定向下的空間矢量數學模型,對其控制所需的位置、速度和電流參數展開分析。提出了基于離散位置信號進行位置預估的原理,并分析了復雜工況下位置信號的矯正問題。利用BLDC方式與SVPWM方式的轉換,解決了肩動過程中永磁同步電機脈動和失步問題。分析了基于英飛凌XC164CM單片機系統直流側電阻采樣計算相電流原理。設計了基于英飛凌XC164CM單片機的控制系統,外圍功率驅動電路以及過電流保護等電路。編制了基于離散位置信號的永磁同步電機電壓空間矢量(SVPWM)控制策略的C語言程序,完成了軟件和系統的調試。 最后,進行了一系列的實驗論證,并取得了理想的效果。
標簽: 離散 信號 永磁同步電機
上傳時間: 2013-04-24
上傳用戶:gaorxchina
傳統開環運行的三相混合式步進電動機驅動系統中存在著振蕩和失步等不足之處。本文針對這種情況,通過對理想化三相混合式步進電動機數學模型的分析,把三相混合式步進電動機視為一種低速同步電動機。同時,結合電流跟蹤型PWM控制方式及恒流斬波驅動的工作原理,設計了基于數字信號處理器TMS320F2812的全數字三相混合式步進電動機正弦波細分驅動系統。 首先,本文從三相混合式步進電動機的數學模型出發,對步進電動機的細分驅動方式進行了研究,分析了步進電動機連續均勻旋轉的工作機理。然后分析了步進電動機的運行特性及細分控制的必要性,進而分析了細分驅動對改善步進電動機運行性能的作用,并針對細分運行的一些不足之處,提出了均勻細分恒轉矩控制的方案。理論分析表明,在混合式步進電動機的三相定子繞組中通以互差120°的正弦波電流時,可得到類似同步機的轉矩特性,使電動機均勻旋轉。 本系統硬件電路以TMS320F2812為核心,采用正弦波細分和電流跟蹤型脈寬調制(PWM)技術實現三相混合式步進電動機的細分控制,使三相定子繞組電流嚴格跟蹤電流給定信號變化。應用IR公司的IR2130集成驅動芯片進行了步進電動機驅動系統的功率驅動環節的設計,節省了板上空間,減小了裝置體積。同時從裝置可靠性出發,設計了一套安全可靠的硬件保護電路。 實驗結果表明,本文所設計的三相混合式步進電動機正弦波細分驅動器具有優良的控制性能。細分運行時減弱了混合式步進電動機的低速振動和噪聲,使電動機運行平穩,并改善了其低頻運行性能。
標簽: DSP 三相混合式 步進電動機
上傳時間: 2013-06-27
上傳用戶:ca05991270
任意波形發生器已成為現代測試領域應用最為廣泛的通用儀器之一,代表了信號源的發展方向。直接數字頻率合成(DDS)是二十世紀七十年代初提出的一種全數字的頻率合成技術,其查表合成波形的方法可以滿足產生任意波形的要求。由于現場可編程門陣列(FPGA)具有高集成度、高速度、可實現大容量存儲器功能的特性,能有效地實現DDS技術,極大的提高函數發生器的性能,降低生產成本。 本文首先介紹了函數波形發生器的研究背景和DDS的理論。然后詳盡地敘述了用FPGA完成DDS模塊的設計過程,接著分析了整個設計中應處理的問題,根據設計原理就功能上進行了劃分,將整個儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個部分來實現。最后就這三個部分分別詳細地進行了闡述。 在實現過程中,本設計選用了Altera公司的EP2C35F672C6芯片作為產生波形數據的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用了三星公司的上S3C2440作為控制芯片。本設計中,FPGA芯片的設計和與控制芯片的接口設計是一個難點,本文利用Altera的設計工具QuartusⅡ并結合Verilog—HDL語言,采用硬件編程的方法很好地解決了這一問題。論文最后給出了系統的測量結果,并對誤差進行了一定分析,結果表明,可輸出步進為0.01Hz,頻率范圍0.01Hz~20MHz的正弦波、三角波、鋸齒波、方波,或0.01Hz~20KHz的任意波。通過實驗結果表明,本設計達到了預定的要求,并證明了采用軟硬件結合,利用FPGA技術實現任意波形發生器的方法是可行的。
標簽: FPGA 函數信號發生器
上傳時間: 2013-08-03
上傳用戶:1079836864
由可編程器件控制的信號發生器可輸出正弦波、方波、鋸齒波,其頻率可調。能輸出正 弦波、方波、鋸齒波的組合波形,且組合波形的頻率可調。還能輸出占空比和頻率可調的方 波。
標簽: 信號發生器
上傳時間: 2013-05-28
上傳用戶:躍躍,,
頻率合成技術廣泛應用于通信、航空航天、儀器儀表等領域,目前,常用的頻率合成技術有直接頻率合成、鎖相頻率合成和直接數字頻率合成(DDS)等。其中DDS是一種新的頻率合成方法,是頻率合成的一次革命。全數字化的DDS技術由于具有頻率分辨率高、頻率切換速度快、相位噪聲低和頻率穩定度高等優點而成為現代頻率合成技術中的佼佼者。隨著數字集成電路、微電子技術和EDA技術的深入研究,DDS技術得到了飛速的發展。 DDS是把一系列數字量化形式的信號通過D/A轉換形成模擬量形式的信號的合成技術。主要是利用高速存儲器作查尋表,然后通過高速D/A轉換產生已經用數字形式存入的正弦波(或其它任意波形)。一個典型的DDS系統應包括以下三個部分:相位累加器可以時鐘的控制下完成相位的累加;相位一幅度碼轉換電路一般由ROM實現;D/A轉換電路,將數字形式的幅度碼轉換成模擬信號。 現場可編程門陣列(FPGA)設計靈活、速度快,在數字專用集成電路的設計中得到了廣泛的應用。本論文主要討論了如何利用FPGA來實現一個DDS系統,該DDS系統的硬件結構是以FPGA為核心實現的,使用Altera公司的Cyclone系列FPGA。 文章首先介紹了頻率合成器的發展,闡述了基于FPGA實現DDS技術的意義;然后介紹了DDS的基本理論;接著介紹了FPGA的基礎知識如結構特點、開發流程、使用工具等;隨后介紹了利用FPGA實現直接數字頻率合成(DDS)的原理、電路結構、優化方法等。重點介紹DDS技術在FPGA中的實現方法,給出了部分VHDL源程序。采用該方法設計的DDS系統可以很容易地嵌入到其他系統中而不用外接專用DDS芯片,具有高性能、高性價比,電路結構簡單等特點;接著對輸出信號頻譜進行了分析,特別是對信號的相位截斷誤差和幅度量化誤差進行了詳細的討論,由此得出了改善系統性能的幾種方法;最后給出硬件實物照片和測試結果,并對此作了一定的分析。
標簽: FPGA DDS 信號源
上傳時間: 2013-07-05
上傳用戶:suxuan110425
直接數字合成(DDS)技術采用全數字的合成方法,所產生的信號具有頻率分辨率高、頻率切換速度快、頻率切換時相位連續、輸出相位噪聲低和可以產生任意波形等諸多優點。本文研究的是一種基于DDS/FPGA的多波形信號源系統,其中,DDS技術是其核心技術。DDS可以精確地控制合成信號的三個參量:幅度、相位以及頻率,因此利用DDS技術可以合成任意波形。但因其數字化合成的固有特點,使其輸出信號中存在大量雜散信號。雜散信號的主要來源是:相位截斷帶來的雜散信號;幅度量化帶來的雜散信號;DAC的非線性特性帶來的雜散信號。這些雜散信號嚴重影響了合成信號的頻譜純度。因此抑制這些雜散信號是提高合成信號譜質的關鍵。 本文在研究各種抑制DDS雜散技術的基礎上,提出了中和加擾技術,這可以在很大程度上減小雜散對DDS輸出信號譜質的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強的數據處理能力十分適合應用于DDS多波形信號源的開發。在QuartusⅡ平臺下運用Verilog HDL語言和原理圖設計可以很方便地應用各種抑制雜散信號的方法來提高輸出信號的譜質。 結合高速DDS技術和FPGA兩者的優點,本文設計了一種基于DDS/FPGA的多波形信號源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號。使得所設計的信號源可以適應多種不同的工作環境,給工作帶了方便。
標簽: DDSFPGA 多波形 信號源
上傳時間: 2013-07-27
上傳用戶:sc965382896
上傳用戶:yx007699
在船舶交管系統中,雷達信息處理是最重要的組成部分。視頻回波處理中的雜波處理要求實時性很高,大約要在一個距離單元的時間(0.05-0.1us)內完成。雜波處理如恒虛警處理本身比較復雜,這類處理過程又要求快速,圖像顯示系統要求及時的把接收到的雷達方位數據從極坐標轉換成直角坐標。在軟件上實現這些算法雖然精度可以達到,但是實時性問題不能滿足。因此這類問題多采用高速專用數字設備來實現。FPGA在數字信號處理領域有非常廣闊的應用前景,以其優良的性能在數字信號處理中發揮了重大的作用。CORDIC算法可以在硬件上以很高的精度實現一些函數和運算。針對以上幾點,本文提出了利用CORDIC算法,基于FPGA來實現雷達信號處理和圖像顯示的算法研究,用硬件來實現正弦、余弦、正切、乘法、除法、指數和對數等基本函數和運算,把他們設計成為可重用的IP core,這樣可以滿足實時性和精度的問題。從而在將來的算法研究中方便的調用,這樣在算法研究中可以節約大量的時間,在一定程度上降低研究的難度。 圍繞雷達信號處理和圖像顯示,本次課題設計主要做了如下工作: 1.對CORDIC算法進行分析和研究,以及它在雷達信號處理和圖像顯示中的影響。 2.成功用硬件描述語言在Xilinx公司軟件ISE的環境下編寫代碼,在Synplify和Modelsim上做了綜合和仿真。 3.對實驗結果進行精度和速度分析。 4.對雷達信號處理和圖像顯示的相關算法進行分析和研究。 5.從實例分析IP core的特點,對算法研究的影響和IP core在雷達信號處理和圖像顯示中的應用。 最終在實踐環節,成功利用CORDIC算法,在FPGA上實現可重用的IP core,這些IP core能夠以很高的精度實現一些基本函數和運算,在雷達信號處理與圖像顯示中起到很大的作用。
標簽: FPGA 雷達信號處理 圖像顯示
上傳時間: 2013-07-16
上傳用戶:steele
蟲蟲下載站版權所有 京ICP備2021023401號-1