亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

比特分配

  • 中興通訊硬件巨作:信號完整性基礎知識

    中興通訊硬件一部巨作-信號完整性 近年來,通訊技術、計算機技術的發展越來越快,高速數字電路在設計中的運用越來 越多,數字接入設備的交換能力已從百兆、千兆發展到幾十千兆。高速數字電路設計對信 號完整性技術的需求越來越迫切。 在中、 大規模電子系統的設計中, 系統地綜合運用信號完整性技術可以帶來很多好處, 如縮短研發周期、降低產品成本、降低研發成本、提高產品性能、提高產品可靠性。 數字電路在具有邏輯電路功能的同時,也具有豐富的模擬特性,電路設計工程師需要 通過精確測定、或估算各種噪聲的幅度及其時域變化,將電路抗干擾能力精確分配給各種 噪聲,經過精心設計和權衡,控制總噪聲不超過電路的抗干擾能力,保證產品性能的可靠 實現。 為了滿足中興上研一所的科研需要, 我們在去年和今年關于信號完整性技術合作的基 礎上,克服時間緊、任務重的困難,編寫了這份硬件設計培訓系列教材的“信號完整性” 部分。由于我們的經驗和知識所限,這部分教材肯定有不完善之處,歡迎廣大讀者和專家 批評指正。 本教材的對象是所內硬件設計工程師, 針對我所的實際情況, 選編了第一章——導論、 第二章——數字電路工作原理、第三章——傳輸線理論、第四章——直流供電系統設計, 相信會給大家帶來益處。同時,也希望通過我們的不懈努力能消除大家在信號完整性方面 的煩腦。 在編寫本教材的過程中,得到了沙國海、張亞東、沈煜、何廣敏、鐘建兔、劉輝、曹 俊等的指導和幫助,尤其在審稿時提出了很多建設性的意見,在此一并致謝!

    標簽: 中興通訊 硬件 信號完整性 基礎知識

    上傳時間: 2013-11-03

    上傳用戶:奇奇奔奔

  • 賽靈思Artix-7 FPGA 數據手冊:直流及開關特性

      本文是關于賽靈思Artix-7 FPGA 數據手冊:直流及開關特性的詳細介紹。   文章中也討論了以下問題:   1.全新 Artix-7 FPGA 系列有哪些主要功能和特性?   Artix-7 系列提供了業界最低功耗、最低成本的 FPGA,采用了小型封裝,配合Virtex 架構增強技術,能滿足小型化產品的批量市場需求,這也正是此前 Spartan 系列 FPGA 所針對的市場領域。與 Spartan-6 FPGA 相比,Artix-7 器件的邏輯密度從 20K 到 355K 不等,不但使速度提升 30%,功耗減半,尺寸減小 50%,而且價格也降了 35%。   2.Artix-7 FPGA 系列支持哪些類型的應用和終端市場?   Artix-7 FPGA 系列面向各種低成本、小型化以及低功耗的應用,包括如便攜式超聲波醫療設備、軍用通信系統、高端專業/消費類相機的 DSLR 鏡頭模塊,以及航空視頻分配系統等。

    標簽: Artix FPGA 賽靈思 數據手冊

    上傳時間: 2013-11-12

    上傳用戶:songyue1991

  • WP266 - 利用Spartan-3系列FPGA實現安全解決方案

    Spartan-3AN 器件帶有可以用于儲存配置數據的片上Flash 存儲器。如果在您的設計中Flash 存儲器沒有與外部相連,那么Flash 存儲器無法從I/O 引腳讀取數據。由于Flash 存儲器在FPGA 內部,因此配置過程中Spartan-3AN 器件比特流處于隱藏狀態。這一配置成了設計安全的起點,因為無法直接從Flash 存儲器拷貝設計。

    標簽: Spartan FPGA 266 WP

    上傳時間: 2013-10-31

    上傳用戶:R50974

  • HDL的可綜合設計簡介

    本文簡單探討了verilog HDL設計中的可綜合性問題,適合HDL初學者閱讀     用組合邏輯實現的電路和用時序邏輯實現的   電路要分配到不同的進程中。   不要使用枚舉類型的屬性。   Integer應加范圍限制。    通常的可綜合代碼應該是同步設計。   避免門級描述,除非在關鍵路徑中。

    標簽: HDL 綜合設計

    上傳時間: 2013-11-18

    上傳用戶:swaylong

  • 差分線對的PCB設計要點

      信號完整性是高速數字系統中要解決的一個首要問題之一,如何在高速PCB 設計過程中充分考慮信號完整性因素,并采取有效的控制措施,已經成為當今系統設計能否成功的關鍵。在這方面,差分線對具有很多優勢,比如更高的比特率 ,更低的功耗 ,更好的噪聲性能和更穩定的可靠性等。目前,差分線對在高速數字電路設計中的應用越來越廣泛,電路中最關鍵的信號往往都要采用差分線對設計。介紹了差分線對在PCB 設計中的一些要點,并給出具體設計方案。

    標簽: PCB 差分線

    上傳時間: 2013-10-26

    上傳用戶:lps11188

  • PLC在海上鉆井平臺應急發電機組中的應用

    可編程控制器在工業自動化控制上得到越來越廣泛的應用。鉆井平臺上時應急發電機的自啟動控制要求很高,PLC正好可以滿足要求,當正常供電出現故障時,應急機組能在45秒內啟動,自動升速、自動合閘,向應急負載供電,進免事故的發生。根據設計要求和輸入輸出的分配,系統選用小型的5200可編程序控制器加上外圍執行繼電器構成,其最大特點是可以根據實際需要隨時修改程序,提高系統適用性。〔關 鍵 詞 」PLC;應急發電機;應急電網;自啟動;梯形圖;PLC編程

    標簽: PLC 發電機組 中的應用

    上傳時間: 2013-11-03

    上傳用戶:磊子226

  • ptc公司的proe高級曲面擴展教程

    在Pro/ENGINEER中,當創建或處理非實體曲面時,使用的是面組。面組代表相連非實體曲面的“拼接體”。面組可能由單個曲面或一個曲面集合組成。 面組包含了描述所有組成面組的曲面的幾何信息,和面組曲面的“縫合”(連接或交截)方法信息。一個零件包含多種面組。通過使用“曲面特征”創建或處理面組。 使用曲面功能 從“特征類”菜單中選擇“曲面”,顯示“面組曲面”還是“曲面選項”菜單,取決于模型中是曲面還是曲線。如果曲面特征或基準曲線存在于模型中,系統將顯示“曲面選項”菜單,它可用于創建新曲面。 也可以通過“插入”菜單來使用多數曲面命令。 命名面組可以使用命令序列“設置”/“名稱”/“其它”,為整個面組或單獨的曲面分配名稱。然后可以使用“獲得選取”中的“按菜單選取”選項,按名稱選擇已命名的面組或曲面。

    標簽: proe ptc 擴展 教程

    上傳時間: 2013-11-25

    上傳用戶:離殤

  • 通用陣列邏輯GAL實現基本門電路的設計

    通用陣列邏輯GAL實現基本門電路的設計 一、實驗目的 1.了解GAL22V10的結構及其應用; 2.掌握GAL器件的設計原則和一般格式; 3.學會使用VHDL語言進行可編程邏輯器件的邏輯設計; 4.掌握通用陣列邏輯GAL的編程、下載、驗證功能的全部過程。 二、實驗原理 1. 通用陣列邏輯GAL22V10 通用陣列邏輯GAL是由可編程的與陣列、固定(不可編程)的或陣列和輸出邏輯宏單元(OLMC)三部分構成。GAL芯片必須借助GAL的開發軟件和硬件,對其編程寫入后,才能使GAL芯片具有預期的邏輯功能。GAL22V10有10個I/O口、12個輸入口、10個寄存器單元,最高頻率為超過100MHz。 ispGAL22V10器件就是把流行的GAL22V10與ISP技術結合起來,在功能和結構上與GAL22V10完全相同,并沿用了GAL22V10器件的標準28腳PLCC封裝。ispGAl22V10的傳輸時延低于7.5ns,系統速度高達100MHz以上,因而非常適用于高速圖形處理和高速總線管理。由于它每個輸出單元平均能夠容納12個乘積項,最多的單元可達16個乘積項,因而更為適用大型狀態機、狀態控制及數據處理、通訊工程、測量儀器等領域。ispGAL22V10的功能框圖及引腳圖分別見圖1-1和1-2所示。 另外,采用ispGAL22V10來實現諸如地址譯碼器之類的基本邏輯功能是非常容易的。為實現在系統編程,每片ispGAL22V10需要有四個在系統編程引腳,它們是串行數據輸入(SDI),方式選擇(MODE)、串行輸出(SDO)和串行時鐘(SCLK)。這四個ISP控制信號巧妙地利用28腳PLCC封裝GAL22V10的四個空腳,從而使得兩種器件的引腳相互兼容。在系統編程電源為+5V,無需外接編程高壓。每片ispGAL22V10可以保證一萬次在系統編程。 ispGAL22V10的內部結構圖如圖1-3所示。 2.編譯、下載源文件 用VHDL語言編寫的源程序,是不能直接對芯片編程下載的,必須經過計算機軟件對其進行編譯,綜合等最終形成PLD器件的熔斷絲文件(通常叫做JEDEC文件,簡稱為JED文件)。通過相應的軟件及編程電纜再將JED數據文件寫入到GAL芯片,這樣GAL芯片就具有用戶所需要的邏輯功能。  3.工具軟件ispLEVER簡介 ispLEVER 是Lattice 公司新推出的一套EDA軟件。設計輸入可采用原理圖、硬件描述語言、混合輸入三種方式。能對所設計的數字電子系統進行功能仿真和時序仿真。編譯器是此軟件的核心,能進行邏輯優化,將邏輯映射到器件中去,自動完成布局與布線并生成編程所需要的熔絲圖文件。軟件中的Constraints Editor工具允許經由一個圖形用戶接口選擇I/O設置和引腳分配。軟件包含Synolicity公司的“Synplify”綜合工具和Lattice的ispVM器件編程工具,ispLEVER軟件提供給開發者一個簡單而有力的工具。

    標簽: GAL 陣列 邏輯 門電路

    上傳時間: 2013-11-17

    上傳用戶:看到了沒有

  • 基于GAL器件的步進電機控制器的研究與設計

    基于GAL器件的步進電機控制器的研究與設計 采用GAL控制脈沖分配的邏輯設計 若采用集成電路芯片來實現三相六拍步進電機的 控制,所用器件較多! 電路一般比較復雜# 為了滿足電機 轉速的二分頻! 在同一時鐘頻率控制下! 必須利用一個 3 型觸發器! 通過; 參與組合邏輯來實現# 其邏輯電路 如圖D 所示# ;H 為控制信號!

    標簽: GAL 器件 步進電機 控制器

    上傳時間: 2013-11-10

    上傳用戶:非洲之星

  • 電路板布局原則

    電路板布局………………………………………42.1 電源和地…………………………………………………………………….42.1.1 感抗……………………………………………………………………42.1.2 兩層板和四層板………………………………………………………42.1.3 單層板和二層板設計中的微處理器地……………………………….42.1.4 信號返回地……………………………………………………………52.1.5 模擬數字和高壓…………………………………………………….52.1.6 模擬電源引腳和模擬參考電壓……………………………………….52.1.7 四層板中電源平面因該怎么做和不應該怎么做…………………….52.2 兩層板中的電源分配……………………………………………………….62.2.1 單點和多點分配……………………………………………………….62.2.2 星型分配………………………………………………………………62.2.3 格柵化地……………………………………………………………….72.2.4 旁路和鐵氧體磁珠……………………………………………………92.2.5 使噪聲靠近磁珠……………………………………………………..102.3 電路板分區………………………………112.4 信號線……………………………………………………………………...122.4.1 容性和感性串擾……………………………………………………...122.4.2 天線因素和長度規則………………………………………………...122.4.3 串聯終端傳輸線…………………………………………………..132.4.4 輸入阻抗匹配………………………………………………………...132.5 電纜和接插件……………………………………………………………...132.5.1 差模和共模噪聲……………………………………………………...142.5.2 串擾模型……………………………………………………………..142.5.3 返回線路數目……………………………………..142.5.4 對板外信號I/O的建議………………………………………………142.5.5 隔離噪聲和靜電放電ESD ……………………………………….142.6 其他布局問題……………………………………………………………...142.6.1 汽車和用戶應用帶鍵盤和顯示器的前端面板印刷電路板………...152.6.2 易感性布局…………………………………………………………...15

    標簽: 電路板 布局

    上傳時間: 2013-10-19

    上傳用戶:HGH77P99

主站蜘蛛池模板: 梨树县| 德兴市| 五华县| 论坛| 桂东县| 双鸭山市| 克东县| 麻栗坡县| 股票| 龙胜| 辽中县| 柳河县| 柳河县| 嘉禾县| 临高县| 乌兰县| 宿松县| 海林市| 江都市| 新兴县| 高陵县| 伊宁市| 惠来县| 南雄市| 平安县| 辉县市| 五寨县| 界首市| 海林市| 新绛县| 牡丹江市| 莱州市| 泾阳县| 宁乡县| 潜山县| 丹江口市| 高台县| 富平县| 沭阳县| 象山县| 哈巴河县|