現(xiàn)代社會(huì)對(duì)各種無(wú)線通信業(yè)務(wù)的需求迅猛增長(zhǎng),這就要求無(wú)線通信在具有較高傳輸質(zhì)量的同時(shí),還必須具有較大的傳輸容量。這種需求要求在無(wú)線通信中必須采用效率較高的線性調(diào)制方式,以提高有限頻帶帶寬的數(shù)據(jù)速率和頻譜利用率,而效率較高的調(diào)制方式通常會(huì)對(duì)發(fā)端發(fā)射機(jī)的線性要求較高,這就使功率放大器線性化技術(shù)成為下一代無(wú)線通信系統(tǒng)的關(guān)鍵技術(shù)之一。 在本文中,研究了前人所提出的各種功放線性化技術(shù),如功率回退法、正負(fù)反饋法、預(yù)失真和非線性器件法等等,針對(duì)功率放大器對(duì)信號(hào)的失真放大問(wèn)題進(jìn)行研究,對(duì)比和研究了目前廣泛流行的自適應(yīng)數(shù)字預(yù)失真算法。在一般的自適應(yīng)數(shù)字預(yù)失真算法中,主要有兩類(lèi):無(wú)記憶非線性預(yù)失真和有記憶非線性預(yù)失真。無(wú)記憶非線性預(yù)失真主要是通過(guò)比較功率放大器的反饋信號(hào)和已知輸入信號(hào)的幅度和相位的誤差來(lái)估計(jì)預(yù)失真器的各種修正參數(shù)。而有記憶非線性預(yù)失真主要是綜合考慮功率放大器非線性和記憶性對(duì)信號(hào)的污染,需要同時(shí)分析信號(hào)的當(dāng)前狀態(tài)和歷史狀態(tài)。在對(duì)比完兩種數(shù)字預(yù)失真算法之后,文章著重分析了有記憶預(yù)失真算法,選擇了其中的多項(xiàng)式預(yù)失真算法進(jìn)行了具體分析推演,并通過(guò)軟件無(wú)線電的方法將數(shù)字信號(hào)處理與FPGA結(jié)合起來(lái),在內(nèi)嵌了System Generator軟件的Matlab/Simulink上對(duì)該算法進(jìn)行仿真分析,證明了這個(gè)算法的性能和有效性。 本文另外一個(gè)最重要的創(chuàng)新點(diǎn)在于,在FPGA設(shè)計(jì)上,使用了系統(tǒng)級(jí)設(shè)計(jì)的思路,與Xilinx公司提供的軟件能夠很好的配合,在完成仿真后能夠直接將代碼轉(zhuǎn)換成FPGA的網(wǎng)表文件或者硬件描述語(yǔ)言,大大簡(jiǎn)化了開(kāi)發(fā)過(guò)程,縮短了系統(tǒng)的開(kāi)發(fā)周期。
上傳時(shí)間: 2013-06-20
上傳用戶:handless
目前在各行各業(yè)中應(yīng)用種類(lèi)繁多的測(cè)量?jī)x器隨著儀器性能指標(biāo)要求的逐漸提升以及功能的不斷拓展,對(duì)儀器控制系統(tǒng)的實(shí)時(shí)性和集成化程度等性能的要求也越來(lái)越高。目前發(fā)展的趨勢(shì)是開(kāi)放式、集成度向芯片級(jí)靠攏的高實(shí)時(shí)性儀器。針對(duì)目前傳統(tǒng)的系統(tǒng)設(shè)計(jì)存在著功能簡(jiǎn)單、速度慢、實(shí)時(shí)性差、對(duì)數(shù)據(jù)的再加工處理能力極為有限等問(wèn)題,本文根據(jù)課題需要提出了一種基于ARM+FPGA架構(gòu)的高速實(shí)時(shí)數(shù)據(jù)采集嵌入式系統(tǒng)方案,應(yīng)用在小功率半導(dǎo)體測(cè)量?jī)x器上。方案采用三星S3C2410的ARM處理器進(jìn)行管理控制,處理數(shù)據(jù),界面顯示;Altera公司的Cyclone系列的1C12 FPGA器件用來(lái)進(jìn)行高速數(shù)據(jù)采集,提高了系統(tǒng)的實(shí)時(shí)性和集成化程度。 本文首先給出了ARM+FPGA架構(gòu)的總體設(shè)計(jì)。硬件方面,簡(jiǎn)要討論了ARM處理器的特點(diǎn)和優(yōu)勢(shì),F(xiàn)PGA在高速采集和并行性上的優(yōu)勢(shì),給出了硬件的總體結(jié)構(gòu)和主要部件及相關(guān)接口。軟件方面,研究了基于嵌入式Linux的嵌入式系統(tǒng)的構(gòu)建和BootLoader的啟動(dòng)以及內(nèi)核和根文件系統(tǒng)的結(jié)構(gòu),構(gòu)建了嵌入式Linux系統(tǒng)包括建立交叉開(kāi)發(fā)環(huán)境,修改移植BootLoader和裁減移植Linux內(nèi)核,并且根據(jù)課題實(shí)際需要精簡(jiǎn)建立了根文件系統(tǒng)。 為了滿足測(cè)量?jī)x器的實(shí)時(shí)性,設(shè)計(jì)了ARM與FPGA的高速數(shù)據(jù)采集接口。進(jìn)行了FPGA內(nèi)部與ARM接口相關(guān)部分的硬件電路設(shè)計(jì);通過(guò)分析ARM與FPGA內(nèi)部時(shí)序的差異,針對(duì)ARM與FPGA內(nèi)部FIFO時(shí)序不匹配的問(wèn)題,解決了測(cè)量?jī)x器中高速數(shù)據(jù)采集與處理速度不匹配的問(wèn)題。接著,通過(guò)研究Linux設(shè)備驅(qū)動(dòng)基本原理和驅(qū)動(dòng)程序的開(kāi)發(fā)過(guò)程,設(shè)計(jì)了Linux下的FPGA數(shù)據(jù)采集接口驅(qū)動(dòng)程序,并且實(shí)現(xiàn)了中斷傳輸。使得FPGA芯片通過(guò)高效可靠的驅(qū)動(dòng)程序可以很好的與ARM進(jìn)行通訊。 最后為了方便用戶操作,進(jìn)行了人機(jī)交互系統(tǒng)的設(shè)計(jì)。為了降低成本和提高實(shí)用性利用FPGA芯片剩余的資源實(shí)現(xiàn)了對(duì)PS/2鍵盤(pán)鼠標(biāo)接口的控制,應(yīng)用到系統(tǒng)中,大大提高了人機(jī)交互能力;通過(guò)比較分析目前比較流行的幾種嵌入式GUI圖形設(shè)計(jì)工具的優(yōu)缺點(diǎn),結(jié)合課題的實(shí)際情況選擇了MiniGUI作為課題圖形界面的開(kāi)發(fā)。根據(jù)具體要求設(shè)計(jì)了適合測(cè)量?jī)x器方面上使用的人機(jī)交互界面,并且移植到了ARM平臺(tái)上,給測(cè)量?jī)x器的使用提供了更好的交互操作。 本課題完成了嵌入式Linux開(kāi)發(fā)環(huán)境的建立,針對(duì)課題實(shí)際硬件電路設(shè)計(jì)修改移植了bootloader,裁減移植了內(nèi)核以及根文件系統(tǒng)的建立;設(shè)計(jì)了FPGA內(nèi)部硬件電路,解決了接口中ARM與FPGA時(shí)序不匹配的問(wèn)題,實(shí)現(xiàn)了ARM與FPGA之間的高速數(shù)據(jù)采集;設(shè)計(jì)了高速采集接口在嵌入式Linux下的驅(qū)動(dòng)程序以及中斷傳輸和應(yīng)用程序;合理設(shè)計(jì)了適合測(cè)量?jī)x器使用的人機(jī)交互界面,并巧妙設(shè)計(jì)了PS/2鍵盤(pán)鼠標(biāo)接口,進(jìn)一步提高了交互操作。
標(biāo)簽: ARMFPGA 嵌入式系統(tǒng)設(shè)計(jì) 測(cè)量?jī)x器
上傳時(shí)間: 2013-06-21
上傳用戶:01010101
I2C總線規(guī)范與I2C器件C51讀寫(xiě)程序 本文簡(jiǎn)要介紹了I2C總線,并給出了I2C器件的C51讀寫(xiě)程序,極大的方便了大家對(duì)I2C總線的學(xué)習(xí)和設(shè)計(jì)應(yīng)用。程序設(shè)計(jì)采用模塊化設(shè)計(jì),方便
上傳時(shí)間: 2013-06-22
上傳用戶:763274289
該文為WCDMA系統(tǒng)功率控制環(huán)路與閉環(huán)發(fā)射分集算法FPGA實(shí)現(xiàn)研究.主要內(nèi)容包括功率控制算法與閉環(huán)發(fā)射分集算法的分析與討論,在分析討論的基礎(chǔ)上進(jìn)行了FPGA實(shí)現(xiàn)方案的設(shè)計(jì)以及系統(tǒng)的實(shí)現(xiàn).另外在文中還介紹了可編程器件方面的常識(shí)、FPGA的設(shè)計(jì)流程以及同步電路設(shè)計(jì)方面的有關(guān)技術(shù).
上傳時(shí)間: 2013-05-18
上傳用戶:shinnsiaolin
有線通信方式由于具有保密性高、抗干擾能力強(qiáng)在軍事通信中倍受青睞,因此,對(duì)軍用有線通信設(shè)備的研究和設(shè)計(jì)具有十分重要的戰(zhàn)略意義.TBJ-204型野戰(zhàn)20線程控交換機(jī)是一種小型背負(fù)式模擬空分程控用戶交換機(jī),用于裝備全軍各兵種的作戰(zhàn)、演習(xí)和緊急搶險(xiǎn)等行動(dòng).該項(xiàng)目以該交換機(jī)為研究對(duì)象,在詳細(xì)分析原設(shè)備的系統(tǒng)結(jié)構(gòu)和功能實(shí)現(xiàn)方式的基礎(chǔ)上,指出該機(jī)型在使用過(guò)程中存在技術(shù)相對(duì)陳舊、分立元件過(guò)多、可靠性和保密性不夠、體積大、重量大、維修困難等問(wèn)題,同時(shí)結(jié)合系統(tǒng)的低功耗需求和優(yōu)化人機(jī)接口設(shè)計(jì),本文提出基于"單片機(jī)+CPLD/FPGA體系結(jié)構(gòu)"的集成化設(shè)計(jì)方案:①在CPLD中實(shí)現(xiàn)信號(hào)音分頻和計(jì)時(shí)頻率生成電路、20路用戶LED狀態(tài)控制電路;②CPLD與單片機(jī)以總線接口方式實(shí)現(xiàn)譯碼、數(shù)據(jù)和控制信號(hào)鎖存功能的VHDL設(shè)計(jì);③基于低功耗設(shè)計(jì)的器件選型方案和單片機(jī)待機(jī)模式設(shè)計(jì);④人機(jī)接口的LCD菜單操作方式.該文詳細(xì)介紹了改型設(shè)備的研制過(guò)程,包括CPLD片內(nèi)功能設(shè)計(jì)實(shí)現(xiàn)、主控制板和用戶板各功能模塊工作原理和設(shè)計(jì)實(shí)現(xiàn)、各硬件模塊功能測(cè)試等,最后給出了局內(nèi)呼叫處理功能和話務(wù)員服務(wù)功能的軟件實(shí)現(xiàn)流程.文章結(jié)尾介紹了改型設(shè)備的系統(tǒng)性能,它將實(shí)現(xiàn)更高的可靠性、保密性和抗干擾能力,同時(shí)具備低功耗和小型化的優(yōu)點(diǎn).最后,該文總結(jié)了項(xiàng)目設(shè)計(jì)中使用的關(guān)鍵技術(shù),指出了設(shè)計(jì)的創(chuàng)新意義和將來(lái)的工作.
標(biāo)簽: CPLDFPGA 單片機(jī) 程控交換機(jī)
上傳時(shí)間: 2013-04-24
上傳用戶:啊颯颯大師的
功率合成器是大功率固態(tài)高功放的重要組成器件。應(yīng)用散射參數(shù)原理對(duì)功率合成器的合成效率進(jìn)行了研究,對(duì)一路或者幾路功率合成器輸入失效時(shí)的合成效率進(jìn)行了分析,并在某型大功率固態(tài)高功放功率合成器中進(jìn)行了驗(yàn)證。
上傳時(shí)間: 2013-10-08
上傳用戶:nem567397
分析了對(duì)功率MOSFET器件的設(shè)計(jì)要求;設(shè)計(jì)了基于EXB841驅(qū)動(dòng)模塊的功率MOSFET驅(qū)動(dòng)保護(hù)電路。該電路具有結(jié)構(gòu)簡(jiǎn)單,實(shí)用性強(qiáng),響應(yīng)速度快等特點(diǎn)。在電渦流測(cè)功機(jī)勵(lì)磁線圈驅(qū)動(dòng)電路中的實(shí)際應(yīng)用證明,該電路驅(qū)動(dòng)能力及保護(hù)功能效果良好。
標(biāo)簽: MOSFET 功率 驅(qū)動(dòng)保護(hù)電路 方案
上傳時(shí)間: 2014-01-25
上傳用戶:hz07104032
在本課題中,兼顧了效率及線性度,采用自適應(yīng)預(yù)失真前饋復(fù)合線性化系統(tǒng)來(lái)改善高功率放大器的線性度。由于加入自適應(yīng)控制模塊,射頻電路不受溫度、時(shí)漂、輸入功率等的影響,可始終處于較佳工作狀態(tài),這使得整個(gè)放大系統(tǒng)更為實(shí)用,也更具有拓展價(jià)值。
上傳時(shí)間: 2013-11-21
上傳用戶:xauthu
凌力爾特公司提供了一個(gè)規(guī)模龐大且不斷成長(zhǎng)的高電壓 DC/DC 轉(zhuǎn)換器繫列,這些器件是專(zhuān)為驅(qū)動(dòng)高功率 LED 而設(shè)計(jì)的。
標(biāo)簽: LED 高電壓 降壓型轉(zhuǎn)換器 驅(qū)動(dòng)高功率
上傳時(shí)間: 2013-11-12
上傳用戶:playboys0
隨著通信信道的復(fù)雜度和可靠性不斷增加,人們對(duì)于電信系統(tǒng)的要求和期望也不斷提高。這些通信系統(tǒng)高度依賴于高性能、高時(shí)鐘頻率和數(shù)據(jù)轉(zhuǎn)換器器 件,而這些器件的性能又非常依賴于系統(tǒng)電源軌的質(zhì)量。當(dāng)使用一個(gè)高噪聲電源供電時(shí),時(shí)鐘或者轉(zhuǎn)換器 IC 無(wú)法達(dá)到最高性能。僅僅只是少量的電源噪聲,便會(huì)對(duì)性能產(chǎn)生極大的負(fù)面影響。本文將對(duì)一種基本 LDO 拓?fù)溥M(jìn)行仔細(xì)研究,找出其主要噪聲源,并給出最小化其輸出噪聲的一些方法。 表明電源品質(zhì)的一個(gè)關(guān)鍵參數(shù)是其噪聲輸出,它常見(jiàn)的參考值為 RMS 噪聲測(cè)量或者頻譜噪聲密度。為了獲得最低 RMS 噪聲或者最佳頻譜噪聲特性,線性電壓穩(wěn)壓器(例如:低壓降電壓穩(wěn)壓器,LDO),始終比開(kāi)關(guān)式穩(wěn)壓器有優(yōu)勢(shì)。這讓其成為噪聲敏感型應(yīng)用的選擇。 基本 LDO 拓?fù)? 一個(gè)簡(jiǎn)單的線性電壓穩(wěn)壓器包含一個(gè)基本控制環(huán)路,其負(fù)反饋與內(nèi)部參考比較,以提供恒定電壓—與輸入電壓、溫度或者負(fù)載電流的變化或者擾動(dòng)無(wú)關(guān)。 圖 1 顯示了一個(gè) LDO 穩(wěn)壓器的基本結(jié)構(gòu)圖。紅色箭頭表示負(fù)反饋信號(hào)通路。輸出電壓 VOUT 通過(guò)反饋電阻 R1 和 R2 分壓,以提供反饋電壓 VFB。VFB 與誤差放大器負(fù)輸入端的參考電壓 VREF 比較,提供柵極驅(qū)動(dòng)電壓 VGATE。最后,誤差信號(hào)驅(qū)動(dòng)輸出晶體管 NFET,以對(duì) VOUT 進(jìn)行調(diào)節(jié)。 圖 1 LDO 負(fù)反饋環(huán)路 簡(jiǎn)單噪聲分析以圖 2 作為開(kāi)始。藍(lán)色箭頭表示由常見(jiàn)放大器差異代表的環(huán)路子集(電壓跟隨器或者功率緩沖器)。這種電壓跟隨器電路迫使 VOUT 跟隨 VREF。VFB 為誤差信號(hào),其參考 VREF。在穩(wěn)定狀態(tài)下,VOUT 大于 VREF,其如方程式 1 所描述:
上傳時(shí)間: 2013-11-11
上傳用戶:jiwy
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1