亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

浮點運算

  • 浮點數(shù)高精度加法計算

    浮點數(shù)高精度加法計算,最高可以算105位大家請放心使用

    標(biāo)簽: 浮點數(shù) 加法 高精度 計算

    上傳時間: 2013-12-13

    上傳用戶:invtnewer

  • 電工速查速算手冊

    電工速查速算手冊

    標(biāo)簽: 電工 速查 速算

    上傳時間: 2013-06-14

    上傳用戶:eeworm

  • 實用電子電氣工程圖算手冊

    實用電子電氣工程圖算手冊

    標(biāo)簽: 電子電氣 工程圖

    上傳時間: 2013-07-30

    上傳用戶:eeworm

  • 實用電子電氣工程圖算手冊-536頁-10.4M.pdf

    專輯類-實用電子技術(shù)專輯-385冊-3.609G 實用電子電氣工程圖算手冊-536頁-10.4M.pdf

    標(biāo)簽: 10.4 536 電子電氣

    上傳時間: 2013-06-05

    上傳用戶:古谷仁美

  • 電工速查速算手冊-1220頁-9.2M.pdf

    專輯類-電工電力專輯-99冊-1.27G 電工速查速算手冊-1220頁-9.2M.pdf

    標(biāo)簽: 1220 9.2 電工

    上傳時間: 2013-04-24

    上傳用戶:stvnash

  • 基于浮點DSP的FFT算法的研究與應(yīng)用.rar

    快速傅立葉變換(FFT)技術(shù)是數(shù)字信號處理中的核心技術(shù),它已廣泛應(yīng)用于數(shù)字信號處理的各個領(lǐng)域,長期以來一直是一個重要的研究課題。近年來,專用數(shù)字信號處理器以其優(yōu)化的硬件結(jié)構(gòu)和優(yōu)良的性能價格比為FFT的實現(xiàn)提供了一種有效的途徑,其中最具有代表性的是美國TI公司的TMS320系列DSP。 本文首先分析了常用FFT算法原理,并進(jìn)行了算法的討論和比較,然后詳細(xì)論述了以浮點型DSP為核心的實現(xiàn)FFT算法的硬件平臺的設(shè)計。平臺的硬件電路主要包括數(shù)據(jù)采集部分、數(shù)據(jù)處理部分、數(shù)據(jù)存儲部分和數(shù)據(jù)顯示部分。其中采集部分采用12位高速的A/D轉(zhuǎn)換芯片MAX197,數(shù)據(jù)處理部分采用32位浮點型DSP芯片-TMS320VC33,數(shù)據(jù)存儲部分采用了大容量的FLASH芯片——K9F2808UOA,數(shù)據(jù)顯示部分采用PHILIPS公司的高亮度、寬視角的TFT彩色液晶顯示屏。 為了擴(kuò)展系統(tǒng)的通信能力,通信接口我們選擇CAN總線。軟件部分選用了頻率抽取基2FFT、分裂基FFT和實序列FFT算法,用C語言進(jìn)行編程。最后部分是進(jìn)行軟硬件的聯(lián)合調(diào)試,并在此基礎(chǔ)上進(jìn)行了FFT算法實現(xiàn)。 論文結(jié)尾以實際的實驗曲線分析驗證了算法的正確性,同時針對實驗中產(chǎn)生的誤差找出了原因,并提出了解決的方法。實驗結(jié)果表明采用浮點DSP實現(xiàn)FFT算法方便且有較高的實時性,可以應(yīng)用到電力系統(tǒng)諧波分析、振動測試及鐵路檢測等各個領(lǐng)域。

    標(biāo)簽: DSP FFT 浮點

    上傳時間: 2013-04-24

    上傳用戶:caixiaoxu26

  • 基于FPGA的浮點運算器設(shè)計.rar

    隨著電子工業(yè)應(yīng)用領(lǐng)域需求的增長,要實現(xiàn)復(fù)雜程度較高的數(shù)字電子系統(tǒng),對數(shù)據(jù)處理能力提出越來越高的要求。定點運算已經(jīng)很難滿足高性能數(shù)字系統(tǒng)的需要,而浮點數(shù)相對于定點數(shù),具有表述范圍寬,有效精度高等優(yōu)點,在航空航天、遙感、機(jī)器人技術(shù)以及涉及指數(shù)運算和信號處理等領(lǐng)域有著廣泛的應(yīng)用。對浮點運算的要求主要體現(xiàn)在兩個方面:一是速度,即如何快速有效的完成浮點運算;二是精度,即浮點運算能夠提供多少位的有效數(shù)字。 計算機(jī)性價比的提高以及可編程邏輯器件的出現(xiàn),對傳統(tǒng)的數(shù)字電子系統(tǒng)設(shè)計方法進(jìn)行了變革。FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)讓設(shè)計師通過設(shè)計芯片來實現(xiàn)電子系統(tǒng)的功能,將傳統(tǒng)的固件選用及電路板設(shè)計工作放在芯片設(shè)計中進(jìn)行。FPGA可以完成極其復(fù)雜的時序與組合邏輯電路功能,適用于高速、高密度,如運算器、數(shù)字濾波器、二維卷積器等具有復(fù)雜算法的邏輯單元和信號處理單元的邏輯設(shè)計領(lǐng)域。 鑒于FPGA技術(shù)的特點和浮點運算的廣泛應(yīng)用,本文基于FPGA將浮點運算結(jié)合實際應(yīng)用設(shè)計一個觸摸式浮點計算器,主要目的是通過VHDL語言編程來實現(xiàn)浮點數(shù)的加減、乘除和開方等基本運算功能。 (1)給出系統(tǒng)的整體框架設(shè)計和各模塊的實現(xiàn),包括芯片的選擇、各模塊之間的時序以及控制、每個運算模塊詳細(xì)的工作原理和算法設(shè)計流程; (2)通過VHDL語言編程來實現(xiàn)浮點數(shù)的加減、乘除和開方等基本運算功能; (3)在Xilinx ISE環(huán)境下,對系統(tǒng)的主要模塊進(jìn)行開發(fā)設(shè)計及功能仿真,驗證了基于FPGA的浮點運算。

    標(biāo)簽: FPGA 浮點運算器

    上傳時間: 2013-04-24

    上傳用戶:咔樂塢

  • 基于DSP和FPGA導(dǎo)航計算機(jī)硬件電路研究與設(shè)計.rar

    為適應(yīng)組合導(dǎo)航計算機(jī)系統(tǒng)的微型化、高性能度的要求,拓寬導(dǎo)航計算機(jī)的應(yīng)用領(lǐng)域,本文設(shè)計出一種基于浮點型DSP(TMS320C6713)和可編程邏輯陣列器件(FPGA: EP1C12N240C8)協(xié)同合作的導(dǎo)航計算機(jī)系統(tǒng)。 論文在闡述了組合導(dǎo)航計算機(jī)的特點和應(yīng)用要求后,提出基于DSP和FPGA的組合導(dǎo)航計算機(jī)系統(tǒng)方案。該方案以DSP為導(dǎo)航解算處理器,由FPGA完成IMU信號的采集和緩存以及系統(tǒng)控制信號的整合;DSP通過EMIF接口實現(xiàn)和FPGA通信。在此基礎(chǔ)上研究了各擴(kuò)展通信接口、系統(tǒng)硬件原理圖和PCB的開發(fā),且在FPGA中使用調(diào)用IP核來實現(xiàn)FIR低通濾波數(shù)據(jù)處理機(jī)抖激光陀螺的機(jī)抖振動的影響。其次,詳細(xì)闡述了利用TI公司的DSP集成開發(fā)環(huán)境和DSP/BIOS準(zhǔn)實時操作系統(tǒng)開發(fā)多任務(wù)系統(tǒng)軟件的具體方案。本文引入DSP/BIOS實時操作系統(tǒng)提供的多任務(wù)機(jī)制,將采集處理按照功能劃分四個相對獨立的任務(wù),這些任務(wù)在DSP/BIOS的調(diào)度下,按照用戶指定的優(yōu)先級運行,大大提高系統(tǒng)的工作效率。最后給了DSP芯片Bootloader的制作方法。 導(dǎo)航計算機(jī)系統(tǒng)研制開發(fā)是軟、硬件研究緊密結(jié)合的過程。在微型導(dǎo)航計算機(jī)系統(tǒng)方案建立的基礎(chǔ)上,本文首先討論了系統(tǒng)硬件整體設(shè)計和軟件開發(fā)流程;其次針對導(dǎo)航計算機(jī)系統(tǒng)各個功能模塊以及多項關(guān)鍵技術(shù)進(jìn)行了設(shè)計與開發(fā)工作,涉及系統(tǒng)數(shù)據(jù)通信模塊、模擬信號采集模塊和數(shù)據(jù)存儲模塊;最后,對導(dǎo)航計算機(jī)系統(tǒng)進(jìn)行了聯(lián)合調(diào)試工作,并對各個模塊進(jìn)行了詳細(xì)的功能測試與驗證,完成了微型導(dǎo)航計算機(jī)系統(tǒng)的制作。 以DSP/FPGA作為導(dǎo)航計算機(jī)硬件平臺的捷聯(lián)式慣性導(dǎo)航實時數(shù)據(jù)系統(tǒng)能夠滿足系統(tǒng)所要求的高精度、實時性、穩(wěn)定性要求,適應(yīng)了其高性能、低成本、低功耗的發(fā)展方向。

    標(biāo)簽: FPGA DSP 導(dǎo)航計算機(jī)

    上傳時間: 2013-04-24

    上傳用戶:lishuoshi1996

  • 基于FPGA的32位浮點數(shù)據(jù)FFT及IFFT的設(shè)計與實現(xiàn)

    FFT/IFFT是時域信號與頻域信號之間轉(zhuǎn)換的基本運算,是數(shù)字信號處理的核心工具之一,因此,它廣泛地應(yīng)用于許多領(lǐng)域。在數(shù)字化的今天,不論是在通信領(lǐng)域還是在圖像處理領(lǐng)域,對數(shù)字信號處理的速度、精度和實時性要求不斷提高。為滿足不斷提高的要求,國內(nèi)外不斷地推出各種FFT/IFFT處理器,主要處理器有ASIC、DSP芯片、FPGA等。由于FPGA具有可反復(fù)編程的特點及豐富資源,所以它受到廣泛的關(guān)注。 本論文就是一種基于FPGA實現(xiàn)浮點型數(shù)據(jù)的FFT及IFFT處理器,該處理器使用A1tera公司的Stratix Ⅱ系列的FPGA芯片。它主要采用流水線結(jié)構(gòu),這種結(jié)構(gòu)可以使各級運算并行處理,對輸入進(jìn)來的數(shù)據(jù)進(jìn)行連續(xù)處理,提高了運算速度,滿足了系統(tǒng)的實時性要求;另外處理器所處理的數(shù)據(jù)是32位浮點型的,因此它同時提高了運算的精度。

    標(biāo)簽: FPGA IFFT FFT 浮點

    上傳時間: 2013-07-12

    上傳用戶:cuicuicui

  • 基于FPGA浮點運算器的設(shè)計

    在很多高精度計算場合需要采用浮點運算。過去用門電路進(jìn)行各種運算通常為定點運算,但其計算精度有限。隨著現(xiàn)場可編程門陣(FPGA)的迅速發(fā)展,可以采用FPGA實現(xiàn)浮點運算。 本文首先介紹定點數(shù)和浮點數(shù)的格式,完成基于FPGA的幾種常用浮點運算器的VHDL設(shè)計,包括浮點數(shù)與定點數(shù)之間的相互轉(zhuǎn)換,浮點加法器、減法器、乘法器以及除法器。在這些浮點運算單元電路中采用多級流水線技術(shù),并在某些方面優(yōu)化算法,提高了運算器的性能。在此基礎(chǔ)上討論浮點運算器的應(yīng)用,通過調(diào)用自主開發(fā)的浮點乘、加模塊設(shè)計浮點FIR濾波器,并將其應(yīng)用于正交中頻采樣,結(jié)果表明浮點運算的正交中頻采樣可以得到更高的鏡頻抑制比。最后應(yīng)用浮點運算模塊設(shè)計浮點FFT處理器,在FPGA中實現(xiàn)高精度的FFT處理。

    標(biāo)簽: FPGA 浮點運算器

    上傳時間: 2013-05-20

    上傳用戶:hechao3225

主站蜘蛛池模板: 许昌县| 清流县| 宁阳县| 赫章县| 和林格尔县| 灵璧县| 陇川县| 大理市| 卢氏县| 仁化县| 泰州市| 敖汉旗| 长泰县| 萨嘎县| 鸡泽县| 奉贤区| 平邑县| 阳东县| 山阳县| 平定县| 建昌县| 永和县| 泗洪县| 正镶白旗| 兴化市| 安宁市| 册亨县| 肇源县| 伊吾县| 华蓥市| 昌黎县| 札达县| 吴桥县| 麻江县| 北辰区| 洛宁县| 桃园市| 昆山市| 桦川县| 屏南县| 玉林市|