這是一個定時比較器,當數據a和b高幾位一致時再對數據進行比較,可以根據自己設計進行相關參數修改
上傳時間: 2013-12-26
上傳用戶:hzy5825468
編寫一個用SOR法解方程組Ax=b的計算機程序,其中 要求程序中不存系數A,分別對不同的階數(例如n=15,80)取w=1.7,1.8,1.9,進行迭代,記錄近似解 達到 時所用迭代次數k,觀察松弛因子對收斂速度的影響。
上傳時間: 2013-12-25
上傳用戶:wcl168881111111
主要介紹了如何使用E8仿真器在以Renesas芯片為MCU的開發板上進行仿真調試。 第1 章 概要 第2 章 E8 仿真器功能 第3 章 使用前的準備 第4 章 調試的準備 第5 章 調試 第6 章 教程示例 附錄A E8 仿真器的構成 附錄B 窗口功能一覽 附錄C 命令行功能 附錄D High-performance Embedded Workshop 的注意事項 附錄E 有關硬件診斷程序 E.1 為了執行診斷程序的系統設置 E.2 診斷程序的執行 E.3 錯誤發生時的處理
上傳時間: 2013-12-26
上傳用戶:chens000
IntraWeb電影程序 B/S類型的演示 Delphi+Internet 開發的電影服務器 系統登錄電影網站的用戶名和密碼都是admin 觀看電影的最低要求: 請確保你的系統已經安裝媒體播放器9.0和RealOne播放器并且得升級瀏覽器為IE6.0以上,且系統比較支持COOKIE. 程序占用了90端口.在運行時請確保此端口沒被其它程序占用.
標簽: IntraWeb Internet Delphi admin
上傳時間: 2013-12-18
上傳用戶:lijinchuan
1、火車采集器V3.2版要求:您的電腦必須安裝.net framework2.0框架 附windows .net framework 2.0下載地址:http://download.microsoft.com/download/5/6/7/567758a3-759e-473e-bf8f-52154438565a/dotnetfx.exe 2、軟件一直堅持自帶配置文件,安裝及使用過程不操作注冊表及系統文件,完全綠色免安裝軟件,直接解壓軟件包即可使用。 3、如果您使用的是1.X - 2.0版本,您的電腦必須安裝.net 1.1框架。 附windows .net framework1.1下載地址:http://download.microsoft.com/download/7/b/9/7b90644d-1af0-42b9-b76d-a2770319a568/dotnetfx.exe
標簽: framework 2.0 net download
上傳時間: 2014-01-07
上傳用戶:kytqcool
文件是I2C總線讀寫測試程序;將跳線器JP6短接,使用外部22.1184MHz晶振. * 功能:定義 0 ~ 9 鍵為數字鍵, A ~ F 為功能鍵。按 A 鍵后,可按0 ~ 9 數字鍵, * 從零地址開始存儲該鍵值,并送LED數碼管上顯示該鍵值。按 B 鍵后,從零地 * 址開始讀取數據值,并送LED數碼管上顯示。讀取速度每秒一次。按 C 鍵后, * 停止任何操作。
上傳時間: 2016-06-13
上傳用戶:tedo811
用過采樣和求均值提高ADC分辨率 很多應用需要使用模/數轉換器 ADC 進行測量 這些應用所需要的分辨率取決于信號的動 態范圍 必須測量的參數的最小變化和信噪比 SNR 因此 很多系統使用較高分辨率的片外ADC 然而也可以通過使用一些技術來達到較高的分辨率和SNR 本應用筆記介紹用過采樣和求均值的方 法來提高模數轉換的分辨率和SNR 過采樣和求均值技術可以在不使用昂貴的片外ADC的情況下提 高測量分辨率 本應用筆記討論如何使用過采樣和求均值的方法來提高模/數轉換 ADC 測量的分辨率 另 外 本文最后的附錄A B和C分別給出了對ADC噪聲的深入分析 最適合過采樣技術的ADC噪聲 類型和使用過采樣和求均值技術的示例代碼
上傳時間: 2016-06-21
上傳用戶:hanli8870
sourceforge歷史版本完整下載: http://sourceforge.net/project/showfiles.php?group_id=202044 提供了基于b樹索引算法的文件數據數據庫模塊詳見storage/目錄下面的 btree.c與pager.c container目錄為常用的容器實現,如果rbtree avltree map heap list vector hashtable deque T樹 B樹, test目錄為測試程序代碼經過初步測試,比較穩定。 os_api:裝一些操作系統相關的接口函數。已完成event mutex sem thread pipe相關的封裝 advance_container:提供優先級消息隊列,普通消息隊列,定時器容器。 frame:目前提供了listerner(linux下版本,模仿ace的反應器)定時器 algorithm:補充了堆排序 與快速排序 所有代碼均已在windows linux與uclinux + arm44b0平臺下測試 歡迎交流 msn:lsccsl@163.net mail:lsccsl@tom.com
標簽: sourceforge showfiles group_id project
上傳時間: 2016-07-16
上傳用戶:lili123
該源碼為VHDL語言編寫的分頻器,在W-4b教學平臺上通過驗證
上傳時間: 2016-09-17
上傳用戶:erkuizhang
7段數碼顯示譯碼器設計7段數碼是純組合電路,通常的小規模專用IC,如74或4000系列的器件只能作十進制BCD碼譯碼,然而數字系統中的數據處理和運算都是二進制的,所以輸出表達都是十六進制的,為了滿足十六進制數的譯碼顯示,最方便的方法就是利用譯碼程序在FPGA/CPLD中來實現。例子作為七段譯碼器,輸出信號LED7S的7位分別接數碼管的7個段,高位在左,低位在右。例如當LED7S輸出為“1101101”時,數碼管的7個段g、f、e、d、c、b、a分別接1、1、0、1、1、0、1;接有高電平的段發亮,于是數碼管顯示“5”。
上傳時間: 2014-01-26
上傳用戶:1427796291