EDA卷積碼編解碼器實(shí)現(xiàn)技術(shù)針對(duì)某擴(kuò)頻通信系統(tǒng)數(shù)據(jù)糾錯(cuò)編碼的需要, 構(gòu)造并分析了(2 , 1 , 6) 卷積碼編解碼器的基本工作原理, 提出了基于MAX +
標(biāo)簽: EDA 卷積碼 編解碼器 實(shí)現(xiàn)技術(shù)
上傳時(shí)間: 2013-07-18
上傳用戶:ynwbosss
MSP430USB仿真器制作資料+430JTAG簡版仿真器+利爾達(dá)- 輕松制作MSP430 JTAG Adapter+制作的單面板的MSP430JTAG仿真器 幾套430JTAG制作方案,做不好你找我........
上傳時(shí)間: 2013-07-26
上傳用戶:liaofamous
本文分析了目前軟PLC 編輯器中功能塊編程的不足,提出了使用面向?qū)ο蟮母拍顏碓O(shè)計(jì)功能塊圖的方法。通過研究軟PLC 開發(fā)系統(tǒng)和編譯系統(tǒng)的模型,詳細(xì)討論了PLC 梯形圖中圖元的設(shè)計(jì)方法,并基于此方
上傳時(shí)間: 2013-06-21
上傳用戶:allen-zhao123
光伏并網(wǎng)逆變器是將太陽能電池所輸出的直流電轉(zhuǎn)換成符合公共電網(wǎng)要求的交流電并送入電網(wǎng)的設(shè)備。按照不同的標(biāo)準(zhǔn)光伏并網(wǎng)逆變器的拓?fù)浣Y(jié)構(gòu)分為很多種,本文介紹了一種工頻隔離型光伏并網(wǎng)逆變器
標(biāo)簽: 太陽能電池 光伏并網(wǎng) 逆變器
上傳時(shí)間: 2013-08-02
上傳用戶:baiom
本電路的參數(shù)是為22個(gè)LED串聯(lián),15串并聯(lián),驅(qū)動(dòng)330個(gè)60毫瓦的白光LED設(shè)計(jì)的,每串的電流是17.8毫安。改變LED數(shù)量需要修正R6~R9的參數(shù)。
標(biāo)簽: 20W 電壓 日光燈 開關(guān)恒流源
上傳時(shí)間: 2013-07-15
上傳用戶:moqi
Reed-Solomon碼(簡稱RS碼)是一種具有很強(qiáng)糾正突發(fā)和隨機(jī)錯(cuò)誤能力的信道編碼方式,在深空通信、移動(dòng)通信、磁盤陣列以及數(shù)字視頻廣播(DVB)等系統(tǒng)中具有廣泛的應(yīng)用。 本文簡要介紹了有限域基本運(yùn)算的算法和常用的RS編碼算法,分析了改進(jìn)后的Euclid算法和改進(jìn)后的BM算法,針對(duì)改進(jìn)后的BM算法提出了一種流水線結(jié)構(gòu)的譯碼器實(shí)現(xiàn)方案并改進(jìn)了該算法的實(shí)現(xiàn)結(jié)構(gòu),在譯碼器復(fù)雜度和譯碼延時(shí)上作了折衷,降低了譯碼器的復(fù)雜度并提高了譯碼器的最高工作頻率。在Xilinx公司的Virtex-Ⅱ系列FPGA上設(shè)計(jì)實(shí)現(xiàn)了RS(255,239)編譯碼器,證明了該方案的可行性。
上傳時(shí)間: 2013-06-11
上傳用戶:奇奇奔奔
本課題首先研究了常規(guī)的RS譯碼器的算法,確定在關(guān)鍵方程的計(jì)算中采用一種新改進(jìn)的BM算法,然后提出了基于復(fù)數(shù)基的有限域快速并行乘法器和利用冪指數(shù)相減進(jìn)行除法計(jì)算的有限域除法器,通過這些優(yōu)化方法提高了RS譯碼器的速度,減少了譯碼延時(shí)和硬件資源使用,最后利用VHDL硬件描述語言在FPGA上實(shí)現(xiàn)了流水線處理的RS(255,223)譯碼器。 本課題實(shí)現(xiàn)的RS(255,223)硬件譯碼器的性能在國內(nèi)具有領(lǐng)先水平,對(duì)我國以后航天項(xiàng)目高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)有著很大的意義。
上傳時(shí)間: 2013-06-29
上傳用戶:gokk
本文對(duì)于全并行Viterbi譯碼器的設(shè)計(jì)及其FPGA實(shí)現(xiàn)方案進(jìn)行了研究,并最終將用FPGA實(shí)現(xiàn)的譯碼器嵌入到某數(shù)字通信系統(tǒng)之中。 首先介紹了卷積碼及Viterbi譯碼算法的基本原理,并對(duì)卷積碼的糾錯(cuò)性能進(jìn)行了理論分析。接著介紹了Viterbi譯碼器各個(gè)模塊實(shí)現(xiàn)的一些經(jīng)典算法,對(duì)這些算法的硬件結(jié)構(gòu)設(shè)計(jì)進(jìn)行優(yōu)化并利用FPGA實(shí)現(xiàn),而后在QuartusⅡ平臺(tái)上對(duì)各模塊的實(shí)現(xiàn)進(jìn)行仿真以及在Matlab平臺(tái)上對(duì)結(jié)果進(jìn)行驗(yàn)證。最后給出Viterbi譯碼模塊應(yīng)用在實(shí)際系統(tǒng)上的誤碼率測試性能結(jié)果。 測試結(jié)果表明,系統(tǒng)的誤碼率達(dá)到了工程標(biāo)準(zhǔn)的要求,從而驗(yàn)證了譯碼器設(shè)計(jì)的可靠性,同時(shí)所設(shè)計(jì)的基于FPGA實(shí)現(xiàn)的全并行Viterbi譯碼器適用于高速數(shù)據(jù)傳輸?shù)膽?yīng)用場合。
上傳時(shí)間: 2013-07-30
上傳用戶:13913148949
本文介紹了如何利用FPGA(FieldProgrammableGateArray)技術(shù)來實(shí)現(xiàn)傳送流特殊信息的處理,其主要內(nèi)容如下:1.介紹了MPEG-2傳送流系統(tǒng)層的語法規(guī)范;2.描述了傳送流特殊信息之間的結(jié)構(gòu)關(guān)系;3.簡要介紹了傳送流復(fù)用的原理和實(shí)現(xiàn)方法;4.詳細(xì)討論了如何用FPGA技術(shù)來實(shí)現(xiàn)對(duì)特殊信息的處理;整個(gè)項(xiàng)目的設(shè)計(jì)采用VHDL作為程序設(shè)計(jì)語言,都是以Xilinx的FPGA芯片及其ISE5.2i作為開發(fā)系統(tǒng)進(jìn)行的。
上傳時(shí)間: 2013-06-11
上傳用戶:410805624
本文提出一種基于PC104嵌入式工業(yè)控制計(jì)算機(jī)與現(xiàn)場可編程門陣列(FPGA)的PCB測試機(jī)的硬件控制系統(tǒng)設(shè)計(jì)方案。方案中設(shè)計(jì)高效高壓控制電路,實(shí)現(xiàn)測試電壓與測試電流的精確數(shù)字控制。選用雙高壓電子開關(guān)形式代替高壓模擬電子開關(guān),大幅度提高測試電壓。采用多電源方式在低控制電壓下實(shí)現(xiàn)對(duì)高壓電子開關(guān)的控制。設(shè)計(jì)高速信號(hào)處理電路對(duì)測試信號(hào)進(jìn)行處理,從硬件上提高系統(tǒng)測試速度。 本設(shè)計(jì)中選用Altera公司的現(xiàn)場可編程器(FPGA)EP1K50,利用EDA設(shè)計(jì)工具Synplify、Modelsim、QuartusⅡ以及Verilog硬件描述語言完成了控制系統(tǒng)的硬件設(shè)計(jì)及調(diào)試,解決了由常規(guī)電路難以實(shí)現(xiàn)的問題。
標(biāo)簽: FPGA 電路板 測試機(jī) 硬件設(shè)計(jì)
上傳時(shí)間: 2013-06-04
上傳用戶:lizhen9880
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1