設(shè)計(jì)流程 在pcb的設(shè)計(jì)中,其實(shí)在正式布線前,還要經(jīng)過(guò)很漫長(zhǎng)的步驟,以下就是主要設(shè)計(jì)的流程: 系統(tǒng)規(guī)格 首先要先規(guī)劃出該電子設(shè)備的各項(xiàng)系統(tǒng)規(guī)格。包含了系統(tǒng)功能,成本限制,大小,運(yùn)作情形等等。 系統(tǒng)功能區(qū)塊圖 接下來(lái)必須要制作出系統(tǒng)的功能方塊圖。方塊間的關(guān)系也必須要標(biāo)示出來(lái)。 將系統(tǒng)分割幾個(gè)pcb 將系統(tǒng)分割數(shù)個(gè)pcb的話,不僅在尺寸上可以縮小,也可以讓系統(tǒng)具有升級(jí)與交換零件的能力。系統(tǒng)功能方塊圖就提供了我們分割的依據(jù)。像是計(jì) 算機(jī)就可以分成主機(jī)板、顯示卡、聲卡、軟盤驅(qū)動(dòng)器和電源等等。 決定使用封裝方法,和各pcb的大小
標(biāo)簽: PCB
上傳時(shí)間: 2013-11-15
上傳用戶:xauthu
第一步,拿到一塊PCB,首先在紙上記錄好所有元?dú)饧男吞?hào),參數(shù),以及位置,尤其是二極管,三機(jī)管的方向,IC缺口的方向。最好用數(shù)碼相機(jī)拍兩張?jiān)獨(dú)饧恢玫恼掌5诙剑鸬羲衅骷⑶覍AD孔里的錫去掉。用酒精將PCB清洗干凈,然后放入掃描儀內(nèi),啟動(dòng)POHTOSHOP,用彩色方式將絲印面掃入,并打印出來(lái)備用。第三步,用水紗紙將TOP LAYER 和BOTTOM LAYER兩層輕微打磨,打磨到銅膜發(fā)亮,放入掃描儀,啟動(dòng)PHOTOSHOP,用彩色方式將兩層分別掃入。注意,PCB在掃描儀內(nèi)擺放一定要橫平樹(shù)直,否則掃描的圖象就無(wú)法使用。第四步,調(diào)整畫布的對(duì)比度,明暗度,使有銅膜的部分和沒(méi)有銅膜的部分對(duì)比強(qiáng)烈,然后將次圖轉(zhuǎn)為黑白色,檢查線條是否清晰,如果不清晰,則重復(fù)本步驟。如果清晰,將圖存為黑白BMP格式文件TOP.BMP和BOT.BMP。第五步,將兩個(gè)BMP格式的文件分別轉(zhuǎn)為PROTEL格式文件,在PROTEL中調(diào)入兩層,如過(guò)兩層的PAD和VIA的位置基本重合,表明前幾個(gè)步驟做的很好,如果有偏差,則重復(fù)第三步。第六,將TOP。BMP轉(zhuǎn)化為TOP。PCB,注意要轉(zhuǎn)化到SILK層,就是黃色的那層,然后你在TOP層描線就是了,并且根據(jù)第二步的圖紙放置器件。畫完后將SILK層刪掉。 第七步,將BOT。BMP轉(zhuǎn)化為BOT。PCB,注意要轉(zhuǎn)化到SILK層,就是黃色的那層,然后你在BOT層描線就是了。畫完后將SILK層刪掉。第八步,在PROTEL中將TOP。PCB和BOT。PCB調(diào)入,合為一個(gè)圖就OK了。第九步,用激光打印機(jī)將TOP LAYER, BOTTOM LAYER分別打印到透明膠片上(1:1的比例),把膠片放到那塊PCB上,比較一下是否有誤,如果沒(méi)錯(cuò),你就大功告成了。
上傳時(shí)間: 2013-11-24
上傳用戶:ynzfm
布線需要考慮的問(wèn)題很多,但是最基本的的還是要做到周密,謹(jǐn)慎。寄生元件危害最大的情況印刷電路板布線產(chǎn)生的主要寄生元件包括:寄生電阻、寄生電容和寄生電感。例如:PCB 的寄生電阻由元件之間的走線形成;電路板上的走線、焊盤和平行走線會(huì)產(chǎn)生寄生電容;寄生電感的產(chǎn)生途徑包括環(huán)路電感、互感和過(guò)孔。當(dāng)將電路原理圖轉(zhuǎn)化為實(shí)際的PCB 時(shí),所有這些寄生元件都可能對(duì)電路的有效性產(chǎn)生干擾。本文將對(duì)最棘手的電路板寄生元件類型— 寄生電容進(jìn)行量化,并提供一個(gè)可清楚看到寄生電容對(duì)電路性能影響的示例。
標(biāo)簽: pcb 布線 經(jīng)驗(yàn)
上傳時(shí)間: 2013-10-13
上傳用戶:563686540
PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過(guò)貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setuppadsstacks
標(biāo)簽: layout design pcb 硬件工程師
上傳時(shí)間: 2013-11-17
上傳用戶:cjf0304
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)......... 2 2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用............ 2 3. 基準(zhǔn)點(diǎn) (光學(xué)點(diǎn)) -for SMD:........... 4 4. 標(biāo)記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項(xiàng) (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設(shè)計(jì)............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時(shí)間: 2013-10-29
上傳用戶:1234xhb
半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場(chǎng)合非常廣泛,圖一是常見(jiàn)的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來(lái)劃分類別,圖一中不同類別的英文縮寫名稱原文為 PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array 雖然半導(dǎo)體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。 從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過(guò)伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請(qǐng)注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過(guò)電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。 圖四是常見(jiàn)的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來(lái)做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過(guò)正向電流時(shí),晶片會(huì)發(fā)光而使LED發(fā)亮,如圖六所示。 半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡(jiǎn)介這兩段的製造程序。
上傳時(shí)間: 2013-11-04
上傳用戶:372825274
電氣人員應(yīng)該具備的最基本知識(shí)
上傳時(shí)間: 2013-10-29
上傳用戶:jkhjkh1982
程序名稱:酷虎網(wǎng)校友錄 V1.0 (商業(yè)版)*(修改版) * 本軟體為商業(yè)軟件,供所有學(xué)校使用,該系統(tǒng)是由 陳寅生 獨(dú)立開(kāi)發(fā)制作,享有 * 版權(quán),受中華人民共和國(guó)法律保護(hù)。所以您可以放心使用,但嚴(yán)禁私自更改版權(quán)。 * 對(duì)此保留一切法律追究權(quán)利。如果可能,請(qǐng)?jiān)谀木W(wǎng)站做上我們的鏈接,希望 * 能給予合作。謝謝! ********************************************************************** * 程序制作:酷虎網(wǎng)KhooSite 網(wǎng)址:http://khoo.tk 論壇:http://bbs.khoo.tk * 程序開(kāi)發(fā)制作人:陳寅生 QQ:114599278 Email:khooit@163.com * 由于本人這段時(shí)間忙,把校友錄進(jìn)行修改,沒(méi)有加入用戶上傳相片功能,請(qǐng)高手們加入吧! 可以聯(lián)系我的QQ:114599278 加了上傳功能不要忘了傳給我哦!!! * ********************************************************************** * 數(shù)據(jù)庫(kù)名稱:khoo_site_data.mdb * 管理登陸: * http://你的地址/adminindex.asp * 管理員:admin * 密碼:114599278 *試用用戶名:陳寅生/密碼114599278 *注意:注冊(cè)用戶的用戶名只能用中文!
上傳時(shí)間: 2015-01-11
上傳用戶:cx111111
線程通信 本 文 我 們 將 在VC++4.1 環(huán) 境 下 介 紹 一 個(gè) 父 進(jìn) 程 和 其 子 進(jìn) 程 的 通 信 實(shí) 例。 在 父 進(jìn) 程Parent 窗 口 中 按 一 下 鼠 標(biāo) 左 鍵, 就 會(huì) 產(chǎn) 生 一 個(gè)Pipe 和 啟 動(dòng) 子 進(jìn) 程Child, 并 從Pipe 一 端 發(fā) 送 信 息, 同 時(shí)Child 啟 動(dòng) 后 會(huì) 創(chuàng) 建 一 個(gè) 工 作 線 程, 專 門 用 來(lái) 從 管 道 的 另 一 端 讀 入 數(shù) 據(jù)。 通 過(guò) 父 進(jìn) 程 菜 單 項(xiàng) 的 控 制 來(lái) 改 變 圖 形 形 狀 參 數(shù), 并 傳 給Child 使 之 在 自 己 的 窗 口 中 繪 出 響 應(yīng) 的 圖 形。 下 面 分 別 就 父 進(jìn) 程Parent 和 子 進(jìn) 程Child 來(lái) 進(jìn) 行 說(shuō) 明。
上傳時(shí)間: 2015-02-26
上傳用戶:hopy
1、方便實(shí)用的報(bào)表引入引出功能,可直接生成Excel表格,也可將Excel文件導(dǎo)入到系統(tǒng)中。 2、嚴(yán)謹(jǐn)?shù)牧鞒躺婕埃奖愎芾硪约翱刂啤?3、靈活的報(bào)表創(chuàng)建和應(yīng)用能力,可制作各種學(xué)生成績(jī)表。 4、具有學(xué)生畢業(yè)處理及結(jié)業(yè)處理功能,可根據(jù)處理結(jié)果生成歷屆畢業(yè)生資料庫(kù)以及結(jié)業(yè)生資料庫(kù),更加具有科學(xué)性。 5、學(xué)生資料詳細(xì),學(xué)生照片可進(jìn)行上傳、放大、保存等;靈活多樣的學(xué)籍變動(dòng)處理,讓您在實(shí)際處理時(shí)得心應(yīng)手。 6、具有組織機(jī)構(gòu)的編輯功能、使用用戶的編輯功能以及數(shù)據(jù)備份和恢復(fù)
標(biāo)簽: 報(bào)表
上傳時(shí)間: 2015-03-13
上傳用戶:chenlong
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1