亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

發(fā)光二極管

  • LOBS邊緣節(jié)點(diǎn)突發(fā)包組裝和光板FPGA實(shí)現(xiàn)

    近年來提出的光突發(fā)交換OBS(Optical.Burst Switching)技術(shù),結(jié)合了光路交換(OCS)與光分組交換(OPS)的優(yōu)點(diǎn),有效支持高突發(fā)、高速率的多種業(yè)務(wù),成為目前研究的熱點(diǎn)和前沿。 本論文圍繞國家“863”計(jì)劃資助課題“光突發(fā)交換關(guān)鍵技術(shù)和試驗(yàn)系統(tǒng)”,主要涉及兩個(gè)方面:LOBS邊緣節(jié)點(diǎn)核心板和光板FPGA的實(shí)現(xiàn)方案,重點(diǎn)關(guān)注于邊緣節(jié)點(diǎn)核心板突發(fā)包組裝算法。 本文第一章首先介紹LOBS網(wǎng)絡(luò)的背景、架構(gòu),分析了LOBS網(wǎng)絡(luò)的關(guān)鍵技術(shù),然后介紹了本論文后續(xù)章節(jié)研究的主要內(nèi)容。 第二章介紹了LOBS邊緣節(jié)點(diǎn)的總體結(jié)構(gòu),主要由核心板和光板組成。核心板包括千兆以太網(wǎng)物理層接入芯片,突發(fā)包組裝FPGA,突發(fā)包調(diào)度FPGA,SDRAM以及背板驅(qū)動(dòng)芯片($2064)等硬件模塊。光板包括$2064,發(fā)射FPGA,接收FPGA,光發(fā)射機(jī),光接收機(jī),CDR等硬件模塊。論文對這些軟硬件資源進(jìn)行了詳細(xì)介紹,重點(diǎn)關(guān)注于各FPGA與其余硬件資源的接口。 第三章闡明了LOBS邊緣節(jié)點(diǎn)FPGA的具體實(shí)現(xiàn)方法,分為核心板突發(fā)包組裝FPGA和光板FPGA兩部分。核心板FPGA對數(shù)據(jù)和描述信息分別存儲,僅對描述信息進(jìn)行處理,提高了組裝效率。在維護(hù)突發(fā)包信息時(shí),實(shí)時(shí)查詢和更新FEC配置表,保證了對FEE狀態(tài)表維護(hù)的靈活性。在讀寫SDRAM時(shí)都采用整頁突發(fā)讀寫模式,對MAC幀整幀一次性寫入,讀取時(shí)采用超前預(yù)讀模式,對SDRAM內(nèi)存的使用采取即時(shí)申請方式,十分靈活高效。光板FPGA分為發(fā)射和接收兩個(gè)方向,主要是將進(jìn)入FPGA的數(shù)據(jù)進(jìn)行同步后按照指定的格式發(fā)送。 第四章總結(jié)了論文的主要內(nèi)容,并對LOBS技術(shù)進(jìn)行展望。本論文組幀算法采用動(dòng)態(tài)組裝參數(shù)表的方法,可以充分支持各種擴(kuò)展,包括自適應(yīng)動(dòng)態(tài)組裝算法。

    標(biāo)簽: LOBS FPGA 節(jié)點(diǎn)

    上傳時(shí)間: 2013-05-26

    上傳用戶:AbuGe

  • 基于FPGA的機(jī)載二次雷達(dá)硬件系統(tǒng)

    二次雷達(dá)(Secondary Surveillance Radar)是民航空中管制(Air Traffic Control)和軍事敵我識別(Identification Friend or Foe)系統(tǒng)中的關(guān)鍵部分,由于這兩個(gè)應(yīng)用領(lǐng)域都要求很高的可靠性和穩(wěn)定性,因此,二次雷達(dá)一直是國內(nèi)外雷達(dá)信號處理領(lǐng)域的研究熱點(diǎn).傳統(tǒng)的機(jī)載二次雷達(dá)應(yīng)答器普遍采用中小規(guī)模集成電路和分立元件設(shè)計(jì),其穩(wěn)定性和可靠性差,實(shí)時(shí)處理能力也很有限,無法完成高密度、大容量的應(yīng)答.針對這些缺陷,本論文提出一種全新的應(yīng)答數(shù)字信號處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件體系結(jié)構(gòu)的特點(diǎn)是可靠性高,集成度高,通用性強(qiáng),適于模塊化設(shè)計(jì),處理速度快,能實(shí)時(shí)處理多個(gè)應(yīng)答信號,以及進(jìn)行置信度分析和生成報(bào)表.此項(xiàng)目中,本文作者主要負(fù)責(zé)FPGA部分硬件設(shè)計(jì).FPGA主要完成雙通道數(shù)據(jù)采集、產(chǎn)生視頻信號和旁瓣抑制信號、計(jì)算當(dāng)前飛機(jī)相對本地接收天線的方位和距離、與DSP實(shí)時(shí)交換數(shù)據(jù)、上傳報(bào)表等功能.論文詳細(xì)分析了接收機(jī)信號處理算法在FPGA中的硬件實(shí)現(xiàn)方案,在提高系統(tǒng)可靠性、堅(jiān)固性以及FPGA資源的合理利用方面做了深入的探討.同時(shí)給出不同層次關(guān)鍵模塊的HDL實(shí)現(xiàn)及其時(shí)序仿真結(jié)果.

    標(biāo)簽: FPGA 機(jī)載 二次雷達(dá) 硬件系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:西伯利亞狼

  • 基于FPGA和DSP技術(shù)的二次雷達(dá)應(yīng)答處理器

    該論文介紹二次雷達(dá)的基本概念、發(fā)展歷史、工作流程和運(yùn)作機(jī)理以及單脈沖二次雷達(dá)的系統(tǒng)原理,并且對傳統(tǒng)的單脈沖二次雷達(dá)應(yīng)答信號處理器的硬件結(jié)構(gòu)進(jìn)行改進(jìn),提出一種全新的應(yīng)答處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件結(jié)構(gòu)的特點(diǎn)是結(jié)構(gòu)靈活,有較強(qiáng)的通用性.該論文圍繞FPGA+DSP這種數(shù)字信號處理的硬件結(jié)構(gòu),闡述了它在單脈沖二次雷達(dá)應(yīng)答數(shù)字信號處理器中的應(yīng)用,使用VHDL語言設(shè)計(jì)FPGA程序,并且給出主要模塊的仿真結(jié)果.FPGA主要完成距離計(jì)數(shù)、方位計(jì)數(shù)、脈沖分解、產(chǎn)生應(yīng)答數(shù)據(jù)送給DSP、與PC104交換報(bào)表等功能.長時(shí)間的成功試驗(yàn)表明,基于FPGA和DSP技術(shù)的二次雷達(dá)應(yīng)答信號處理器在3毫秒內(nèi)可以同時(shí)處理四個(gè)重疊應(yīng)答,計(jì)算所接收的每一個(gè)脈沖的到達(dá)方向,得到真實(shí)脈沖并且給出脈沖置信度.系統(tǒng)達(dá)到了預(yù)期的目的.該課題的另外一個(gè)重要意義是對傳統(tǒng)的二次監(jiān)視雷達(dá)應(yīng)答信號處理器進(jìn)行了改進(jìn),使單脈沖二次雷達(dá)系統(tǒng)的應(yīng)答處理能力在可靠性、穩(wěn)定性和系統(tǒng)精度三個(gè)方面有質(zhì)的飛躍.

    標(biāo)簽: FPGA DSP 二次雷達(dá) 處理器

    上傳時(shí)間: 2013-04-24

    上傳用戶:gokk

  • 二維離散小波變換的FPGA實(shí)現(xiàn)

    小波變換是一種新興的理論,是數(shù)學(xué)發(fā)展史上的重要成果。它無論對數(shù)學(xué)還是對工程應(yīng)用都產(chǎn)生了深遠(yuǎn)的影響。最新的靜態(tài)圖像壓縮標(biāo)準(zhǔn)JPEG2000就以離散小波變換(DWT)作為核心變換算法。 本文首先較為詳細(xì)地分析了小波變換的理論基礎(chǔ),對多分辨率分析、Mallat算法和提升算法做了介紹。然后分析了JPEG2000所采用的小波濾波器,并引入了一個(gè)新的LS97小波。該小波系數(shù)簡單、易于硬件實(shí)現(xiàn),并且與CDF97小波有很好的兼容性,可作為CDF97小波的替代者。使用Matlab對CDF97小波和LS97小波的兼容性做仿真測試,結(jié)果表明這兩個(gè)小波具有幾乎相同的性能。在確定所用的小波后,本文設(shè)計(jì)了二維離散小波變換的硬件結(jié)構(gòu)。設(shè)計(jì)過程中對標(biāo)準(zhǔn)二維小波變換做了優(yōu)化,即將行變換和列變換的歸一化步驟合并計(jì)算,這樣可以減少兩次乘法操作。另外還使用移位加代替乘法,提取移位加中的公共算子等方式來優(yōu)化設(shè)計(jì)。對于邊界數(shù)據(jù)的處理,本文采用了嵌入式對稱延拓技術(shù),不需要額外的緩存,節(jié)約了硬件資源。為提高硬件利用率,本文將LeGall53小波變換和LS97小波變換統(tǒng)一起來,只要一個(gè)控制信號就可實(shí)現(xiàn)兩者之間的轉(zhuǎn)換。本文所提出的結(jié)構(gòu)采用基于行的變換方式,只需要六行中間數(shù)據(jù)即可完成全部行數(shù)據(jù)的小波變換。采用流水線技術(shù)提高了整個(gè)設(shè)計(jì)的運(yùn)行速度。最后也給出了二維離散小波反變換的實(shí)現(xiàn)結(jié)構(gòu)。 在完成硬件結(jié)構(gòu)設(shè)計(jì)的基礎(chǔ)上,使用Verilog硬件描述語言對整個(gè)設(shè)計(jì)進(jìn)行了完全可綜合的RTL級描述,采用同步設(shè)計(jì),提高了可靠性。在Xilinx公司的FPGA開發(fā)軟件ISE6.3i中對正反小波變換做了仿真和實(shí)現(xiàn),結(jié)果表明,本設(shè)計(jì)能高速高精度地完成正反可逆和不可逆小波變換,可以滿足各種實(shí)時(shí)性要求。

    標(biāo)簽: FPGA 二維 離散小 波變換

    上傳時(shí)間: 2013-07-25

    上傳用戶:sn2080395

  • 板級光互連協(xié)議研究與FPGA實(shí)現(xiàn)

    隨著集成電路頻率的提高和多核時(shí)代的到來,傳統(tǒng)的高速電互連技術(shù)面臨著越來越嚴(yán)重的瓶頸問題,而高速下的光互連具有電互連無法比擬的優(yōu)勢,成為未來電互連的理想替代者,也成為科學(xué)研究的熱點(diǎn)問題。目前,由OIF(Optical Intemetworking Forum,光網(wǎng)絡(luò)論壇)論壇提出的甚短距離光互連協(xié)議,主要面向主干網(wǎng),其延遲、功耗、兼容性等都不能滿足板間、芯片間光互連的需要,因此,研究定制一種適用于板級、芯片級的光互連協(xié)議具有非常重要的研究意義。 本論文將協(xié)議功能分為數(shù)據(jù)鏈路層和物理層來設(shè)計(jì),鏈路層功能包括了協(xié)議原語設(shè)計(jì),數(shù)據(jù)幀格式和數(shù)據(jù)傳輸流程設(shè)計(jì),流量控制機(jī)制設(shè)計(jì),協(xié)議通道初始化設(shè)計(jì),錯(cuò)誤檢測機(jī)制設(shè)計(jì)和空閑字符產(chǎn)生、時(shí)鐘補(bǔ)償方式設(shè)計(jì);物理層功能包含了數(shù)據(jù)的串化和解串功能,多通道情況下的綁定功能,數(shù)據(jù)編解碼功能等。 然后,文章采用FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)技術(shù)實(shí)現(xiàn)了定制協(xié)議的單通道模式。重點(diǎn)是數(shù)據(jù)鏈路層的實(shí)現(xiàn),物理層采用定制具備其功能的IP(Intellectual Property,知識產(chǎn)權(quán))——RocketIO來實(shí)現(xiàn)。實(shí)現(xiàn)的過程中,采用了Xilinx公司的ISE(Integrated System Environment,集成開發(fā)環(huán)境)開發(fā)流程,使用的設(shè)計(jì)工具包括:ISE,ModelSim,Synplify Pro,ChipScope等。 最后,本文對實(shí)現(xiàn)的協(xié)議進(jìn)行了軟件仿真和上扳測試,訪真和測試結(jié)果表明,實(shí)現(xiàn)的單通道模式,支持的最高串行頻率達(dá)到3.5GHz,完全滿足了光互連驗(yàn)證系統(tǒng)初期的要求,同時(shí)由RocketIO的高速串行差分口得到的眼圖質(zhì)量良好,表明對物理層IP的定制是成功的。

    標(biāo)簽: FPGA 板級 光互連 協(xié)議研究

    上傳時(shí)間: 2013-06-28

    上傳用戶:guh000

  • 線性光耦HCNR201在正負(fù)電壓測量上的應(yīng)用

    介紹了線性模擬光耦器件HCNR201的基本原理;闡述了利用該芯片對電壓量進(jìn)行隔離測量的測試原理以及硬件電路;給出了試驗(yàn)數(shù)據(jù)以及數(shù)據(jù)處理結(jié)果;證明了改種測試方法的準(zhǔn)確性。關(guān)鍵詞:HCNR

    標(biāo)簽: HCNR 201 線性光耦

    上傳時(shí)間: 2013-07-28

    上傳用戶:pompey

  • LED的調(diào)光原理分析與設(shè)計(jì)實(shí)例

    對于 LED 光源來說,調(diào)光也是比其他熒光燈、節(jié)能燈、高壓 鈉燈等更容易實(shí)現(xiàn),所以更應(yīng)該在各種類型的 LED燈具中加上調(diào)光的功能

    標(biāo)簽: LED 調(diào)光 設(shè)計(jì)實(shí)例

    上傳時(shí)間: 2013-05-17

    上傳用戶:qweqweqwe

  • FPGA可配置端口電路的設(shè)計(jì)

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動(dòng),完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對芯片電路測試設(shè)計(jì)的要求。 4.對于端口電路來講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時(shí)序的仿真。滿足設(shè)計(jì)要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動(dòng)大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動(dòng)大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動(dòng)電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動(dòng)電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動(dòng)電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動(dòng)電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動(dòng)能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時(shí)間: 2013-06-03

    上傳用戶:aa54

  • 用數(shù)碼管與DS18B20設(shè)計(jì)溫度報(bào)警器

    用數(shù)碼管與DS18B20設(shè)計(jì)溫度報(bào)警器,帶仿真圖。

    標(biāo)簽: 18B B20 DS 18

    上傳時(shí)間: 2013-07-30

    上傳用戶:mdrd3080

  • 基于FPGA的數(shù)字視頻監(jiān)控系統(tǒng)的研究

    隨著社會(huì)、科技、經(jīng)濟(jì)的不斷發(fā)展,視頻監(jiān)控技術(shù)因其具有直觀、方便、信息內(nèi)容豐富等特點(diǎn)以及廣闊的應(yīng)用范圍,一直受到業(yè)界的廣泛關(guān)注。而隨著光纖通信技術(shù)的迅速發(fā)展,利用光纖通信技術(shù)實(shí)現(xiàn)視頻監(jiān)控系統(tǒng)的設(shè)計(jì)已成為視頻監(jiān)控技術(shù)發(fā)展的一個(gè)潮流。    本課題探究的數(shù)字視頻監(jiān)控系統(tǒng)支持八路視頻信號和反向數(shù)據(jù)信號的實(shí)時(shí)傳輸,系統(tǒng)主要分為視頻發(fā)送端和視頻接收端兩部分。系統(tǒng)視頻發(fā)送端主要包括視頻處理模塊、反向數(shù)據(jù)處理模塊、FPGA主控處理模塊、光收發(fā)一體模塊,其中FPGA主控處理模塊實(shí)現(xiàn)的主要功能是系統(tǒng)視頻信號傳輸中視頻一次復(fù)接處理以及反向數(shù)據(jù)傳輸中數(shù)據(jù)接收和線路解碼處理等。系統(tǒng)視頻接收端與視頻發(fā)送端的結(jié)構(gòu)是對應(yīng)的,主要功能模塊同樣包括視頻處理模塊、反向數(shù)據(jù)處理模塊、FPGA主控處理模塊、光收發(fā)一體模塊,其中FPGA主控處理模塊實(shí)現(xiàn)的主要功能是系統(tǒng)視頻信號傳輸中視頻二次分接處理以及反向數(shù)據(jù)傳輸中數(shù)據(jù)線路編碼和發(fā)送處理等。    本論文的研究重點(diǎn)是八路視頻信號傳輸中數(shù)字復(fù)分接的設(shè)計(jì)和反向數(shù)據(jù)信號傳輸中線路碼的編解碼設(shè)計(jì)。論文首先對課題研究的數(shù)字視頻監(jiān)控系統(tǒng)的總體設(shè)計(jì)進(jìn)行了詳細(xì)的介紹,給出了各個(gè)功能模塊電路的具體實(shí)現(xiàn)設(shè)計(jì)方案;其次認(rèn)真分析了視頻監(jiān)控系統(tǒng)八路視頻信號傳輸中數(shù)字復(fù)分接的基本原理和實(shí)現(xiàn)方式,討論了系統(tǒng)視頻信號傳輸中數(shù)字復(fù)分接的設(shè)計(jì)思想及實(shí)現(xiàn)方案,給出了視頻信號復(fù)分接的程序設(shè)計(jì)與仿真驗(yàn)證;最后詳細(xì)闡述了視頻監(jiān)控系統(tǒng)反向數(shù)據(jù)信號傳輸中線路碼的選擇及實(shí)現(xiàn)方式,結(jié)合數(shù)據(jù)光纖傳輸?shù)男阅芴攸c(diǎn),選用CMI碼作為反向數(shù)據(jù)傳輸?shù)木€路碼型,討論了系統(tǒng)反向數(shù)據(jù)信號傳輸中CMI編解碼的設(shè)計(jì)思路及實(shí)現(xiàn)方案,給出了數(shù)據(jù)信號CMI編解碼的程序設(shè)計(jì)與仿真驗(yàn)證。    論文的關(guān)鍵部分主要是FPGA主控處理模塊的程序設(shè)計(jì),利用VHDL硬件描述語言完成視頻數(shù)字復(fù)分接和反向數(shù)據(jù)CMI編解碼的程序設(shè)計(jì),并在QuanusII軟件開發(fā)平臺下完成了系統(tǒng)的程序設(shè)計(jì)與仿真驗(yàn)證。

    標(biāo)簽: FPGA 數(shù)字視頻 監(jiān)控系統(tǒng)

    上傳時(shí)間: 2013-05-31

    上傳用戶:fudong911

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩国产小视频在线观看| 国产精品一级| 亚洲国产精品悠悠久久琪琪| 国产精品久久久久毛片软件| 国产精品视频内| 国产精品成人aaaaa网站| 国产精品一区在线观看你懂的| 欧美三区在线观看| 欧美日韩一区二区在线| 欧美日韩另类一区| 欧美色视频日本高清在线观看| 欧美精品国产精品| 国产精品免费在线| 国产精品嫩草99a| 国产在线视频欧美| 亚洲人成网站在线播| 亚洲影院在线| 麻豆国产va免费精品高清在线| 欧美视频一区二区三区四区| 1024成人| 久久这里只有精品视频首页| 国产精品一区久久| 一本色道久久综合亚洲精品婷婷 | 欧美日韩视频一区二区三区| 一色屋精品视频免费看| 亚洲欧美一区二区三区久久| 欧美日韩国产在线看| 在线观看视频亚洲| 欧美一区二区三区四区在线观看地址 | 亚洲欧美国产另类| 亚洲免费人成在线视频观看| 亚洲午夜av在线| 91久久午夜| 国产精品久久久久久一区二区三区| 国产精品视频网址| 黑人操亚洲美女惩罚| ●精品国产综合乱码久久久久| 亚洲国产日韩一区二区| 在线一区二区三区做爰视频网站 | 久久精品中文字幕一区二区三区| 亚洲一区视频在线观看视频| 亚洲自拍偷拍福利| 久久成人av少妇免费| 久久天天狠狠| 欧美日韩福利| 国产精品尤物| 亚洲福利精品| 国产精品日日摸夜夜摸av| 国产一区日韩欧美| 亚洲免费福利视频| 久久不射中文字幕| 欧美gay视频| 国产一区二区三区黄视频| 亚洲精品久久久久中文字幕欢迎你 | aⅴ色国产欧美| 小处雏高清一区二区三区| 免费成人性网站| 久久久午夜视频| 欧美成人亚洲成人| 国产精品xxxxx| 亚洲第一区中文99精品| 亚洲欧美中文日韩v在线观看| 欧美1区3d| 国产精品mm| 最新日韩精品| 久久国产精品电影| 国产精品久久看| 日韩视频第一页| 久久天天综合| 欧美日韩国产小视频| 一区二区三区鲁丝不卡| 老牛影视一区二区三区| 欧美日韩免费精品| 亚洲国产精品一区二区第一页| 亚洲视频在线观看一区| 欧美日韩国产专区| 国产精品欧美激情| 欧美精彩视频一区二区三区| 国产精品免费看片| 99精品久久| 欧美国产亚洲精品久久久8v| 好吊色欧美一区二区三区四区| 中国亚洲黄色| 欧美日韩国产三级| 亚洲精品欧美专区| 欧美精品成人一区二区在线观看| 一色屋精品视频免费看| 乱人伦精品视频在线观看| …久久精品99久久香蕉国产| 中文在线不卡视频| 欧美一区在线直播| 国产日韩av高清| 亚洲欧美一级二级三级| 国产九区一区在线| 欧美在线视频全部完| 国产在线高清精品| 久久在线免费| 另类av导航| 艳女tv在线观看国产一区| 欧美日韩精品免费观看视频| 一区二区欧美国产| 国产欧亚日韩视频| 久久乐国产精品| 国产一区二区三区日韩欧美| 久久久夜夜夜| 中文精品视频| 国产美女一区| 久久亚洲精选| 亚洲美女啪啪| 久久精品麻豆| 亚洲国产欧美不卡在线观看| 久久久99爱| 亚洲国产精品视频一区| 欧美片在线播放| 久久九九国产| 在线观看中文字幕不卡| 欧美日韩成人激情| 欧美一级电影久久| 亚洲国产乱码最新视频| 亚洲一区二区成人| 影音欧美亚洲| 欧美在线free| 影音先锋亚洲视频| 欧美大片在线看| 正在播放日韩| 国产一区二区三区在线观看精品 | 欧美成人亚洲成人| 亚洲片国产一区一级在线观看| 欧美色图麻豆| 欧美专区在线观看一区| 亚洲欧洲在线观看| 国内精品视频一区| 欧美凹凸一区二区三区视频| 亚洲综合精品自拍| 一区二区久久久久| 1024成人网色www| 国产精品h在线观看| 久久精品日产第一区二区| 亚洲精品久久久一区二区三区| 国产精品国产三级国产aⅴ浪潮| 欧美成人免费大片| 久久久国产成人精品| 在线电影国产精品| 国产午夜精品理论片a级探花| 欧美福利视频网站| 你懂的国产精品| 久久久综合网| 久久精品视频网| 一区二区三区高清视频在线观看| 亚洲国产一区在线| 一区二区视频欧美| 好吊色欧美一区二区三区视频| 国产手机视频一区二区| 国产精品自拍网站| 欧美午夜不卡视频| 欧美日韩一区二区三区在线| 欧美精品www| 欧美日韩成人一区二区三区| 欧美大片专区| 欧美日韩一视频区二区| 国产精品久久二区| 欧美午夜在线一二页| 亚洲欧美日韩综合aⅴ视频| 亚洲巨乳在线| 亚洲一区二区三区精品视频| 在线亚洲国产精品网站| 亚洲美女福利视频网站| 在线视频日韩| 欧美一区二区三区久久精品| 久久精品国产亚洲aⅴ| 欧美专区在线| 麻豆成人在线| 欧美激情一区二区三区成人| 欧美激情片在线观看| 欧美日本一道本| 国产精品激情av在线播放| 欧美日韩一区在线播放| 国产精品免费一区二区三区观看 | 亚洲欧洲一区二区在线观看 | 亚洲国产成人久久| 亚洲国产精品久久久久秋霞影院 | 伊甸园精品99久久久久久| 在线观看三级视频欧美| 亚洲成在线观看| av不卡在线看| 欧美一区成人| 欧美凹凸一区二区三区视频| 亚洲高清久久久| 亚洲激情不卡| 亚洲综合欧美| 亚洲一区二区欧美日韩| 久久国产视频网| 免费观看亚洲视频大全| 欧美三区视频| 激情文学综合丁香| 亚洲一区二区三| 亚洲巨乳在线| 亚洲欧美日韩一区在线| 久久精品国产亚洲一区二区三区| 欧美国产精品一区|