·目 錄第一篇 良弓之子,必學為箕(框架) ~禮記.學記~第 1 章 認識應用框架, 141.1 何謂應用框架1.2 框架的起源1.3 框架的分層1.4 框架的「無用之用」效果1.5 框架與OS 之關係:常見的迷思第 2 章 應用框架魅力的泉源:反向溝通, 312.1 前言2.2 認識反向溝通2.3 主
上傳時間: 2013-05-23
上傳用戶:181992417
智能SD卡座規範,智能SD卡又名SIMT卡、NFC TF卡、NFC Micro SD卡,可應用于近場通訊,移動支付領域,目前由銀聯主導推行
標簽: SD卡
上傳時間: 2013-07-17
上傳用戶:515414293
電路仿真不僅應用于電路設計階段,也用于電路故障診斷中。電路仿真結果能夠為建立電路測試診斷知識庫提供重要的參考信息。本文簡要介紹了電路仿真收斂性的相關理論,分析了板級模擬電路直流分析和瞬態分析的仿真收斂性問題,深入探討了電路仿真技術的原理和發展,重點研究了新的電路仿真算法,并將其應用于模擬電路仿真系統中。
上傳時間: 2014-12-23
上傳用戶:hopy
數字通信系統設計關注的一個主要問題是誤碼率(BER)。ADC噪聲對系統BER的影響可以分析得出,但前提是該噪聲須為高斯噪聲。遺憾的是,ADC可能存在非高斯誤碼,簡單分析根本無法預測其對BER的貢獻。在數字示波器等儀表應用中,誤碼率也可能造成問題,尤其是當器件工作于“單發”模式時,或者當器件嘗試捕獲偶爾出現的瞬變脈沖時。誤碼可能被誤解為瞬變脈沖,從而導致錯誤的結果。本指南介紹ADC中可能貢獻誤差率的基本因素,減少問題的辦法,以及BER的測量方法。
上傳時間: 2014-01-01
上傳用戶:banlangen
功能簡介 虛儀聲卡萬用儀是一個功能強大的基于個人電腦的虛擬儀器。它由聲卡實時雙蹤示波器、聲卡實時雙蹤頻譜分析儀和聲卡雙蹤信號發生器組成,這三種儀器可同時使用。本儀器內含一個獨特設計的專門適用于聲卡信號采集的算法,它能連續監視輸入信號,只有當輸入信號滿足觸發條件時,才采集一幀數據,即先觸發后采集,因而不會錯過任何觸發事件。這與同類儀器中常用的先采集一長段數據,然后再在其中尋找觸發點的方式,即先采集后觸發,截然不同。因此本儀器能達到每秒50幀的快速屏幕刷新率,從而實現了真正的實時信號采集、分析和顯示。本儀器還支持各種復雜的觸發方式包括超前觸發和延遲觸發。 虛儀聲卡萬用儀發揮了以電腦屏幕作為顯示的虛擬儀器的優點,支持圖形顯示的放大和滾動,并將屏幕的絕大部分面積用于數據顯示,使您能夠深入研究被測信號的任何細節。而市面上有些同類儀器則在人機界面上過分追求“形”似,將傳統儀器的面板簡單地模擬到電腦屏幕上,占用了大量寶貴的屏幕資源,僅留下較小面積供數據顯示用。 虛儀聲卡萬用儀提供了一套完整的信號測試與分析功能,包括:雙蹤波形、波形相加、波形相減、李莎如圖、電壓表、瞬態信號捕捉、RMS絕對幅度譜、相對幅度譜、八度分析(1/1、1/3、1/6、1/12、1/24)、THD、THD+N、SNR、SINAD、頻率響應、阻抗測試、相位譜、自相關函數、互相關函數、函數發生器、任意波形發生器、白噪聲發生器、粉紅噪聲發生器、多音合成發生器和掃頻信號發生器等。 虛儀聲卡萬用儀將采集到的數據和分析后的數據保存為標準的WAV波形文件或TXT文本文件。它也支持WAV波形文件的輸入和BMP圖像文件的輸出和打印。支持24比特采樣分辨率。支持WAV波形文件的合并和數據抽取。
上傳時間: 2013-10-25
上傳用戶:silenthink
摘要:對LDO線性穩壓器關鍵技術進行了分析,重點分析了LDO穩壓器的穩定性問題,在此基礎上提出了一種新型的動態頻率補償電路,利用MOS管的開關電阻、寄生電容等構成的電阻電容網絡,通過采樣負載電流而改變MOS開關管的工作點或工作狀態,即改變開關電阻、寄生電容的值,從而實現動態的頻率補償。與傳統方法相比,該電路大大提高了系統的瞬態響應性能。 關鍵詞:LDo;穩定性;ESR;動態頻率補償
上傳時間: 2013-11-14
上傳用戶:gtf1207
2-1 何謂測量放大電路?對其基本要求是什么? 在測量控制系統中,用來放大傳感器輸出的微弱電壓,電流或電荷信號的放大電路稱為測量放大電路,亦稱儀用放大電路。對其基本要求是:①輸入阻抗應與傳感器輸出阻抗相匹配;②一定的放大倍數和穩定的增益;③低噪聲;④低的輸入失調電壓和輸入失調電流以及低的漂移;⑤足夠的帶寬和轉換速率(無畸變的放大瞬態信號);⑥高輸入共模范圍(如達幾百伏)和高共模抑制比;⑦可調的閉環增益;⑧線性好、精度高;⑨成本低。 2-2 圖2-2a所示斬波穩零放大電路中,為什么采用高、低頻兩個通道,即R3、C3組成的高頻通道和調制、解調、交流放大器組成的低頻通道? 采用高頻通道是為了使斬波穩零放大電路能在較寬的頻率范圍內工作,而采用低頻通道則能對微弱的直流或緩慢變化的信號進行低漂移和高精度的放大。 2-3 請參照圖2-3,根據手冊中LF347和CD4066的連接圖(即引腳圖),將集成運算放大器LF347和集成模擬開關CD4066接成自動調零放大電路。 LF347和CD4066接成的自動調零放大電路如圖X2-1。
標簽: 信號放大電路
上傳時間: 2013-10-09
上傳用戶:ysjing
PCB Layout Rule Rev1.70, 規範內容如附件所示, 其中分為: (1) ”PCB LAYOUT 基本規範”:為R&D Layout時必須遵守的事項, 否則SMT,DIP,裁板時無法生產. (2) “錫偷LAYOUT RULE建議規範”: 加適合的錫偷可降低短路及錫球. (3) “PCB LAYOUT 建議規範”:為製造單位為提高量產良率,建議R&D在design階段即加入PCB Layout. (4) ”零件選用建議規範”: Connector零件在未來應用逐漸廣泛, 又是SMT生產時是偏移及置件不良的主因,故製造希望R&D及採購在購買異形零件時能顧慮製造的需求, 提高自動置件的比例.
上傳時間: 2013-10-28
上傳用戶:zhtzht
Pspice教程課程內容:在這個教程中,我們沒有提到關于網絡表中的Pspice 的網絡表文件輸出,有關內容將會在后面提到!而且我想對大家提個建議:就是我們不要只看波形好不好,而是要學會分析,分析不是分析的波形,而是學會分析數據,找出自己設計中出現的問題!有時候大家可能會看到,其實電路并沒有錯,只是有時候我們的仿真設置出了問題,需要修改。有時候是電路的參數設計的不合理,也可能導致一些莫明的錯誤!我覺得大家做一個分析后自己看看OutFile文件!點,就可以看到詳細的情況了!基本的分析內容:1.直流分析2.交流分析3.參數分析4.瞬態分析進階分析內容:1. 最壞情況分析.2. 蒙特卡洛分析3. 溫度分析4. 噪聲分析5. 傅利葉分析6. 靜態直注工作點分析數字電路設計部分淺談附錄A: 關于Simulation Setting的簡介附錄B: 關于測量函數的簡介附錄C:關于信號源的簡介
上傳時間: 2014-12-24
上傳用戶:plsee
現代的電子設計和芯片制造技術正在飛速發展,電子產品的復雜度、時鐘和總線頻率等等都呈快速上升趨勢,但系統的電壓卻不斷在減小,所有的這一切加上產品投放市場的時間要求給設計師帶來了前所未有的巨大壓力。要想保證產品的一次性成功就必須能預見設計中可能出現的各種問題,并及時給出合理的解決方案,對于高速的數字電路來說,最令人頭大的莫過于如何確保瞬時跳變的數字信號通過較長的一段傳輸線,還能完整地被接收,并保證良好的電磁兼容性,這就是目前頗受關注的信號完整性(SI)問題。本章就是圍繞信號完整性的問題,讓大家對高速電路有個基本的認識,并介紹一些相關的基本概念。 第一章 高速數字電路概述.....................................................................................51.1 何為高速電路...............................................................................................51.2 高速帶來的問題及設計流程剖析...............................................................61.3 相關的一些基本概念...................................................................................8第二章 傳輸線理論...............................................................................................122.1 分布式系統和集總電路.............................................................................122.2 傳輸線的RLCG 模型和電報方程...............................................................132.3 傳輸線的特征阻抗.....................................................................................142.3.1 特性阻抗的本質.................................................................................142.3.2 特征阻抗相關計算.............................................................................152.3.3 特性阻抗對信號完整性的影響.........................................................172.4 傳輸線電報方程及推導.............................................................................182.5 趨膚效應和集束效應.................................................................................232.6 信號的反射.................................................................................................252.6.1 反射機理和電報方程.........................................................................252.6.2 反射導致信號的失真問題.................................................................302.6.2.1 過沖和下沖.....................................................................................302.6.2.2 振蕩:.............................................................................................312.6.3 反射的抑制和匹配.............................................................................342.6.3.1 串行匹配.........................................................................................352.6.3.1 并行匹配.........................................................................................362.6.3.3 差分線的匹配.................................................................................392.6.3.4 多負載的匹配.................................................................................41第三章 串擾的分析...............................................................................................423.1 串擾的基本概念.........................................................................................423.2 前向串擾和后向串擾.................................................................................433.3 后向串擾的反射.........................................................................................463.4 后向串擾的飽和.........................................................................................463.5 共模和差模電流對串擾的影響.................................................................483.6 連接器的串擾問題.....................................................................................513.7 串擾的具體計算.........................................................................................543.8 避免串擾的措施.........................................................................................57第四章 EMI 抑制....................................................................................................604.1 EMI/EMC 的基本概念..................................................................................604.2 EMI 的產生..................................................................................................614.2.1 電壓瞬變.............................................................................................614.2.2 信號的回流.........................................................................................624.2.3 共模和差摸EMI ..................................................................................634.3 EMI 的控制..................................................................................................654.3.1 屏蔽.....................................................................................................654.3.1.1 電場屏蔽.........................................................................................654.3.1.2 磁場屏蔽.........................................................................................674.3.1.3 電磁場屏蔽.....................................................................................674.3.1.4 電磁屏蔽體和屏蔽效率.................................................................684.3.2 濾波.....................................................................................................714.3.2.1 去耦電容.........................................................................................714.3.2.3 磁性元件.........................................................................................734.3.3 接地.....................................................................................................744.4 PCB 設計中的EMI.......................................................................................754.4.1 傳輸線RLC 參數和EMI ........................................................................764.4.2 疊層設計抑制EMI ..............................................................................774.4.3 電容和接地過孔對回流的作用.........................................................784.4.4 布局和走線規則.................................................................................79第五章 電源完整性理論基礎...............................................................................825.1 電源噪聲的起因及危害.............................................................................825.2 電源阻抗設計.............................................................................................855.3 同步開關噪聲分析.....................................................................................875.3.1 芯片內部開關噪聲.............................................................................885.3.2 芯片外部開關噪聲.............................................................................895.3.3 等效電感衡量SSN ..............................................................................905.4 旁路電容的特性和應用.............................................................................925.4.1 電容的頻率特性.................................................................................935.4.3 電容的介質和封裝影響.....................................................................955.4.3 電容并聯特性及反諧振.....................................................................955.4.4 如何選擇電容.....................................................................................975.4.5 電容的擺放及Layout ........................................................................99第六章 系統時序.................................................................................................1006.1 普通時序系統...........................................................................................1006.1.1 時序參數的確定...............................................................................1016.1.2 時序約束條件...................................................................................1066.2 源同步時序系統.......................................................................................1086.2.1 源同步系統的基本結構...................................................................1096.2.2 源同步時序要求...............................................................................110第七章 IBIS 模型................................................................................................1137.1 IBIS 模型的由來...................................................................................... 1137.2 IBIS 與SPICE 的比較.............................................................................. 1137.3 IBIS 模型的構成...................................................................................... 1157.4 建立IBIS 模型......................................................................................... 1187.4 使用IBIS 模型......................................................................................... 1197.5 IBIS 相關工具及鏈接..............................................................................120第八章 高速設計理論在實際中的運用.............................................................1228.1 疊層設計方案...........................................................................................1228.2 過孔對信號傳輸的影響...........................................................................1278.3 一般布局規則...........................................................................................1298.4 接地技術...................................................................................................1308.5 PCB 走線策略............................................................................................134
標簽: 信號完整性
上傳時間: 2014-05-15
上傳用戶:dudu1210004