本文以Turbo碼編譯碼器的FPGA實現為目標,對Turbo碼的編譯碼算法和用硬件語言將其實現進行了深入的研究。 首先,在理論上對Turbo碼的編譯碼原理進行了介紹,確定了Max-log-MAF算法的譯碼算法,結合CCSDS標準,在實現編碼器時,針對標準中給定的幀長、碼率與交織算法,以及偽隨機序列模塊與幀同步模塊,提出了相應解決方案;而在相應的譯碼器設計中,采用了FPGA設計中“自上而下”的設計方法,權衡硬件實現復雜度與處理時延等因素,優先考慮面積因素,提高元件的重復利用率和降低電路復雜度,來實現Turbo碼的Max-log-MAP算法譯碼。把整個系統分割成不同的功能模塊,分別闡述了實現過程。 然后,基于Verilog HDL 設計出12位固點數據的Turbo編譯碼器以及仿真驗證平臺,與用Matlab語言設計的相同指標的浮點數據譯碼器進行性能比較,得到該設計的功能驗證。 最后,研究了Tuxbo碼譯碼器幾項最新技術,如滑動窗譯碼,歸一化處理,停止迭代技術結合流水線電路設計,將改進后的譯碼器與先前設計的譯碼器分別在ISE開發環境中針對目標器件xilinx Virtex-Ⅱ500進行電路綜合,證實了這些改進技術能有效地提高譯碼器的吞吐量,減少譯碼時延和存儲器面積從而降低功耗。
上傳時間: 2013-04-24
上傳用戶:haohaoxuexi
光纖水聽器自問世以來,在巨大的軍事價值和民用價值推動下得到了迅速發展,已逐漸從實驗室研究階段走向工程應用。同時隨著光纖水聽器的不斷發展,對水聲信號的檢測技術以及數字處理能力也提出了新的要求。論文在此背景下開展了一系列研究工作,并提出了利用FPGA(Field ProgrammableGate Array,現場可編程門陣列)實現光纖3×3耦合器解調算法的新思路。 目前干涉型光纖水聽器的解調一般采用PGC(Phase Generated Carrier,相位生成載波技術)技術和基于3×3光纖耦合器干涉的解調技術。PGC技術在解調過程中引入了載波信號,它對采樣率,激光器等的要求都較高,因此我們把目光投向3×3耦合器解調技術,文中對其解調原理進行了闡述,對采樣率的確定進行了討論,并對3×3耦合器三路輸出不對稱的情況進行了分析,最后在本文的結論部分提出了基于3×3耦合器解調的改良方案。 目前,光纖信號數字化解調的硬件實現采用DSP(Digital Signal Process,可編程數字信號處理器)信號處理機,與之相比,FPGA解調具有速度快、資源占用少、易于擴展等優勢。本文對FPGA與DSP、ASIC(application-specificintegrated circuit,專用集成電路)實現方案進行了對比,分析了適合利用FPGA實現的算法所應具備的特征;介紹了3×3耦合器解調算法中各個模塊的設計情況;分析了系統的工作情況,硬件的構造及芯片的選擇,最后驗證了利用FPGA可以實現3×3耦合器解調算法。
上傳時間: 2013-07-03
上傳用戶:love1314
圖像采集是數字化圖像處理的第一步,開發圖像采集平臺是視覺系統開發的基礎。視覺檢測的速度是視覺檢測要解決的關鍵技術之一,也是專用圖像處理系統設計所要完成的首要目標
標簽: 高速圖像采集
上傳時間: 2013-04-24
上傳用戶:waitingfy
現場可編程門陣列(FPGA)是一種現場可編程專用集成電路,它將門陣列的通用結構與現場可編程的特性結合于一體,如今,FPGA系列器件已成為最受歡迎的器件之一。隨著FPGA器件的廣泛應用,它在數字系統中的作用日益變得重要,它所要求的準確性也變得更高。因此,對FPGA器件的故障測試和故障診斷方法進行更全面的研究具有重要意義。隨著FPGA器件的迅速發展,FPGA的密度和復雜程度也越來越高,使大量的故障難以使用傳統方法進行測試,所以人們把視線轉向了可測性設計(DFT)問題。可測性設計的提出為解決測試問題開辟了新的有效途徑,而邊界掃描測試方法是其中一個重要的技術。 本文對FPGA的故障模型及其測試技術和邊界掃描測試的相關理論與方法進行了詳細的探討,給出了利用布爾矩陣理論建立的邊界掃描測試過程的數學描述和數學模型。論文中首先討論邊界掃描測試中的測試優化問題,總結解決兩類優化問題的現有算法,分別對它們的優缺點進行了對比,進而提出對兩種現有算法的改進思想,并且比較了改進前后優化算法的性能。另外,本文還對FPGA連線資源中基于邊界掃描測試技術的自適應完備診斷算法進行了深入研究。在研究過程中,本文基于自適應完備診斷的思想對原有自適應診斷算法的性能進行了分析,并將獨立測試集和測試矩陣的概念引入原有自適應診斷算法中,使改進后的優化算法能夠簡化原算法的實現過程,并實現完備診斷的目標。最后利用測試仿真模型證明了優化算法能夠更有效地實現完備診斷的目標,在緊湊性指標與測試復雜性方面比現在算法均有所改進,實現了算法的優化。
上傳時間: 2013-06-30
上傳用戶:不挑食的老鼠
在VTS(Vessel Tramc Services船舶交管系統)系統中,雷達信號的處理器的能力己成為制約雷達目標錄取、跟蹤處理能力和可靠性以及整個VTS系統工作的主要因素。隨著區域性VTS的建立,要求將雷達信號以最高的質量和最低的代價遠距離傳輸,而達到這一要求的關鍵技術環節一雷達信息的壓縮處理也將受到雷達信號預處理系統的影響。 因此,研究更有效的VTS雷達信號預處理系統是一項很有價值和實際意義的工作。本文是在前人研究成果的基礎上,面向實際應用的需求,主要研究VTS雷達信號預處理算法的設計方法和實現手段,設計完成了一個數字化的雷達原始信號實時采集與處理系統。 本設計主要包括雷達信號的采集、雜波抑制處理以及與DSP芯片的信號傳輸。在硬件結構上,本設計采用FPGA完成信號的采集、CFAR處理和雷達信號檢測器的設計,將大量的以前需要由DSP芯片來完成的算法移植到FPGA中實現,大大減輕了DSP芯片的工作壓力,也減小了系統的體積。 在算法研究中,設計中重點討論了雜波的抑制方法和目標的檢測方法。本文在研究了大量現有的雷達信號雜波抑制及信號檢測的算法的基礎上,比較了各種算法的優劣,最終選擇了一種適合本次設計要求的CFAR算法和雙極點濾波雷達信號檢測器在FPGA中實現。 論文中對設計中所采用的方法給出了理論分析、試驗仿真結果和試驗實際調試結果。通過本文所述的設計和實驗,本文設計的雷達信號預處理系統對雷達視頻信號的采集與傳輸都有很好的效果,所選用的雜波處理算法對雷達雜波、雨雪雜波和陸地回波都具有較好的抑制作用,能有效地處理雷達雜波中的尖峰成分,使信噪比得到較大改善。
上傳時間: 2013-04-24
上傳用戶:pei5
交流電源供電方式正在由集中式向分布式、全功能式發展,而實現分布式電源的核心就是模塊的并聯技術。多臺逆變器并聯可以實現大容量供電和冗余供電,可大大提高系統的靈活性,使電源系統的體積重量大為降低,同時其主開關器件的電流應力也可大大減少,從根本上提高了可靠性、降低成本和提高功率密度。本文主要研究逆變器并聯技術。 本文首先對電壓、電流雙閉環逆變器控制系統進行了研究。通過對傳遞函數的分析,得到了基于等效輸出阻抗的雙閉環控制的逆變器并聯系統模型。在分析逆變器模型的基礎上設計了各控制器參數,并通過MATLAB仿真進行了驗證。根據上述模型,分析了逆變器并聯的環流特性,以及基于有功和無功功率的并聯控制方案。 隨著電子技術的不斷發展,FPGA技術正在越來越多地用于工程實踐中。本文在研究SPWM控制技術的基礎上,應用FPGA芯片EP1C12Q240C8實現了SPWM數字控制器,用于多模塊逆變器并聯控制系統。文中給出了仿真結果和芯片的測試結果。 基于FPGA的三相逆變器并聯數字控制器的研究具有現實意義,設計具有創新性。仿真和芯片的初步測試結果表明:本文設計的基于FPGA的逆變器并聯數字控制器能夠滿足逆變器并聯系統的要求。
上傳時間: 2013-08-05
上傳用戶:ccclll
本文主要對數字下變頻器的FPGA實現方法進行了研究分析,重點完成了其主要模塊的設計驗證,最后進行了初步的系統級驗證。目標任務是利用FPGA實現一個單通道專用數字下變頻芯片,以目前得到廣泛應用的、代表單通道DDC器件領先水平的產品——美國Intersil公司的HSP50214B為設計目標,在整體結構和一些參數上參考了該芯片的設計。 本文在深入學習軟件無線電理論基礎、數字信號處理的相關等相關知識的基礎上,分析研究了基于FPGA的軟件無線電數字下變頻技術實現方法,設計實現的主要工作是設定整體系統方案、進行模塊劃分和接口定義;對各個設計中主要的相關算法進行分析比較,確定模塊的實現方式;運用FPGA的設計方法,完成數字下變頻器中NCO、CIC積分梳狀濾波抽取器和FIR濾波器等關鍵模塊分析設計、及其仿真等;最后在Altera公司的StratixII EP2S60的專用開發板上進行系統的初步調試與測試。由于系統的復雜性、時間和個人精力等因素,本文完成了模塊的邏輯設計及仿真驗證,系統總體的整合、仿真驗證還未徹底完成。但是已經得到驗證結果表明,此次的設計結構和思想是正確的,本人下一步需要做的工作就是完成系統整體的仿真和驗證,并將其功能加以完善。
上傳時間: 2013-04-24
上傳用戶:sunjet
軟件無線電是無線電領域研究的熱點。現階段限于硬件的發展水平,大多采用寬帶中頻帶通采樣數字化結構,數字中頻技術就成為實現該結構的關鍵技術。目前FPGA器件在數字信號處理技術的實現方面發揮著越來越重要的作用。本文目的正是要把這兩者相結合,使數字中頻處理在FPGA中得到實現,滿足具體的應用要求。 首先,對軟件無線電體系和數字中頻處理結構進行了研究;其次,在信號采樣理論、多速率數字信號處理理論、濾波器設計理論、FPGA硬件數字算法等理論的基礎上,結合本文的應用需要,提出了適合于FPGA實現的數字化中頻處理的系統方案:采用多相結構來高效的實現抽取,并用FIR濾波器作為低通抗混疊濾波器來實現6倍抽取的抗混疊濾波。對系統進行了Matlab仿真,以驗證系統方案的可行性。再次,具體通過Vefilog編程在FPGA中硬件實現該數字中頻系統。其中包括混頻器模塊、抽取濾波器模塊、信號產生器模塊。 最后對該系統進行了軟件仿真和硬件功能驗證,結果表明數字中頻系統性能達到了設計要求。
上傳時間: 2013-07-26
上傳用戶:zhouli
體視攝像顯示技術的研究以應用于微創傷外科的光電醫療儀器——三維電視內窺鏡的開發與研制為背景,設計研究一種基于FPGA技術的立體顯示系統,以滿足三維立體內窺鏡、戰場立體觀察系統和立體電影等設備的技術要求。 主要研究內容是對體視攝像顯示系統的進行硬件電路設計、VerilogHDL 語言的軟件編程、并采用MCU(Micro Control IJnit)的I
上傳時間: 2013-05-30
上傳用戶:壞天使kk
圖像增強技術是數字圖像處理領域中的一項重要內容,隨著數字圖像處理應用領域的不斷擴大,快速、實時圖像處理技術成為研究的熱點。超大規模集成電路技術的飛速發展為數字圖像實時處理技術提供了硬件基礎,尤其是FPGA(Field Programmable Gate Array,現場可編程門陣列)憑借其高速并行、可重配置的架構和基于查找表的獨特結構等優點使得在數字信號處理領域的應用持續上升。國內外,越來越多的實時圖像處理應用逐漸轉向FPGA平臺。 本文基于FPGA的圖像增強技術研究主要是針對空間域方法,這種方法是指在空間域內直接對像素灰度值進行運算處理,算法簡單并且存在并行性,非常適合于用硬件實現。FPGA可以靈活地實現并行、實時處理圖像數據,正是利用這一特點,本文提出了一種基于FPGA的圖像增強處理系統設計。該系統采用SOPC技術,完成圖像增強處理。文中給出了系統設計思路,并分析了該系統的結構及功能實現,說明了系統實現過程。其硬件平臺的核心部分是Altera公司Stratix系列的.FPGA EPlS40芯片,采用自頂向下的設計方法構造圖像增強處理功能模塊,利用硬件描述語言vHDL對圖像增強模塊進行電路描述,并進行設計優化、仿真,在生成系統配置文件后加載到FPGA上進行板級調試。完成了基于FPGA的圖像增強算法模塊的設計,重點設計實現了點運算增強處理模塊、中值濾波器模塊,并對中值濾波器進行了改進設計實現,采用FPGA完成了對圖像增強算法的硬件加速。
上傳時間: 2013-06-16
上傳用戶:songrui