PIC單片機實用教程-基礎篇 詳細介紹了PIC單片機硬件結構和基于硬件結構的應用原理
上傳時間: 2013-06-11
上傳用戶:emouse
軟件無線電(Software Defined Radio)是無線通信系統收發信機的發展方向,它使得通信系統的設計者可以將主要精力集中到收發機的數字處理上,而不必過多關注電路實現。在進行數字處理時,常用的方案包括現場可編程門陣列(FPGA)、數字信號處理器(DSP)和專用集成電路(ASIC)。FPGA以其相對較低的功耗和相對較低廉的成本,成為許多通信系統的首先方案。正是在這樣的前提下,本課題結合軟件無線電技術,研究并實現基于FPGA的數字收發信機。 @@ 本論文主要研究了發射機和接收機的結構和相關的硬件實現問題。首先,從理論上對發射機和接收機結構進行研究,找到收發信機設計中關鍵問題。其次,在理論上有深刻認識的基礎上,以FPGA為手段,將反饋控制算法、反饋補償算法和前饋補償算法落實到硬件電路上。同步一直是數字通信系統中的關鍵問題,它也是本文的研究重點。本文在研究了已有各種同步方法的基礎上,設計了一種新的同步方法和相應的接收機結構,并以硬件電路將其實現。最后,針對所設計的硬件系統,本文還進行了充分的硬件系統測試。硬件測試的各項數據結果表明系統設計方案是可行的,基本實現了數字中頻收發機系統的設計要求。 @@ 本文中發射機系統是以Altera公司EP2C70F672C6為硬件平臺,接收機系統以Altera公司EP2S180F1020C3為硬件平臺。收發系統均是在Ouartus Ⅱ 8.0環境下,通過編寫Verilog HDL代碼和調用Altera IP core加以實現。在將設計方案落實到硬件電路實現之前,各種算法均使用MATLAB進行原理仿真,并在MATLAB仿真得到正確結果的基礎上,使用Quartus Ⅱ 8.0中的功能仿真工具和時序仿真工具進行了前仿真和后仿真。所有仿真結果無誤后,可下載至硬件平臺進行調試,通過Quartus Ⅱ 8.0中集成的SignalTap邏輯分析儀,可以實時觀察電路中各點信號的變化情況,并結合示波器和頻譜儀,得到硬件測試結果。 @@關鍵詞:SDR;數字收發機;FPGA;載波同步;符號同步
上傳時間: 2013-04-24
上傳用戶:diaorunze
工程機械監控系統是利用計算機技術、現場總線技術、無線通信技術以及衛星定位技術對工程機械的運行狀態、位置等進行監測,是一個既復雜又龐大的系統,涉及的領域廣,而且由于其工作環境的特殊性,對系統的安全性、穩定性要求特別高。現在隨著嵌入式技術的不斷成熟與發展,高可靠性、小型化、人性化、網絡化和智能化將是其發展方向。 本文采用底層單元控制系統、車載監控系統和遠程監控系統三級網絡總體結構,對起重機底層安全控制單元進行監控。在底層單元中引入CAN總線,研究基于CAN總線協議的Hilon A協議實現底層各單元的通信。中間層以S3C2410和Linux為核心,融合嵌入式技術,開發Qt.Embedded界面,對實時采集起重機的吊重、風速、仰角信號狀態參數,以及通過計算比較判斷是否發生異常的狀態進行顯示。最后研究了GPRS網絡,完成遠程數據傳輸和遠程終端監控的通訊。 文中詳細介紹了系統的各部分硬件設計,結合硬件平臺實現了Linux操作系統的移植、引導加載程序BootLoader,構建了根文件系統。結合Linux操作系統平臺,實現了CAN總線通信、GPRS通訊、PPP腳本撥號、Socket網絡編程、LCD幀緩沖顯示設備Framebuffer、觸摸屏、A/D轉換器驅動程序的開發,并通過嵌入式圖形用戶Qt/Embedded在嵌入式Linux平臺上的移植,開發了友好的人機交互界面。
上傳時間: 2013-06-30
上傳用戶:康郎
智能電表、水表、煤/燃氣表、熱量表等大量地出現在人們的生活中,同時這些儀表的抄錄工作變得越來越煩瑣,工作量大,工作效率低,不僅給用戶帶來不便,而且會存在漏抄、誤抄、估抄的現象。隨著電子技術、通信技術和計算機技術的飛速發展,人工抄表已經逐步被自動抄表所代替。 集中器是一個數據集中處理器,是多對象自動抄表系統的通信橋梁,負責對各智能表的數據進行采集、存儲和管理,及時有效地向上位機傳輸數據并執行上位機發送的指令。提高多對象集中器數據處理能力,有效完成上下行通信是多對象自動抄表系統AMRS(Automation Meter Reading System)目前需要解決的關鍵問題。 本文針對多對象集中器這樣一個較復雜的通信與控制系統,提出采用32位的高性能嵌入式微處理器。32位ARM9微處理器處理速度快、硬件性能高、低功耗、低成本,集成了相當多的硬件資源,硬件的擴展和設計大大簡化,ARM9(S3C2410)為工業級芯片,抗干擾能力強,能夠適應運行現場的較惡劣環境,8/16位微控制器運算能力有限,對于較復雜的通信與控制算法難以順利完成;硬件平臺依賴性強,不利于軟件的開發、升級與移植;在缺乏多任務調度機制的情況下,應用軟件不僅實現難度大,且可靠性難以保證。 本文首先對多對象遠程抄表系統的總體結構進行研究,主要研究了多對象遠程抄表系統中集中器的軟件和硬件實現,對硬件資源進行了外圍擴展,對S3C2410微處理器芯片的外圍硬件進行了擴展設計,使之具備了滿足使用需求的最小系統硬件資源,包括時鐘、復位、電源、外圍存儲、LCD、RS-485通信模塊、CAN通信模塊等電路設計。實時時鐘為多對象集中器定時抄表提供時間標準;電源電路為多對象集中器系統提供穩定電源;看門狗電路的設計保證多對象集中器系統可靠運行,防止系統死機;數據存儲器主要用于存儲參數、變量、集中器自身的參數,負責智能表的參數以及智能表用量等。上行通道即多對象集中器與上位機之間的通信線路,采用CAN現場總線進行通信;下行通道即多對象集中器與智能表之間的通信,采用RS-485總線進行通信。軟件設計上,主要針對多對象集中器的數據存儲功能和串行通訊功能進行程序編寫。基于ARM的多對象遠程抄表系統集中器可以實現多對象遠程抄表,提高了數據處理能力,有效完成了上下行通信,可靠性強,穩定性高,結構簡單。
上傳時間: 2013-06-07
上傳用戶:heminhao
隨著計算機技術的不斷發展,嵌入式系統以其功能強大、可靠性高、體積小、功耗低等諸多優點,適應了社會信息化、網絡化、智能化的發展需求,比一般的通用PC系統具備更大的優越性,在各行業領域內獲得了廣泛的應用。GPS定位導航技術與計算機技術的融合在近幾年來現代信息通信領域內發展迅速。 目前,GPS定位導航技術主要應用于大地測量與車輛定位領域,個人應用方面相對較欠缺。因此,發展應用于個人的手持GPS定位導航系統擁有廣泛的市場空間。鑒于這種情況,本文設計開發了一款基于ARM處理器與GPS接收模塊的手持定位導航系統,系統通過采用功能強大、成本低廉的嵌入式Linux操作系統,充分發揮ARM處理器的高性能低功耗特點,提升了系統特性。 論文的主要內容: 1.分析了GPS定位導航技術的發展現狀和基本原理,研究了如何實現基于ARM處理器定位導航系統的設計方案。在此基礎上,建立了滿足手持定位導航系統功能需求的軟、硬件平臺,包括硬件平臺中各模塊的組成與連接,以及軟件平臺中系統啟動代碼、操作系統的移植,文件系統的制作。 2.設計實現了GPS模塊與ARM處理器的通信功能、電子地圖的顯示功能、人機交互的控制功能。各功能模塊在設計中包括了接口和外設的驅動程序,以及應用程序兩部分。通信功能模塊中,GPS模塊實時接收GPS定位衛星數據,并通過RS-232接口向處理器傳輸數據;電子地圖顯示以及人機交互的功能模塊中,使用MiniGUI圖形用戶界面支持系統,實現了在LCD觸摸屏上顯示電子地圖以及基本定位導航控制等人機交互的功能。 3.測試了系統各模塊的功能,給出了系統的實現結果,根據測試結果分析了系統設計中的不足,并提出了對系統未來改進目標的設想。
上傳時間: 2013-04-24
上傳用戶:huangping588
無線傳感器網絡是一項融合計算機技術、半導體技術、通信技術、傳感器技術等的新興技術,它在軍事、工業、農業、建筑、醫療、交通等各個領域均有廣闊的應用前景。無線傳感器網絡中包含眾多關鍵技術,因此需要一種功能強大的節點支持網絡的正常運行,為用戶提供多功能的服務。 目前無線傳感器網絡節點的硬件平臺絕大部分是基于單片機實現的,它們具有有限的存儲和處理能力,只能完成簡單的傳感器數據采集、處理和轉發功能。有少部分硬件平臺采用32位的處理器,但是這些平臺的價格昂貴或者靈活性較差,不利于無線傳感器網絡的實驗研究及應用的拓展。 基于上述研究現狀,本文設計并實現一個基于32位ARM處理器和Linux操作系統的無線傳感器網絡節點。該節點具有強大的存儲、處理能力,而且成本和功耗較低,能夠配合不同類型的傳感器節點使用,便于二次開發,對于無線傳感器網絡各種理論和算法的驗證及實現各種應用有重大意義。論文主要分為三部分: 1、無線傳感器網絡節點硬件設計:在分析現有硬件平臺缺點的基礎上,設計本文的無線傳感器網絡節點硬件結構,進行硬件選型并分析各個模塊的結構和硬件原理,搭建好硬件平臺。 2、無線傳感器網絡節點軟件實現:根據設計的無線傳感器網絡節點硬件結構分析軟件應包含的內容及層次結構。由于Linux支持多種體系結構、開源等優點,因此本文選擇其作為無線傳感器網絡節點的操作系統,并分層次地實現基于Linux的整個軟件系統,包括引導程序、內核、根文件系統、驅動程序。 3、無線傳感器網絡節點的應用:在1、2部分完成的基本功能上需要擴充具體的應用程序才能將該節點應用到實際環境中。這部分首先分析本文所實現的節點的幾種典型應用場景,然后在該節點上實現幾種常用的服務程序,最后設計并實現質心定位應用案例,展示了在此節點上可方便地實現功能擴充和特定應用開發,同時也說明了該節點強大的功能。
上傳時間: 2013-04-24
上傳用戶:wmwai1314
本文以太陽能割草機器人為研究對象,以經濟實用為研究目標,主要研究了太陽能割草機器人的定位行走、能量管理、基于ARM的控制硬件構成和軟件設計以及嵌入式數據庫系統構建等關鍵技術。 全區域覆蓋路徑規劃一直是智能割草機研究的一個難點,本課題從相對定位入手,提出了一種以基站為參考原點建立全局坐標的方法,其為路徑規劃提供了準確的定位,消除了在路徑規劃過程中誤差的積累。根據太陽能電池板及蓄電池混合供能的特點設計了能量的人工智能決策系統-Agent反應型決策系統,為能量的供應提供了優化的決策算法。控制系統是體現太陽能割草機器人智能化水平的關鍵部分,根據應用要求,結合結構簡單實用的理念,設計了太陽能割草機器人基于ARM中心控制模塊、電機控制模塊、傳感器系統以及定位系統模塊的硬件部分。在硬件設計的基礎上設計了操作系統以及嵌入式數據庫系統,并給出了每個模塊具體的算法。 本文主要研究的太陽能割草機器人控制系統,提供了一套低成本、切實可行的設計方案,具有一定的理論意義和實用價值。
上傳時間: 2013-04-24
上傳用戶:WANGLIANPO
ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.
上傳時間: 2013-07-01
上傳用戶:myworkpost
語音識別技術是信息技術領域的重要發展方向之一,小詞匯量非特定人孤立詞語音識別是語音識別領域中一個具有廣泛應用背景的分支,在家電遙控、智能玩具、人機交互等領域有著重要的應用價值.語音識別芯片從20世紀90年代開始出現,目前的語音識別芯片都是以DSP為核心集成的語音識別系統,算法主要通過軟件實現,為了提高速度和降低成本,下一代語音識別芯片將設計成軟硬件協同實現,本文的目的是使用全硬件方法實現語音識別算法,為軟硬件協同實現的方案提供參考.本論文主要完成了以下工作:(1)在選定的FPGA平臺上,完成了整個系統的硬件設計.(2)對于硬件中難于實現而且占用較多資源的乘法器、求對數、求平方根以及快速傅立葉變換等關鍵模塊,本文都根據電路的具體特點,給出了巧妙的實現方案,完成了算法需要的功能.(3)設計中使用了模塊復用和流水線技術.(4)根據設計結果,給出了各個模塊占用的硬件資源和運行速度.實驗結果表明,本文所設計的硬件系統能夠正常工作,在速度和面積方面都達到了設計要求.
上傳時間: 2013-06-12
上傳用戶:01010101
近年來,隨著計算機和通信技術的飛速發展,特別是網絡的迅速普及和3C(計算機、通信、消費電子)合一的加速,微型化和專業化成為發展的新趨勢,嵌入式產品已經成為了信息產業的主流,嵌入式系統技術也成為目前電子產品設計領域最為熱門的技術之一,目前已經廣泛地應用于軍事國防、消費電子、網絡通信、工業控制等各個領域。本文在研究視頻采集發展現狀和趨勢的基礎上,設計了一種基于32位處理器的嵌入式圖像采集和傳輸系統。此套硬件系統可應用于LCD顯示屏、桌面視頻、多媒體、數字電視機、圖像處理、可視電話和遠程戶外圖像采集等領域。 該圖像采集系統在硬件系統上以ARM芯片S3C44BOX為核心,利用CMOS圖像傳感器采集圖像;以FIFO幀存儲器暫存圖像數據,解決了ARM芯片與圖像傳感器之間速率的不同步問題;并充分利用了FPGA/CPLD高性能、低功耗、低成本的優點,用CPID器件控制整個圖像采集的時序邏輯。在軟件平臺移植了嵌入式操作系統’uClinux,并在此基礎上開發了底層的驅動程序和應用程序。體積小巧,具備圖像采集、顯示和遠程傳輸功能和良好的可擴展性。 全文共分為五個章節,第一章主要介紹了論文的課題背景和圖像采集技術的發展現狀,介紹了論文的研究目標和研究內容。第二章從硬件和軟件兩方面闡述了嵌入式圖像采集系統的總體設計方案,詳細介紹了硬件開發平臺嵌入式系統和軟件開發平臺嵌入式操作系統各自的定義和特點。第三章主要介紹基于ARM的圖像采集系統硬件設計方面的內容,包括各個模塊的具體實現方案、系統硬件性能分析和硬件電路的抗干擾設計等。第四章研究了基于uClinux平臺的幾個主要模塊的軟件設計,主要包括圖像傳感芯片的初始化和采集程序的實現、LCD控制器的初始化和圖像顯示程序的實現、以太網控制器的初始化和圖像數據傳輸程序的實現。第五章是對全文的一個總結,概括了作者所做的工作,提出所存在的不足并對后續的研究工作做了進一步的展望。
上傳時間: 2013-04-24
上傳用戶:wangxuan