設(shè)計了一基于現(xiàn)場可編程門陣列(FPGA)的低頻數(shù)字式相位測量儀。該測量儀包括數(shù)字式移相信號發(fā)生器和相位測量儀兩部分,分別完成移相信號的發(fā)生及其頻率、相位差的預(yù)置及數(shù)字顯示、發(fā)生信號的移相以及移相后信號相位差和頻率的測量與顯示幾個功能。其中數(shù)字式移相信號發(fā)生器可以產(chǎn)生預(yù)置頻率的正弦信號,也可產(chǎn)生預(yù)置相位差的兩路同頻正弦信號,并能顯示預(yù)置頻率或相位差值;相位測量儀能測量移相信號的頻率、相位差的測量和顯示。兩個部分均采用基于FPGA的數(shù)字技術(shù)實現(xiàn),使得該系統(tǒng)具有抗干擾能力強(qiáng), 可靠性好等優(yōu)點。
標(biāo)簽: FPGA 數(shù)字式 相位測量儀 現(xiàn)場可編程門陣列
上傳時間: 2016-06-18
上傳用戶:zhliu007
正弦波移相網(wǎng)絡(luò),輸入一路正弦波產(chǎn)生兩路正弦波。方便銅牌信號測量
標(biāo)簽: 正弦波 移相 網(wǎng)絡(luò)
上傳時間: 2013-12-17
上傳用戶:yiwen213
實現(xiàn)低頻率的移相信號發(fā)生器,才用DDS技術(shù)直接的合成
標(biāo)簽: DDS 低頻 移相 信號發(fā)生器
上傳時間: 2016-08-02
上傳用戶:jjj0202
基于DD的數(shù)字移相正弦信號發(fā)生器設(shè)計 EDA技術(shù)在全國大學(xué)生設(shè)計競賽中的應(yīng)用
標(biāo)簽: EDA 數(shù)字移相 大學(xué)生 中的應(yīng)用
上傳時間: 2013-12-02
上傳用戶:D&L37
基于DDS的數(shù)字移相正弦信號發(fā)生器設(shè)計,EDA技術(shù)在全國大學(xué)生電子設(shè)計競賽中的應(yīng)用
標(biāo)簽: DDS 數(shù)字移相 正弦信號發(fā)生器
上傳時間: 2014-12-02
上傳用戶:aig85
verilog編寫基于fpga的鑒相器模塊
標(biāo)簽: verilog fpga 編寫 模塊
上傳時間: 2016-08-09
上傳用戶:jackgao
實驗一 FSK調(diào)制解調(diào)系統(tǒng)實驗 實驗二 數(shù)字基帶信號實驗 實驗三 脈沖編碼調(diào)制(PCM)系統(tǒng)實驗 實驗四 移相鍵控(PSK)實驗
標(biāo)簽: 實驗 FSK PCM PSK
上傳時間: 2013-12-12
上傳用戶:wanghui2438
介紹數(shù)字鎖相環(huán)的基本結(jié)構(gòu),詳細(xì)分析基于FPGA的數(shù)字鎖相環(huán)的鑒相器、環(huán)路濾波器、壓控振蕩器各部分的實現(xiàn)方法,并給出整個數(shù)字鎖相環(huán)的實現(xiàn)原理圖。仿真結(jié)果表明,分析合理,設(shè)計正確。
標(biāo)簽: FPGA 數(shù)字鎖相環(huán) 分 基本結(jié)構(gòu)
上傳時間: 2016-08-12
上傳用戶:xiaoyunyun
在軟件接收機(jī)的基礎(chǔ)上,利用鑒頻器輔助鑒相器的輸出,引入一個模糊邏輯控制器,使得環(huán)路能夠智能跟蹤信號的動態(tài)變化.實驗結(jié)果證明所提出的設(shè)計方法與傳統(tǒng)環(huán)路相比可大幅度縮短跟蹤時間,減小環(huán)路濾波器帶寬,并能消除周跳.
標(biāo)簽: 環(huán)路 軟件接收機(jī) 模糊邏輯 控制器
上傳時間: 2016-09-01
上傳用戶:lindor
dds數(shù)字移相信號發(fā)生器,功能齊全通過驗證
標(biāo)簽: dds 數(shù)字移相 信號發(fā)生器
上傳時間: 2016-10-18
上傳用戶:古谷仁美
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1