亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

端口檢測(cè)

  • 9-端口鍵控制顯示C程序,哪個鍵盤接地哪個數(shù)碼管就顯示

    9-端口鍵控制顯示C程序,哪個鍵盤接地哪個數(shù)碼管就顯示

    標(biāo)簽: 端口 C程序 數(shù)碼管 鍵控

    上傳時間: 2017-05-18

    上傳用戶:123啊

  • C語言寫的簡單的端口掃描程序

    C語言寫的簡單的端口掃描程序,內(nèi)附源碼,僅供學(xué)習(xí)

    標(biāo)簽: C語言 端口 掃描程序

    上傳時間: 2013-12-19

    上傳用戶:LouieWu

  • 用c語言編寫的一款使用方便的 IP、端口掃描工具。利用它

    用c語言編寫的一款使用方便的 IP、端口掃描工具。利用它,您可以獲得被掃描計(jì)算機(jī)的 ping 響應(yīng)時間、主機(jī)名稱、計(jì)算機(jī)名稱、工作組、登錄用戶名、MAC地址、TTL、NetBios 信息等;您也可以指定掃描端口,查看目標(biāo)計(jì)算機(jī)開放端口的情況。

    標(biāo)簽: c語言 編寫 端口

    上傳時間: 2014-01-13

    上傳用戶:ljt101007

  • 基于C++的網(wǎng)絡(luò)端口掃描源代碼

    基于C++的網(wǎng)絡(luò)端口掃描源代碼,包含頭文件和源文件,可以實(shí)現(xiàn)端口掃描功能。

    標(biāo)簽: 網(wǎng)絡(luò) 端口 源代碼

    上傳時間: 2017-06-27

    上傳用戶:qazxsw

  • 落雪無痕網(wǎng)絡(luò)IP端口掃描器C#源代碼

    落雪無痕網(wǎng)絡(luò)IP端口掃描器C#源代碼,自動掃描指定網(wǎng)段IP以及指定端口是否可用,軟件黑色風(fēng)格,看上去很酷,是款學(xué)習(xí)網(wǎng)絡(luò)掃描不錯的資料,程序內(nèi)的IP計(jì)算算法很值得一看。

    標(biāo)簽: 網(wǎng)絡(luò) 端口 掃描器 源代碼

    上傳時間: 2014-01-10

    上傳用戶:edisonfather

  • 集成多種協(xié)議 用于 USB-A 和 TYPE-C 雙端口輸出的快充協(xié)議 IC2726

    IP2726_AC_FBR 是一款集成多種協(xié)議、用于 USB-A 和 TYPE-C 雙端口輸出的快充協(xié)議 IC。支持多 種快充協(xié)議,包括 USB TypeC DFP,PD2.0/PD3.0/PPS ,  HVDCP QC4+/QC4/QC3.0/QC2.0(Quick Charge),F(xiàn)CP (Hisilicon? Fast Charge Protocol),SCP(Super Fast  Charge),AFC(Samsung? Adaptive Fast Charge), MTK PE+ 2.0/1.1( MediaTek Pump Express Plus  2.0/1.1),Apple 2.4A,BC1.2 以及 2.0A。為適 配器、車充等單向輸出應(yīng)用提供完整的 TYPE-C 解決 方案。 IP2726_AC_FBR 具備高集成度與豐富功能,在 應(yīng)用時僅需極少的外圍器件,有效減小整體方案的 尺寸,降低 BOM 成本。

    標(biāo)簽: usb

    上傳時間: 2022-02-24

    上傳用戶:xsr1983

  • EZ-PD CCG3PA數(shù)據(jù)表及USB TYPE-C端口控制器

    EZ-PD CCG3PA數(shù)據(jù)表及USB TYPE-C端口控制器USB Type-C是一種全新的USB接口形式(USB接口還有Type-A和Type-B),它伴隨最新的USB 3.1標(biāo)準(zhǔn)橫空出世。由USB-IF組織于2014年8月份發(fā)布,是USB標(biāo)準(zhǔn)化組織為了解決USB接口長期以來物理接口規(guī)范不統(tǒng)一,電能只能單向傳輸?shù)缺锥硕贫ǖ娜陆涌冢潆?,顯示,數(shù)據(jù)傳輸?shù)裙δ苡谝簧?。Type-C接口最大的特點(diǎn)是支持正反2個方向插入,正式解決了“USB永遠(yuǎn)插不準(zhǔn)”的世界性難題,正反面隨便插。

    標(biāo)簽: USB Type-C

    上傳時間: 2022-06-25

    上傳用戶:jiabin

  • FPGA可配置端口電路的設(shè)計(jì).rar

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計(jì)了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。達(dá)到對芯片電路測試設(shè)計(jì)的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。滿足設(shè)計(jì)要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口

    上傳時間: 2013-07-20

    上傳用戶:頂?shù)弥?/p>

  • FPGA可配置端口電路的設(shè)計(jì)

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計(jì)了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。達(dá)到對芯片電路測試設(shè)計(jì)的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。滿足設(shè)計(jì)要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • MSComm 控件通過串行端口(serial port)傳送和接收數(shù)據(jù),為應(yīng)用程序提供了串行通訊功能。而且在可視化編程盛行的今天

    MSComm 控件通過串行端口(serial port)傳送和接收數(shù)據(jù),為應(yīng)用程序提供了串行通訊功能。而且在可視化編程盛行的今天,可以很方便的在Visual Basic(VB)、Visual C++(VC)、Delphi等語言及開發(fā)平臺中應(yīng)用。

    標(biāo)簽: MSComm serial port 控件

    上傳時間: 2015-01-10

    上傳用戶:Breathe0125

主站蜘蛛池模板: 洪雅县| 湘潭市| 奉化市| 丹寨县| 二连浩特市| 威远县| 海丰县| 嫩江县| 渭南市| 盐源县| 五莲县| 武强县| 兰考县| 左云县| 张北县| 武宁县| 基隆市| 广安市| 三河市| 重庆市| 南宁市| 贵定县| 宁强县| 康马县| 高邑县| 枞阳县| 三门县| 浦江县| 杭锦后旗| 喀喇沁旗| 柳河县| 杨浦区| 疏附县| 陆良县| 眉山市| 民勤县| 如东县| 赫章县| 镇江市| 海口市| 米脂县|