超聲波電機(jī)(Ultrasonic Motor,簡稱USM)是近二十年來發(fā)展起來的一種新原理微型電機(jī),該類電機(jī)不同于傳統(tǒng)的電磁感應(yīng)電機(jī),它是利用壓電陶瓷的逆壓電效應(yīng)激發(fā)超聲振動,借助彈性體諧振放大,通過摩擦耦合使運動體產(chǎn)生旋轉(zhuǎn)或直線運動。這種電機(jī)具有結(jié)構(gòu)緊湊、響應(yīng)快、低速大力矩、不受電磁干擾、斷電自鎖等優(yōu)點,在微型機(jī)械、機(jī)器人、精密儀器、家用電器、汽車、航空航天等方面有著廣泛的應(yīng)用前景。 二十多年來超聲波電機(jī)的研究取得了很大的進(jìn)展,有些機(jī)型已經(jīng)逐步產(chǎn)業(yè)化。為了適應(yīng)超聲波電機(jī)推廣應(yīng)用和產(chǎn)業(yè)化發(fā)展的需要,必須加強(qiáng)電機(jī)驅(qū)動控制技術(shù)的研究工作。目前,小型化、通用化、高性能的驅(qū)動電源和簡單、實用的控制技術(shù)已成為國內(nèi)外研究的熱點。本文總結(jié)了國內(nèi)外關(guān)于超聲波電機(jī)的驅(qū)動控制技術(shù)以及其驅(qū)動電源的設(shè)計理論與經(jīng)驗,分析了電機(jī)的阻抗特性及其諧振頻率漂移的影響因素。在此基礎(chǔ)上,本文提出了基于保持電機(jī)驅(qū)動電壓、電流間相位差恒定不變的頻率跟蹤方法,設(shè)計了一種新型的超聲波電機(jī)驅(qū)動電源。 本文開展的主要研究工作如下: (1)簡要介紹了超聲波電機(jī)的基本原理、獨特優(yōu)點、發(fā)展歷史以及本論文的選題意義和主要內(nèi)容。 (2)分析了超聲波電機(jī)的阻抗特性,在此基礎(chǔ)上研究了電機(jī)頻率漂移的原因及不利影響,總結(jié)了各種實現(xiàn)頻率跟蹤的方法。 (3)在理論分析的基礎(chǔ)上,提出了基于保持超聲波電機(jī)驅(qū)動電壓、電流間相位差恒定不變的頻率跟蹤方法,該方法可以由鎖相環(huán)CD4046實現(xiàn)。 (4)對所設(shè)計的超聲波電機(jī)驅(qū)動電源進(jìn)行實驗,從實驗結(jié)果可知該電源能夠有效地驅(qū)動電機(jī),并且頻率跟蹤的效果較好,電機(jī)轉(zhuǎn)速的變化可穩(wěn)定在4%左右。
標(biāo)簽: 頻率 自動跟蹤 電機(jī)驅(qū)動電源
上傳時間: 2013-06-27
上傳用戶:星仔
射頻功率放大器存在于各種現(xiàn)代無線通信系統(tǒng)的末端,所以射頻功率放大器性能的優(yōu)劣直接影響到整個通信系統(tǒng)的性能指標(biāo)。如何在兼顧效率的前提下提高功放的線性度是近年來國內(nèi)外的研究熱點,在射頻功率放大器的設(shè)計過程中這是非常重要的問題。 作為發(fā)射機(jī)末端的重要模塊,射頻功率放大器的主要任務(wù)是給負(fù)載天線提供一定功率的發(fā)射信號,因此射頻功率放大器一般都工作在大信號條件下。所以設(shè)計射頻功率放大器時,器件的選型和設(shè)計方式都和一般的小信號放大器不同,尤其在寬帶射頻功率放大器的設(shè)計過程中,由于工作頻帶很寬,且要綜合考慮線性度和效率問題,所以射頻功率放大器的設(shè)計難度很大。 本文設(shè)計了一個工作頻帶為30-108MHz,增益為25dB的寬帶射頻功率放大器。由于工作頻帶較寬,輸出功率較大,線性度要求高;所以在實際的過程中采用了寬帶匹配,功率回退等技術(shù)來達(dá)到最終的設(shè)計目標(biāo)。 本文首先介紹了關(guān)于射頻功率放大器的一些基礎(chǔ)理論,包括器件在射頻段的工作模型,使用傳輸線變壓器實現(xiàn)阻抗變換的基本原理,S參數(shù)等,這些是設(shè)計射頻功率放大器的基本理論依據(jù)。然后本文描述了射頻功率放大器非線性失真產(chǎn)生的原因,在此基礎(chǔ)上介紹了幾種線性化技術(shù)并做出比較。然后本文介紹了射頻功率放大器的主要技術(shù)指標(biāo)并提出一種具體的設(shè)計方案,最后利用ADS軟件對設(shè)計方案進(jìn)行了仿真。仿真過程包括兩個步驟,首先是進(jìn)行直流仿真來確定功放管的靜態(tài)工作點,然后進(jìn)行功率增益即S21的仿真并達(dá)到設(shè)計要求。
上傳時間: 2013-07-28
上傳用戶:gtf1207
輕型高壓直流輸電系統(tǒng)在解決交流系統(tǒng)非同步互聯(lián)、向偏遠(yuǎn)地區(qū)的無源負(fù)荷供電、滿足保護(hù)環(huán)境要求等方面具有很大的優(yōu)勢。在傳統(tǒng)的基于兩電平或三電平電壓源型換流器的輕型高壓直流輸電系統(tǒng)中,換流器交流側(cè)需要使用體積龐大和笨重的濾波裝置,橋臂的高電壓需要功率開關(guān)器件直接串聯(lián)來實現(xiàn)等,增大了換流站的占地空間,降低了換流器的工作效率。 本文針對傳統(tǒng)輕型高壓直流輸電系統(tǒng)所存在的缺點,采用一種新的模塊化多電平換流器作為輕型高壓直流輸電系統(tǒng)的換流器。分析了模塊化多電平換流器的工作原理,并提出將其應(yīng)用于輕型高壓直流輸電系統(tǒng)的調(diào)制算法和控制策略。最后對控制系統(tǒng)的具體實現(xiàn)方案進(jìn)行一定的探討。通過仿真驗證所提出的調(diào)制算法和控制策略的正確性。具體說來,全文的主要工作體現(xiàn)在以下幾個方面: 1、詳細(xì)講述模塊化多電平換流器的拓?fù)浣Y(jié)構(gòu)、子模塊的具體實現(xiàn)形式及工作原理,并提出適合該換流器的調(diào)制算法。 2、詳細(xì)介紹組成輕型高壓直流輸電系統(tǒng)的電壓源型換流器的工作原理,分析電壓源型換流器的間接電流和直接電流控制策略。 3、對基于模塊化多電平換流器的輕型高壓直流輸電系統(tǒng)進(jìn)行仿真,驗證所提出控制策略的正確性。 4、探討解決模塊化多電平換流器子模塊直流側(cè)電容電壓的均衡問題,提出一種較為簡單有效的控制方法。 5、提出基于模塊化多電平換流器結(jié)構(gòu)的輕型高壓直流輸電控制系統(tǒng)的實現(xiàn)方法,并重點講述子模塊的數(shù)字邏輯電路的實現(xiàn)方法。
上傳時間: 2013-04-24
上傳用戶:huangzr5
隨著用戶對供電質(zhì)量要求的進(jìn)一步提高,模塊化UPS 并聯(lián)系統(tǒng)獲得了越來越廣泛的應(yīng)用。本文以模塊化UPS為研究對象,根據(jù)電路結(jié)構(gòu),將其分為直流部分模塊化和交流部分模塊化分別進(jìn)行討論。整流環(huán)節(jié)對Boost-PFC 電路進(jìn)行并聯(lián)控制,實現(xiàn)直流部分的模塊化;逆變環(huán)節(jié)在瞬時電壓PID 控制的基礎(chǔ)上,引入了瞬時均流的并聯(lián)控制策略,實現(xiàn)交流部分的模塊化。 介紹了有源功率因數(shù)校正技術(shù)的基本原理和控制思路,分析了單管雙Boost-PFC電路的工作過程,并將其簡化等效成常規(guī)的Boost 電路進(jìn)行分析和控制。根據(jù)控制系統(tǒng)的結(jié)構(gòu),分別對電流控制環(huán)和電壓控制環(huán)進(jìn)行了分析,得出了電感電流主要受電流指令的影響,而輸入輸出電壓差的影響則相對比較?。惠敵鲭妷褐饕軈⒖冀o定指令電壓、緩啟給定指令電壓以及輸出電流等因素的影響。根據(jù)電流環(huán)和電壓環(huán)的解析表達(dá)式,給出了并聯(lián)控制的方法及原理。 對單相電路、三相電路以及多模塊并聯(lián)電路分別進(jìn)行了仿真驗證,對多模塊的并聯(lián)系統(tǒng)進(jìn)行了實驗驗證。建立了單相逆變器的數(shù)學(xué)模型,并加入PID 控制器,得到了輸出電壓的解析表達(dá)式,得出逆變器輸出電壓與參考給定電壓和輸出電流有關(guān)。利用極點配置的方法得到了模擬域PID 控制器參數(shù)的計算公式,并采用后向差分法,將其轉(zhuǎn)換到數(shù)字域,得到了數(shù)字PID 控制器參數(shù)與模擬域參數(shù)的換算關(guān)系。通過實驗測試和曲線擬合的辦法,得到了實際逆變器的電路參數(shù)。通過對所設(shè)計的數(shù)字PID 控制器進(jìn)行仿真和實驗,驗證了理論分析和計算。建立了PID 電壓閉環(huán)的多逆變器并聯(lián)系統(tǒng)數(shù)學(xué)模型,分析得出并聯(lián)系統(tǒng)的輸出電壓主要由系統(tǒng)中各模塊的平均給定電壓決定,同時也受較高次的輸出諧波電流影響,受輸出基波電流影響相對較?。画h(huán)流主要受模塊的給定電壓與系統(tǒng)平均給定電壓的偏差影響。針對環(huán)流產(chǎn)生的原因,提出了一種瞬時均流控制策略來減小系統(tǒng)環(huán)流對給定電壓偏差的增益,從而達(dá)到瞬時均流的目的。 對兩逆變模塊并聯(lián)的系統(tǒng)在各種工況下進(jìn)行了仿真和實驗,驗證了理論分析的正確性和這種瞬時均流控制策略的可行性。
上傳時間: 2013-04-24
上傳用戶:ggwz258
隨著圖像處理技術(shù)和投影技術(shù)的不斷發(fā)展,人們對高沉浸感的虛擬現(xiàn)實場景提出了更高的要求,這種虛擬顯示的場景往往由多通道的投影儀器同時在屏幕上投影出多幅高清晰的圖像,再把這些單獨的圖像拼接在一起組成一幅大場景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設(shè)計為柱面屏幕,甚至是球面屏幕。當(dāng)圖像投影在柱面屏幕的時候就會發(fā)生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過程中的幾何校正和邊緣融合技術(shù)。 一個大場景可視化系統(tǒng)由投影機(jī)、投影屏幕、圖像融合機(jī)等主要模塊組成。在虛擬現(xiàn)實應(yīng)用系統(tǒng)中,要實現(xiàn)高臨感的多屏幕無縫拼接以及曲面組合顯示,顯示系統(tǒng)還需要運用幾何數(shù)字變形及邊緣融合等圖像處理技術(shù),實現(xiàn)諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關(guān)鍵設(shè)備在于圖像融合機(jī),它實時采集圖形服務(wù)器,或者PC的圖像信號,通過圖像處理模塊對圖像信息進(jìn)行幾何校正和邊緣融合,在處理完成后再送到顯示設(shè)備。 本課題提出了一種基于FPGA技術(shù)的圖像處理系統(tǒng)。該系統(tǒng)實現(xiàn)圖像數(shù)據(jù)的AiD采集、圖像數(shù)據(jù)在SRAM以及SDRAM中的存取、圖像在FPGA內(nèi)部的DSP運算以及圖像數(shù)據(jù)的D/A輸出。系統(tǒng)設(shè)計的核心部分在于系統(tǒng)的控制以及數(shù)字信號的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語言在FPGA內(nèi)部設(shè)計了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統(tǒng)中設(shè)計了一個ARM處理器模塊,用于上電時對系統(tǒng)在圖像變化處理時所需參數(shù)進(jìn)行傳遞,并能實時從上位機(jī)更新參數(shù)。該設(shè)計在提高了系統(tǒng)性能的同時也便于系統(tǒng)擴(kuò)展。 本文首先介紹了圖像處理過程中的幾何變化和圖像融合的算法,接著提出了系統(tǒng)的設(shè)計方案及模塊劃分,然后圍繞FPGA的設(shè)計介紹了SDRAM控制器的設(shè)計方法,最后介紹了ARM處理器的接口及外圍電路的設(shè)計。
上傳時間: 2013-04-24
上傳用戶:ynsnjs
本文以某型號接收機(jī)的應(yīng)用為背景,主要論述了如何實現(xiàn)基于FPGA的參數(shù)化的Viterbi譯碼器的知識產(chǎn)權(quán)(IP)核。文中詳細(xì)論述了譯碼器的內(nèi)部結(jié)構(gòu)、VerilogHDL(硬件描述語言)實現(xiàn)、仿真測試等。這些可變的參數(shù)包括:碼型、ACS(加比選)單元的數(shù)目、軟判決比特數(shù)、回溯深度等。用戶可以根據(jù)自己的需要設(shè)置不同的參數(shù)由開發(fā)工具生成不同的譯碼器用于不同的系統(tǒng)?! ”疚牡膭?chuàng)新之處在于,針對FPGA的內(nèi)部結(jié)構(gòu)提出了一種新的累加度量RAM的組織形式,大大節(jié)省了嵌入式RAM塊;提出了一種新的累加度量值的歸一化辦法;此外還給出了用Matlab建模得到軟判決信息輔助仿真工具進(jìn)行電路仿真的方法,大大提高了仿真的速度。 所設(shè)計的(2,1,7)連續(xù)型5比特軟判決譯碼器已經(jīng)應(yīng)用于某型號接收機(jī),經(jīng)受了實際應(yīng)用的考驗產(chǎn)生了巨大的經(jīng)濟(jì)效益。
標(biāo)簽: Viterbi FPGA 參數(shù) 譯碼器
上傳時間: 2013-04-24
上傳用戶:waizhang
有線通信方式由于具有保密性高、抗干擾能力強(qiáng)在軍事通信中倍受青睞,因此,對軍用有線通信設(shè)備的研究和設(shè)計具有十分重要的戰(zhàn)略意義.TBJ-204型野戰(zhàn)20線程控交換機(jī)是一種小型背負(fù)式模擬空分程控用戶交換機(jī),用于裝備全軍各兵種的作戰(zhàn)、演習(xí)和緊急搶險等行動.該項目以該交換機(jī)為研究對象,在詳細(xì)分析原設(shè)備的系統(tǒng)結(jié)構(gòu)和功能實現(xiàn)方式的基礎(chǔ)上,指出該機(jī)型在使用過程中存在技術(shù)相對陳舊、分立元件過多、可靠性和保密性不夠、體積大、重量大、維修困難等問題,同時結(jié)合系統(tǒng)的低功耗需求和優(yōu)化人機(jī)接口設(shè)計,本文提出基于"單片機(jī)+CPLD/FPGA體系結(jié)構(gòu)"的集成化設(shè)計方案:①在CPLD中實現(xiàn)信號音分頻和計時頻率生成電路、20路用戶LED狀態(tài)控制電路;②CPLD與單片機(jī)以總線接口方式實現(xiàn)譯碼、數(shù)據(jù)和控制信號鎖存功能的VHDL設(shè)計;③基于低功耗設(shè)計的器件選型方案和單片機(jī)待機(jī)模式設(shè)計;④人機(jī)接口的LCD菜單操作方式.該文詳細(xì)介紹了改型設(shè)備的研制過程,包括CPLD片內(nèi)功能設(shè)計實現(xiàn)、主控制板和用戶板各功能模塊工作原理和設(shè)計實現(xiàn)、各硬件模塊功能測試等,最后給出了局內(nèi)呼叫處理功能和話務(wù)員服務(wù)功能的軟件實現(xiàn)流程.文章結(jié)尾介紹了改型設(shè)備的系統(tǒng)性能,它將實現(xiàn)更高的可靠性、保密性和抗干擾能力,同時具備低功耗和小型化的優(yōu)點.最后,該文總結(jié)了項目設(shè)計中使用的關(guān)鍵技術(shù),指出了設(shè)計的創(chuàng)新意義和將來的工作.
標(biāo)簽: CPLDFPGA 單片機(jī) 程控交換機(jī)
上傳時間: 2013-04-24
上傳用戶:啊颯颯大師的
隨著圖像處理技術(shù)和投影技術(shù)的不斷發(fā)展,人們對高沉浸感的虛擬現(xiàn)實場景提出了更高的要求,這種虛擬顯示的場景往往由多通道的投影儀器同時在屏幕上投影出多幅高清晰的圖像,再把這些單獨的圖像拼接在一起組成一幅大場景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設(shè)計為柱面屏幕,甚至是球面屏幕。當(dāng)圖像投影在柱面屏幕的時候就會發(fā)生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過程中的幾何校正和邊緣融合技術(shù)。 一個大場景可視化系統(tǒng)由投影機(jī)、投影屏幕、圖像融合機(jī)等主要模塊組成。在虛擬現(xiàn)實應(yīng)用系統(tǒng)中,要實現(xiàn)高臨感的多屏幕無縫拼接以及曲面組合顯示,顯示系統(tǒng)還需要運用幾何數(shù)字變形及邊緣融合等圖像處理技術(shù),實現(xiàn)諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關(guān)鍵設(shè)備在于圖像融合機(jī),它實時采集圖形服務(wù)器,或者PC的圖像信號,通過圖像處理模塊對圖像信息進(jìn)行幾何校正和邊緣融合,在處理完成后再送到顯示設(shè)備。 本課題提出了一種基于FPGA技術(shù)的圖像處理系統(tǒng)。該系統(tǒng)實現(xiàn)圖像數(shù)據(jù)的AiD采集、圖像數(shù)據(jù)在SRAM以及SDRAM中的存取、圖像在FPGA內(nèi)部的DSP運算以及圖像數(shù)據(jù)的D/A輸出。系統(tǒng)設(shè)計的核心部分在于系統(tǒng)的控制以及數(shù)字信號的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語言在FPGA內(nèi)部設(shè)計了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統(tǒng)中設(shè)計了一個ARM處理器模塊,用于上電時對系統(tǒng)在圖像變化處理時所需參數(shù)進(jìn)行傳遞,并能實時從上位機(jī)更新參數(shù)。該設(shè)計在提高了系統(tǒng)性能的同時也便于系統(tǒng)擴(kuò)展。 本文首先介紹了圖像處理過程中的幾何變化和圖像融合的算法,接著提出了系統(tǒng)的設(shè)計方案及模塊劃分,然后圍繞FPGA的設(shè)計介紹了SDRAM控制器的設(shè)計方法,最后介紹了ARM處理器的接口及外圍電路的設(shè)計。
上傳時間: 2013-04-24
上傳用戶:1047385479
隨著現(xiàn)場可編程門陣列(FPGA)在工業(yè)中的廣泛應(yīng)用,使得基于FPGA數(shù)字信號處理的實現(xiàn)在雷達(dá)信號處理中有著重要地位。模型化設(shè)計是一種自頂向下的面向FPGA的快速原型驗證法,它不僅降低了FPGA設(shè)計門檻,而且縮短了開發(fā)周期,提高了設(shè)計效率。這使得FPGA模型化設(shè)計成為了FPGA系統(tǒng)設(shè)計的發(fā)展趨勢。本文針對常見雷達(dá)信號處理模塊的FPGA模型化實現(xiàn),在以下幾個方面展開研究:首先對基于FPGA的模型化設(shè)計方法進(jìn)行了研究,給出了模型化設(shè)計方法的發(fā)展現(xiàn)狀和趨勢,并對本文中使用的模型化設(shè)計方法的軟件工具System Generator和AccelDSP進(jìn)行了介紹。其次使用這兩種軟件工具對FIR濾波器進(jìn)行了模型化設(shè)計并同RTL(寄存器傳輸級)設(shè)計方法進(jìn)行對比,全面分析了模型化設(shè)計方法和RTL設(shè)計方法的優(yōu)缺點。然后在簡明闡述雷達(dá)信號處理原理的基礎(chǔ)上,使用System Generator對數(shù)字下變頻(DDC)、脈沖壓縮、動目標(biāo)顯示(MTI)及恒虛警(CFAR)處理等雷達(dá)信號處理模塊進(jìn)行了自頂向下的模型化設(shè)計。在Simulink中進(jìn)行了功能仿真驗證,生成了HDL代碼,并在Xilinx FPGA中進(jìn)行了RTL的時序仿真分析。關(guān)鍵詞:雷達(dá)信號處理 FPGA 模型化設(shè)計 System Generator AccelDSP
上傳時間: 2013-07-25
上傳用戶:zhangsan123
節(jié)點是網(wǎng)絡(luò)系統(tǒng)的基本控制單元,論文提出了一種基于CPLD和多處理器結(jié)構(gòu)的控制網(wǎng)絡(luò)節(jié)點設(shè)計方案,它能夠提高單節(jié)點并行處理能力,其模塊化結(jié)構(gòu)增強(qiáng)了節(jié)點的可靠性。
標(biāo)簽: CPLD 多處理器 控制網(wǎng)絡(luò) 節(jié)點設(shè)計
上傳時間: 2013-08-31
上傳用戶:shanxiliuxu
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1