亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

紅外防撞裝置

  • AW5007_CN_V0.95_EZ-FM內置FM天線的低噪聲放大器

    AW5007_CN_V0.95_EZ-FM內置FM天線的低噪聲放_大器

    標簽: EZ-FM 5007 0.95 CN_V

    上傳時間: 2014-01-14

    上傳用戶:xiaowei314

  • 定時器芯片555,556,7555,7556之關的聯系與區別

    555 定時器是一種模擬和數字功能相結合的中規模集成器件。一般用雙極性工藝制作的稱為 555,用 CMOS 工藝制作的稱為 7555,除單定時器外,還有對應的雙定時器 556/7556。555 定時器的電源電壓范圍寬,可在 4.5V~16V 工作,7555 可在 3~18V 工作,輸出驅動電流約為 200mA,因而其輸出可與 TTL、CMOS 或者模擬電路電平兼容。 555 定時器成本低,性能可靠,只需要外接幾個電阻、電容,就可以實現多諧振蕩器、單穩態觸發器及施密特觸發器等脈沖產生與變換電路。它也常作為定時器廣泛應用于儀器儀表、家用電器、電子測量及自動控制等方面。555 定時器的內部包括兩個電壓比較器,三個等值串聯電阻,一個 RS 觸發器,一個放電管 T 及功率輸出級。它提供兩個基準電壓VCC /3 和 2VCC /3 555 定時器的功能主要由兩個比較器決定。兩個比較器的輸出電壓控制 RS 觸發器和放電管的狀態。在電源與地之間加上電壓,當 5 腳懸空時,則電壓比較器 A1 的反相輸入端的電壓為 2VCC /3,A2 的同相輸入端的電壓為VCC /3。若觸發輸入端 TR 的電壓小于VCC /3,則比較器 A2 的輸出為 1,可使 RS 觸發器置 1,使輸出端 OUT=1。如果閾值輸入端 TH 的電壓大于 2VCC/3,同時 TR 端的電壓大于VCC /3,則 A1 的輸出為 1,A2 的輸出為 0,可將 RS 觸發器置 0,使輸出為 0 電平。

    標簽: 7555 7556 555 556

    上傳時間: 2013-10-15

    上傳用戶:PresidentHuang

  • CMOS工藝下高擺幅共源共柵偏置電路

    共源共柵級放大器可提供較高的輸出阻抗和減少米勒效應,在放大器領域有很多的應用。本文提出一種COMS工藝下簡單的高擺幅共源共柵偏置電路,且能應用于任意電流密度。根據飽和電壓和共源共柵級電流密度的定義,本文提出器件寬長比與輸出電壓擺幅的關系,并設計一種高擺幅的共源共柵級偏置電路。

    標簽: CMOS 工藝 共源共柵 偏置電路

    上傳時間: 2013-10-08

    上傳用戶:debuchangshi

  • 慣性平臺防倒臺保護電路方案

    闡述了平臺產生倒臺的基本原理和某型慣性平臺的測角原理,提出了防倒臺保護電路的設計思想,針對慣性平臺倒臺導致的嚴重后果,給出了具體的設計過程,實驗驗證了保護電路的有效性。

    標簽: 保護電路 方案

    上傳時間: 2013-10-08

    上傳用戶:181992417

  • BGA焊球重置工藝

    BGA焊球重置工藝

    標簽: BGA 焊球重置 工藝

    上傳時間: 2013-11-01

    上傳用戶:avensy

  • altium+designer+10+破解文件(防+局域網+沖突)

    altium+designer+10+破解文件(防+局域網+沖突)

    標簽: designer altium 10 破解文件

    上傳時間: 2013-10-18

    上傳用戶:hullow

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-10-22

    上傳用戶:pei5

  • 一種新型機載防浪涌電壓保護電路設計

    設計了一種新型的機載過壓保護電路。該電路以芯片LT4356和APL502L為主要器件,簡單可靠,能夠滿足防80 V/50 ms浪涌電壓要求。介紹了該防浪涌電壓保護電路主要特點和參數設計,并對該電路進行了仿真分析。相應實驗結果表明,該電路是一種可靠有效的機載過壓保護電路。

    標簽: 機載 保護 防浪涌 電壓

    上傳時間: 2013-10-10

    上傳用戶:edward_0608

  • 一種無片外電容LDO的穩定性分析

    電路如果存在不穩定性因素,就有可能出現振蕩。本文對比分析了傳統LDO和無片電容LDO的零極點,運用電流緩沖器頻率補償設計了一款無片外電容LDO,電流緩沖器頻率補償不僅可減小片上補償電容而且可以增加帶寬。對理論分析結果在Cadence平臺基上于CSMC0.5um工藝對電路進行了仿真驗證。本文無片外電容LDO的片上補償電容僅為3 pF,減小了制造成本。它的電源電壓為3.5~6 V,輸出電壓為3.5 V。當在輸入電源電壓6 V時輸出電流從100 μA到100 mA變化時,最小相位裕度為830,最小帶寬為4.58 MHz

    標簽: LDO 無片外電容 穩定性分析

    上傳時間: 2014-12-24

    上傳用戶:wangjin2945

  • 常用防雷電路設計參考原理圖

    常用防雷電路設計參考原理圖

    標簽: 防雷 電路設計 原理圖

    上傳時間: 2013-11-10

    上傳用戶:honyeal

主站蜘蛛池模板: 晋宁县| 彭水| 常德市| 利津县| 临澧县| 即墨市| 陆良县| 马边| 凌海市| 定日县| 遂溪县| 三亚市| 黎城县| 白银市| 巴彦淖尔市| 延津县| 宿迁市| 大余县| 惠安县| 安达市| 尖扎县| 禄丰县| 叙永县| 通江县| 积石山| 江川县| 大余县| 龙山县| 特克斯县| 成都市| 耒阳市| 旌德县| 安徽省| 芜湖市| 临邑县| 阿克| 临安市| 鹿泉市| 青阳县| 德惠市| 通辽市|