亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

能力

  • RS碼、LDPC碼級(jí)聯(lián)編解碼器的FPGA實(shí)現(xiàn)

    差錯(cuò)控制編碼技術(shù)是現(xiàn)代通信技術(shù)中的關(guān)鍵技術(shù)之一,在移動(dòng)通信、數(shù)字電視、計(jì)算機(jī)存儲(chǔ)等數(shù)據(jù)通信系統(tǒng)中得到了廣泛應(yīng)用。在信道條件惡劣的情況中,常采用糾錯(cuò)能力更強(qiáng)的級(jí)聯(lián)編解碼方法,進(jìn)行差錯(cuò)控制。本課題以RS碼、LDPC 碼...

    標(biāo)簽: LDPC FPGA RS碼 級(jí)聯(lián)

    上傳時(shí)間: 2013-05-25

    上傳用戶(hù):hrzx1234

  • 基于可重配置的OFDM基帶系統(tǒng)的FPGA設(shè)計(jì)

    1992年5月,JoeMitola首次明確提出了軟件無(wú)線(xiàn)電的概念。軟件無(wú)線(xiàn)電將模塊化、標(biāo)準(zhǔn)化的硬件單元連接構(gòu)成硬件平臺(tái),通過(guò)軟件加載實(shí)現(xiàn)各種無(wú)線(xiàn)通信功能。端到端重配置技術(shù)是在軟件無(wú)線(xiàn)電的基礎(chǔ)上發(fā)展起來(lái)的,該技術(shù)使通信系統(tǒng)不僅具有重配置的能力,還能提供一體化的重配置管理架構(gòu),實(shí)現(xiàn)聯(lián)合無(wú)線(xiàn)資源管理和網(wǎng)絡(luò)規(guī)劃。端到端重配置技術(shù)已經(jīng)成為軟件無(wú)線(xiàn)電的發(fā)展趨勢(shì)。 寬帶無(wú)線(xiàn)接入(BWA,BroadbandWirelessAccess)是當(dāng)前通信界研究的熱點(diǎn)之一,而WiMax和WiFi是BWA中最熱門(mén)的兩個(gè)技術(shù),所以本文選擇了IEEE802.16-2004與IEEE802.11a,設(shè)計(jì)了基于其物理層標(biāo)準(zhǔn)的可重配置OFDM基帶系統(tǒng)。它們均采用正交頻分復(fù)用技術(shù)(OFDM,OrthogonalFrequencyDivisionMultiplexing)。 本文研究了IEEE802.16-2004與IEEE802.11a物理層標(biāo)準(zhǔn),結(jié)合Altera公司提供的FPGA開(kāi)發(fā)工具QuartusⅡ、Mentor公司仿真工具M(jìn)odelsimSE6.0,完成了基于IEEE802.16-2004及IEEE802.11a的可重配置OFDM基帶系統(tǒng)的FPGA設(shè)計(jì)。該設(shè)計(jì)中,對(duì)FPGA進(jìn)行重新配置,實(shí)現(xiàn)了802.16-2004與802.11a兩種技術(shù)的完全重配置;通過(guò)選擇不同的參數(shù)來(lái)調(diào)用不同子模塊,實(shí)現(xiàn)802.16-2004與802.11a內(nèi)部不同調(diào)制技術(shù)的局部重配置。該可重配置基帶系統(tǒng)核心的FFT/IFFT。模塊采用基4按頻率抽取及Cordic算法,消除乘法運(yùn)算,有利于FPGA實(shí)現(xiàn);在802.16-2004系統(tǒng)中,選取了基于前導(dǎo)序列的符號(hào)同步算法,在FPGA中實(shí)現(xiàn)。最后使用開(kāi)發(fā)軟件、綜合軟件以及仿真軟件分析了系統(tǒng)的性能并給出了系統(tǒng)的性能指標(biāo)。

    標(biāo)簽: OFDM FPGA 可重配置 基帶系統(tǒng)

    上傳時(shí)間: 2013-05-19

    上傳用戶(hù):branblackson

  • 電子內(nèi)窺鏡圖像處理系統(tǒng)研究

    新型的電子內(nèi)窺鏡融合了電子、光學(xué)以及圖像處理等技術(shù),以其方便優(yōu)良的圖像采集、處理及顯示能力在工業(yè)無(wú)損檢測(cè)、現(xiàn)代醫(yī)療等方面得到了廣泛的應(yīng)用。如何進(jìn)一步提高電子內(nèi)窺鏡的圖像采集及處理速度、智能化控制水平、便攜性...

    標(biāo)簽: 電子內(nèi)窺鏡 圖像處理 系統(tǒng)研究

    上傳時(shí)間: 2013-07-26

    上傳用戶(hù):ynzfm

  • 基于FPGA的16QAM調(diào)制解調(diào)系統(tǒng)的研究

    傳統(tǒng)的頻率調(diào)制和相位調(diào)制兩種數(shù)字調(diào)制方式都存在頻譜利用率低、抗多徑衰落能力差、功率譜衰減慢、帶外輻射嚴(yán)重等不足。正交振幅調(diào)制(QAM)是一種相位和振幅聯(lián)合控制的數(shù)字調(diào)制技術(shù),它不僅可以得到更高的頻譜效率,而且可...

    標(biāo)簽: FPGA QAM 16 調(diào)制解調(diào)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):embedtu

  • H264視頻編碼器幀內(nèi)預(yù)測(cè)系統(tǒng)設(shè)計(jì)

    H.264視頻編解碼標(biāo)準(zhǔn)以其高壓縮比、高圖像質(zhì)量、良好的網(wǎng)絡(luò)適應(yīng)性等優(yōu)點(diǎn)在數(shù)字電視廣播、網(wǎng)絡(luò)視頻流媒體傳輸、視頻實(shí)時(shí)通信等許多方面得到了廣泛應(yīng)用。提高H.264幀內(nèi)預(yù)測(cè)的速度,對(duì)于實(shí)時(shí)性要求較高的場(chǎng)合具有重大的意義。為此,論文在總結(jié)國(guó)內(nèi)外相關(guān)研究的基礎(chǔ)上,針對(duì)H.264幀內(nèi)預(yù)測(cè)的軟件實(shí)現(xiàn)具有運(yùn)算量大、實(shí)時(shí)性差等缺點(diǎn),提出了一種基于FPGA的高并行、多流水線(xiàn)結(jié)構(gòu)的幀內(nèi)預(yù)測(cè)算法的硬件實(shí)現(xiàn)。    論文在詳細(xì)闡述H.264幀內(nèi)預(yù)測(cè)編碼技術(shù)的基礎(chǔ)上,分析了17種預(yù)測(cè)模式算法,通過(guò)Matlab仿真建模,直觀地給出了預(yù)測(cè)模式的預(yù)測(cè)效果,并在JM12.2官方驗(yàn)證平臺(tái)上測(cè)試比較各種預(yù)測(cè)模式對(duì)編碼性能的影響,以此為根據(jù)對(duì)幀內(nèi)預(yù)測(cè)模式進(jìn)行裁剪。接著論文提出了基于FPGA的幀內(nèi)預(yù)測(cè)系統(tǒng)的設(shè)計(jì)方案,將前段采集劍的RGB圖像通過(guò)色度轉(zhuǎn)換模塊轉(zhuǎn)換成YCbCr圖像,存入片外SDRAM中,控制模塊負(fù)責(zé)讀寫(xiě)數(shù)掘送入幀內(nèi)預(yù)測(cè)模塊進(jìn)行處理。幀內(nèi)預(yù)測(cè)模塊中,采用一種并行結(jié)構(gòu)的可配置處理單元,即先求和再移位最后限幅的電路結(jié)構(gòu),來(lái)計(jì)算各預(yù)測(cè)模式下的預(yù)測(cè)值,極大地減小了預(yù)測(cè)電路的復(fù)雜度。針對(duì)預(yù)測(cè)模式選擇算法,論文采用多模式并行運(yùn)算的方法,即多個(gè)結(jié)構(gòu)相同的殘差計(jì)算模塊,同時(shí)計(jì)算各種預(yù)測(cè)模式對(duì)應(yīng)的SATD值,充分發(fā)揮FPGA高速并行處理的能力。其中Hadamard變換使用行列分離的變換方法,采用蝶形快速變換、流水線(xiàn)設(shè)計(jì)提高硬件的工作效率。最后,論文設(shè)計(jì)了LCD顯示模塊直觀地顯示所得到的最佳預(yù)測(cè)模式。    整個(gè)幀內(nèi)預(yù)測(cè)系統(tǒng)被劃分成多個(gè)功能模塊,采用層次化、模塊化的設(shè)計(jì)思想,并采用流水線(xiàn)結(jié)構(gòu)和乒乓操作來(lái)提高系統(tǒng)的并行性、運(yùn)行速度和總線(xiàn)利用率。所有模塊用Verilog語(yǔ)言設(shè)計(jì),由Modelsim仿真和集成開(kāi)發(fā)環(huán)境ISE9.1綜合。仿真與綜合結(jié)果表明,系統(tǒng)時(shí)鐘頻率最高達(dá)到106.7MHz。該設(shè)計(jì)在完成功能的基礎(chǔ)上,能夠較好地滿(mǎn)足實(shí)時(shí)性要求。論文對(duì)于研究基于FPGA的H.264視頻壓縮編碼系統(tǒng)進(jìn)行了有益的探索,具有一定的實(shí)用價(jià)值。

    標(biāo)簽: H264 視頻編碼器 幀內(nèi)預(yù)測(cè) 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-07-21

    上傳用戶(hù):ABCD_ABCD

  • 圓陣聲納自適應(yīng)波束形成原理

    波束形成模塊是聲納信號(hào)處理系統(tǒng)中的核心部分,其作用為在空域上加強(qiáng)來(lái)自某一方向的信號(hào),抑制干擾,同時(shí)探測(cè)目標(biāo)的方位。因此,波束形成模塊的研究在水下探測(cè)器、水下武器引信等聲納系統(tǒng)中顯得尤為重要。本文基于陣列波束形成的原理對(duì)圓陣自適應(yīng)波束形成展開(kāi)了比較深入的研究。 首先,本文概述了聲納波束形成的研究背景和研究現(xiàn)狀。基于本課題所研究的主動(dòng)聲納模型,分析了主動(dòng)聲納信號(hào),提出應(yīng)用復(fù)基帶信號(hào)進(jìn)行波束形成的方案;對(duì)接收波束形成的原理和方法進(jìn)行了比較詳細(xì)的推導(dǎo)和論述。 其次,本文重點(diǎn)對(duì)均勻圓形陣列流形的波束形成作了詳細(xì)分析和波束圖函數(shù)推導(dǎo),并且應(yīng)用MATLAB軟件進(jìn)行了仿真分析。然后對(duì)LMS自適應(yīng)算法進(jìn)行了介紹,由對(duì)LMS算法的分析推導(dǎo)了DLMS算法,并對(duì)LMS算法和DLMS算法進(jìn)行了分析,并將DLMS算法應(yīng)用于均勻圓陣波束形成。仿真結(jié)果表明,基于FIR濾波架構(gòu)的DLMS算法以犧牲部分收斂速度為代價(jià),可獲得高速并行處理能力。DLMS自適應(yīng)波束形成方法能使目標(biāo)方向信號(hào)加強(qiáng),同時(shí)將干擾信號(hào)零陷。 最后,本文介紹了基于FPGA的并行度為2的8陣元DLMS自適應(yīng)波束形成設(shè)計(jì)思路以及實(shí)現(xiàn)方法。系統(tǒng)的整體結(jié)構(gòu)采用了并行處理架構(gòu),而在單個(gè)支路采用了流水線(xiàn)技術(shù)。并應(yīng)用硬件描述(VHDL)語(yǔ)言在QuartusⅡ4.0環(huán)境下設(shè)計(jì)了各軟件模塊和功能仿真。

    標(biāo)簽: 聲納 自適應(yīng)波束

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):moonkoo7

  • FPGA可配置端口電路的設(shè)計(jì)

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對(duì)輸入信號(hào)的采集和輸出信號(hào)輸出),電壓之間的轉(zhuǎn)換,對(duì)外圍芯片的驅(qū)動(dòng),完成對(duì)芯片的測(cè)試功能以及對(duì)芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤(rùn)上華0.5μm的工藝庫(kù),設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號(hào)寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過(guò)配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿(mǎn)足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對(duì)16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對(duì)16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級(jí)描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對(duì)觸發(fā)器級(jí)聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對(duì)芯片電路測(cè)試設(shè)計(jì)的要求。 4.對(duì)于端口電路來(lái)講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來(lái)實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。滿(mǎn)足設(shè)計(jì)要求。 5.對(duì)于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來(lái)調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過(guò)仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動(dòng)大負(fù)載的功能。通過(guò)對(duì)管子尺寸的大小設(shè)置和驅(qū)動(dòng)大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動(dòng)電流達(dá)到170mA,而對(duì)應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動(dòng)電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動(dòng)電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動(dòng)電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過(guò)添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動(dòng)能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時(shí)間: 2013-06-03

    上傳用戶(hù):aa54

  • 單片機(jī)控制的可控硅三相全控橋整流觸發(fā)電路

    研究以MCS-96系列80C196KB單片機(jī)為基礎(chǔ),結(jié)合外圍器件來(lái)實(shí)現(xiàn)對(duì)可控硅三相全控橋的觸發(fā)控制。采用鎖相環(huán)技術(shù)及過(guò)零觸發(fā)的方法,實(shí)現(xiàn)觸發(fā)脈沖與電源信號(hào)(線(xiàn)電壓)的同步,提高了觸發(fā)器的抗干擾能力

    標(biāo)簽: 單片機(jī)控制 三相全控橋 可控硅 整流

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):fredguo

  • FPGA和單片機(jī)串行通信接口的實(shí)現(xiàn)

    本文針對(duì)由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問(wèn)題,提出FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方

    標(biāo)簽: FPGA 單片機(jī)串行 通信接口

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):cuicuicui

  • 基于微機(jī)的超聲波跟蹤定位系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

    隨著微型計(jì)算機(jī)的普及和微機(jī)上三維圖形處理能力的顯著提高,在微機(jī)上實(shí)現(xiàn)桌面式虛擬現(xiàn)實(shí)系統(tǒng)成為了可能。實(shí)現(xiàn)了一種簡(jiǎn)便的桌面式虛擬現(xiàn)實(shí)系統(tǒng),說(shuō)明了該系統(tǒng)的軟硬件結(jié)構(gòu),并對(duì)試驗(yàn)結(jié)果進(jìn)行了分析。

    標(biāo)簽: 微機(jī) 超聲波 跟蹤定位

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):斷點(diǎn)PPpp

主站蜘蛛池模板: 蚌埠市| 柏乡县| 宁远县| 抚远县| 龙川县| 桐柏县| 台安县| 隆安县| 乳山市| 阿城市| 陈巴尔虎旗| 堆龙德庆县| 陇西县| 武义县| 泌阳县| 武强县| 林甸县| 浪卡子县| 开江县| 乌兰察布市| 赤壁市| 宜兴市| 定结县| 崇义县| 邹平县| 雅江县| 福泉市| 穆棱市| 长岛县| 怀来县| 崇仁县| 湖南省| 黑河市| 天祝| 遵义市| 改则县| 阳曲县| 昔阳县| 巴林左旗| 怀仁县| 诏安县|