亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

自動(dòng)尋卡器

  • 基于電壓源換流器的高壓直流輸電系統(tǒng)控制策略研究.rar

    作為新一代直流輸電技術(shù),基于電壓源換流器的高壓直流輸電憑借其獨特的技術(shù)優(yōu)點取得了飛速的發(fā)展,并已在新能源發(fā)電系統(tǒng)聯(lián)網(wǎng)、電網(wǎng)非同步互聯(lián)、無源系統(tǒng)供電、無功補償?shù)葓龊系玫綄嶋H工程應(yīng)用。在我國,VSC-HVDC的研究尚處于起步階段。本論文著重開展了VSC-HVDC技術(shù)的數(shù)學(xué)建模和控制策略的研究。論文的主要工作和取得的創(chuàng)新性成果如下: 1.建立了系統(tǒng)標么值模型,分析了VSC-HVDC的運行原理和穩(wěn)態(tài)功率特性。明確了系統(tǒng)主電路參數(shù)對運行特性的影響,在此基礎(chǔ)上提出了一種功率定義下的換流電抗、直流電壓和直流電容以及頻域下的交流濾波器參數(shù)設(shè)計方法。 2.設(shè)計了一種基于無差拍控制的VSC-HVDC直接電流離散控制器。針對控制系統(tǒng)存在的VSC電壓輸出能力限制、PI控制器積分飽和現(xiàn)象和離散采樣時間延遲問題,提出了相應(yīng)的解決方法,推導(dǎo)了其電流內(nèi)環(huán)控制器與功率外環(huán)離散控制器的設(shè)計原則。 3.推導(dǎo)了換流站網(wǎng)側(cè)與VSC交流側(cè)功率節(jié)點以及換流電抗與損耗電阻上的瞬時功率方程,在此基礎(chǔ)上提出了一種換流站網(wǎng)側(cè)功率節(jié)點控制并補償換流電抗與損耗電阻消耗二倍頻功率的不平衡控制策略,設(shè)計了該控制策略下的雙序矢量控制器模型。同時針對傳統(tǒng)dq軟件鎖相環(huán)在電壓不平衡時鎖相速度慢的缺點,提出了一種基于前置相序分解的頻率自適應(yīng)dq鎖相環(huán),提高了不平衡控制算法的動態(tài)性能與穩(wěn)態(tài)特性。 4.對VSC閥在交流電網(wǎng)低電壓故障下的過流現(xiàn)象進行分析并提出了一種考慮正負序分量影響的指令電流限制器,保證了故障限流效果。分析比較了VSC閥電流裕度穿越法和指令電流限制器穿越法的特性,在此基礎(chǔ)上提出一種結(jié)合正負序指令電流限制器與控制模式切換的交流電網(wǎng)低電壓穿越控制方法,從而解決交流電網(wǎng)低電壓故障時系統(tǒng)穩(wěn)定與VSC過流問題。 5.在分析現(xiàn)有VSC-HVDC拓撲的基礎(chǔ)上,從降低電力電子器件直接串聯(lián)數(shù)目、器件開關(guān)頻率和簡化主電路拓撲結(jié)構(gòu)三個方面出發(fā),將傳統(tǒng)直流輸電中常用的變壓器隔離式多模塊結(jié)構(gòu)引入VSC-HVDC系統(tǒng),并針對該模塊級聯(lián)式拓撲提出一種系統(tǒng)協(xié)調(diào)控制與模塊獨立運行相結(jié)合的新型控制策略。針對該拓撲下送端站存在的各模塊直流側(cè)電容電壓均衡問題,提出了一種基于有功分量調(diào)節(jié)的直流側(cè)電壓控制方法。

    標簽: 電壓源 換流器 控制策略

    上傳時間: 2013-06-03

    上傳用戶:lw4463301

  • 一種單相交流斬波變換器的研究.rar

    本文致力于可并聯(lián)運行的斬控式單相交流斬波變換器的研究。交交變換技術(shù)作為電力電子技術(shù)一個重要的領(lǐng)域一直得到人們的關(guān)注,但大都將目光投向AC-DC-AC兩級變換上面。AC/AC直接變換具有單級變換、功率密度高、拓撲緊湊簡單、并聯(lián)容易等優(yōu)勢,并且具有較強擴展性,故而在工業(yè)加熱、調(diào)光電源、異步電機啟動、調(diào)速等領(lǐng)域具有重要應(yīng)用。斬控式AC/AC 電壓變換是一種基于自關(guān)斷半導(dǎo)體開關(guān)器件及脈寬調(diào)制控制方式的新型交流調(diào)壓技術(shù)。 本文對全數(shù)字化的斬控式AC/AC 變換做了系統(tǒng)研究,工作內(nèi)容主要有:對交流斬波電路的拓撲及其PWM方式做了詳細的推導(dǎo),著重對不同拓撲的死區(qū)效應(yīng)進行了分析,并且推導(dǎo)了不同負載情況對電壓控制的影響。重點推導(dǎo)了單相Buck型變換器和Buck-Boost 變換器的拓撲模型,并將單相系統(tǒng)的拓撲開關(guān)模式推導(dǎo)到三相的情況,然后分別對單相、三相的情況進行了Matlab仿真。建立了單相Buck 型拓撲的開關(guān)周期平均意義下的大信號模型和小信號模型,指導(dǎo)控制器的設(shè)計。建立了適合電路工作的基于占空比前饋的電壓瞬時值環(huán)、電壓平均值環(huán)控制策略。在理論分析和仿真驗證的基礎(chǔ)上,建立了一臺基于TMS320F2808數(shù)字信號處理器的實驗樣機,完成樣機調(diào)試,并完成各項性能指標的測試工作。

    標簽: 單相交流 斬波 變換器

    上傳時間: 2013-04-24

    上傳用戶:visit8888

  • 異步電機參數(shù)離線自整定及參數(shù)辨識研究.rar

    本文以異步電機參數(shù)離線自整定及參數(shù)在線辨識為對象,從理論分析,算法提出,仿真證明和實驗驗證四部分進行了深入研究。 異步電機參數(shù)離線自整定及參數(shù)在線辨識技術(shù)的研究,為異步電機控制性能的不斷提高提供了保障,以使更好,更精確的控制方式能夠應(yīng)用到工程實際中去。 由于在工程中使用的電機和變頻器不一定能夠匹配,而需要在電機運行之前由專業(yè)的工程師對變頻器作重新設(shè)置,此過程復(fù)雜,耽誤時間而且需要專業(yè)人員操作。 本文提出一套異步電機參數(shù)離線自整定算法,使用C語言編程,并在一臺2.2KW電機的硬件實驗平臺上驗證了該算法,實現(xiàn)了電機在運行之前,變頻器自動測試出電機的基本參數(shù),為矢量控制等控制方式提供所需要的電機參數(shù)。 電機在運行過程中,由于溫度等因素的影響,電機的參數(shù)會發(fā)生變化,影響電機運行的穩(wěn)定性,所以要對電機參數(shù)做在線辨識。本文對異步電機參數(shù)在線辨識作了理論分析和方法總結(jié),為下一步工作打下基礎(chǔ)。 算法的實現(xiàn)需要相應(yīng)的硬件實驗平臺,本文對硬件實驗平臺作了詳細介紹,包括主電路的設(shè)計、IGBT的驅(qū)動保護電路設(shè)計、DSP數(shù)字控制器的設(shè)計。 本文還對文中提出的實驗方法作了MATLAB/Simulink仿真,驗證了該方法的可行性,對實驗有指導(dǎo)意義。

    標簽: 異步電機 參數(shù) 參數(shù)辨識

    上傳時間: 2013-04-24

    上傳用戶:541657925

  • 自抗擾控制器在溫控系統(tǒng)中的實用化研究及應(yīng)用.rar

    本文在此背景下,針對非線性PID控制、自抗擾控制以及Smith預(yù)估器和前饋控制展開研究。為了提高控制器的穩(wěn)定性和魯棒性,設(shè)計了ADRC-Smith預(yù)估控制器和前饋ADRC控制器,將其應(yīng)用于大時滯溫度控制系統(tǒng),并在此基礎(chǔ)上設(shè)計了吹塑機控制系統(tǒng)解決方案,通過大量的理論研究、仿真和實驗,實現(xiàn)了良好的控制效果。論文的主要工作有: 1.研究了自抗擾技術(shù)和溫度控制的現(xiàn)狀以及溫度控制的特點。 2.研究了ADRC的發(fā)展史,深入了解ADRC的原理與優(yōu)點。ADRC在控制非線性對象時比PID具有更好的控制性能,但是參數(shù)調(diào)節(jié)理論不完善,阻礙了其廣泛應(yīng)用。 3.通過MATLAB仿真,得到ADRC參數(shù)之間的內(nèi)在規(guī)律,通過將ADRC的參數(shù)統(tǒng)一到一個時間因子上,達到簡化調(diào)節(jié)參數(shù)個數(shù)的目的,從而降低調(diào)試難度,同時,在無時滯溫控實驗平臺上進行實驗,驗證了參數(shù)調(diào)節(jié)規(guī)律的可行性。 4.自抗擾控制器在大時滯溫控上的應(yīng)用,以前文獻一般將時滯環(huán)節(jié)等效成一階慣性環(huán)節(jié),這樣就要求增加ADRC的階次,增加了調(diào)節(jié)參數(shù)個數(shù),在參數(shù)調(diào)節(jié)理論不完善的情況下無疑是增加了調(diào)試難度。本文將ADRC分別與Smith預(yù)估器和前饋控制器相結(jié)合,設(shè)計了ADRC-Smith預(yù)估控制器和前饋ADRC控制器來解決具有大時滯控制問題。這兩類新控制器的優(yōu)點是不增加ADRC的階次,是解決不確定大時滯被控對象的新途徑,也是ADRC控制器實際應(yīng)用上的一次創(chuàng)新。 5.在可編程計算機控制器(PCC)搭建的大時滯溫控實驗平臺上進行實驗,將前饋ADRC控制器和貝加萊專用溫度控制器PIDXH的控制效果進行比較,實驗結(jié)果表明前饋ADRC控制器在穩(wěn)定性、魯棒性等方面都優(yōu)于PIDXH控制器。 6.研究了吹塑機控制系統(tǒng)解決方案,并在吹塑機上實驗前饋ADRc控制器,得到了良好的控制效果,進一步驗證了算法的可行性。

    標簽: 自抗擾 控制器 溫控系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:1234xhb

  • 基于嵌入式Linux的多媒體播放器設(shè)計.rar

    隨著二十一世紀的到來,人類進入了后PC時代。在這一階段,嵌入式技術(shù)得到了飛速發(fā)展和廣泛應(yīng)用。目前,嵌入式技術(shù)及其產(chǎn)品已廣泛應(yīng)用于智能家用電器、智能建筑、儀器儀表、通訊產(chǎn)品、工業(yè)控制、掌上型電腦、各種智能IC卡的應(yīng)用等等。將嵌入式系統(tǒng)應(yīng)用于多媒體移動終端,充分發(fā)揮了嵌入式系統(tǒng)的低功耗、集成度高、可擴充能力強等特點,可以達到集移動、語音、圖像等各種功能于一身的效果。基于以上背景,本文提出了一種基于嵌入式Linux的多媒體播放器設(shè)計方案。 本文首先詳細分析了ARM體系結(jié)構(gòu),研究了嵌入式Linux操作系統(tǒng)在ARM9微處理器的移植技術(shù),包括交叉編譯環(huán)境的建立、引導(dǎo)裝載程序應(yīng)用、移植嵌入式Linux內(nèi)核及建立根文件系統(tǒng),并且實現(xiàn)了嵌入式Linux到EP9315開發(fā)板的移植。 由于嵌入式系統(tǒng)本身硬件條件的限制,常用在PC機的圖形用戶界面GUI系統(tǒng)不適合在其上運行。為此,本文選擇了Qt/Embedded作為研究對象,在對其體系結(jié)構(gòu)等方面進行研究基礎(chǔ)上,實現(xiàn)了Qt/Embedded到EP9315開發(fā)板的移植,完成了嵌入式圖形用戶界面開發(fā),使得系統(tǒng)擁有良好的操作界面。 針對現(xiàn)今MP3文件格式廣泛流行的特點,本文設(shè)計了MP3播放器。在深入研究了MP3文件編碼原理的基礎(chǔ)上,詳細論述了播放器的設(shè)計過程,沒有使用硬件解碼方案,采用了軟件解碼,降低了系統(tǒng)開發(fā)成本:在視頻播放方面,本文實現(xiàn)了Linux系統(tǒng)下的通用媒體播放器——Mplayer到EP9315開發(fā)板的移植。通過對音頻數(shù)據(jù)輸出的研究,解決了Mplayer播放聲音不正常的問題,實現(xiàn)了一個集音樂和視頻播放于一體的嵌入式多媒體播放系統(tǒng)。 最后,總結(jié)了論文所做的工作,指出了嵌入式多媒體播放器所需要進一步解決和完善的問題。

    標簽: Linux 嵌入式 多媒體播放器

    上傳時間: 2013-04-24

    上傳用戶:梧桐

  • 基于FPGA的通用異步收發(fā)器的設(shè)計.rar

    通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時支持短距離和長距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應(yīng)用于微機和外設(shè)之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點是數(shù)據(jù)傳輸速率比較慢,難以滿足高速率數(shù)據(jù)傳輸?shù)膱龊希匾木褪撬鼈兌季哂胁豢梢浦残裕虼艘眠@些芯片來實現(xiàn)PC機和FPGA芯片之間的通信,勢必會增加接口連線的復(fù)雜程度以及降低整個系統(tǒng)的穩(wěn)定性和有效性。 本課題就是針對UART的特點以及FPGA設(shè)計具有可移植性的優(yōu)勢,提出了一種基于FPGA芯片的嵌入式UART設(shè)計方法,其中主要包括狀態(tài)機的描述形式以及自頂向下的設(shè)計方法,利用硬件描述語言來編制UART的各個子功能模塊以及頂層模塊,之后將其集成到FPGA芯片的內(nèi)部,這樣不僅能解決傳統(tǒng)UART芯片的缺點而且同時也使整個系統(tǒng)變得更加具有緊湊性以及可靠性。 本課題所設(shè)計的LIART支持標準的RS-232C傳輸協(xié)議,主要設(shè)計有發(fā)送模塊、接收模塊、線路控制與中斷仲裁模塊、Modem控制模塊以及兩個獨立的數(shù)據(jù)緩沖區(qū)FIFO模塊。該模塊具有可變的波特率、數(shù)據(jù)幀長度以及奇偶校驗方式,還有多種中斷源、中斷優(yōu)先級、較強的抗干擾數(shù)據(jù)接收能力以及芯片內(nèi)部自診斷的能力,模塊內(nèi)分開的接收和發(fā)送數(shù)據(jù)緩沖寄存器能實現(xiàn)全雙工通信。除此之外最重要的是利用IP模塊復(fù)用技術(shù)設(shè)計數(shù)據(jù)緩沖區(qū)FIFO,采用兩種可選擇的數(shù)據(jù)緩沖模式。這樣既可以應(yīng)用于高速的數(shù)據(jù)傳輸環(huán)境,也能適合低速的數(shù)據(jù)傳輸場合,因此可以達到資源利用的最大化。 在具體的設(shè)計過程中,利用Synplify Pro綜合工具、ModelSim仿真工具、ISE集成的軟件開發(fā)環(huán)境中對各個功能模塊進行綜合優(yōu)化、仿真驗證以及下載實現(xiàn)。各項數(shù)據(jù)結(jié)果表明,本課題中所設(shè)計的UART滿足預(yù)期設(shè)計目標。

    標簽: FPGA 異步收發(fā)器

    上傳時間: 2013-08-02

    上傳用戶:rocketrevenge

  • 基于FPGA的Turbo碼編譯碼器設(shè)計.rar

    作為性能優(yōu)異的糾錯編碼,Turbo碼自誕生以來就一直受到理論界以及工程應(yīng)用界的關(guān)注。TD—SCDMA是我國擁有自主知識產(chǎn)權(quán)的3G通信標準,該標準把Turbo碼是作為前向糾錯體制,但Turbo碼的譯碼算法比較復(fù)雜并且需要多次迭代,這造成Turbo碼譯碼延時大,譯碼速度慢,因此限制了Turbo碼的實際應(yīng)用。因此有必要研究如何將現(xiàn)有的Turbo碼譯碼算法進行簡化,加速,使其轉(zhuǎn)化成為適合在硬件上實現(xiàn)的算法,將實驗室的理論研究成果轉(zhuǎn)化成為硬件產(chǎn)品。 論文主要的研究內(nèi)容有以下兩點: 其一,提出信道自適應(yīng)迭代譯碼方案。在事先設(shè)定最大迭代次數(shù)的情況下,自適應(yīng)Turbo碼譯碼算法能夠根據(jù)信道的變化自動調(diào)整迭代次數(shù)。 仿真結(jié)果表明:該自適應(yīng)迭代譯碼方案能夠根據(jù)信道的變化自動調(diào)整迭代次數(shù),在保證譯碼性能基本上沒有損失的情況下,有效減少譯碼時間,明顯提高譯碼速度。 其二,根據(jù)得到的信道自適應(yīng)迭代譯碼方案,借助Xilinx公司Spartan3 FPGA硬件平臺,使用Verilog硬件描述語言,將用C/C++語言寫成的信道自適應(yīng)迭代譯碼算法轉(zhuǎn)化成為硬件設(shè)計實現(xiàn),得到硬件電路,并對得到的譯碼器硬件電路進行測試。 測試結(jié)果表明:隨著信道的變化,硬件電路的譯碼速度也隨之自動變化,信噪比越高譯碼速度越快,并且硬件譯碼器性能(誤比特率)與實驗仿真基本一致。

    標簽: Turbo FPGA 編譯碼器

    上傳時間: 2013-05-31

    上傳用戶:huyiming139

  • MPEG2視頻解碼器的FPGA設(shè)計.rar

    MPEG-2是MPEG組織在1994年為了高級工業(yè)標準的圖象質(zhì)量以及更高的傳輸率所提出的視頻編碼標準,其優(yōu)秀性使之成為過去十年應(yīng)用最為廣泛的標準,也是未來十年影響力最為廣泛的標準之一。 本文以MPEG-2視頻標準為研究內(nèi)容,建立系統(tǒng)級設(shè)計方案,設(shè)計FPGA原型芯片,并在FPGA系統(tǒng)中驗證視頻解碼芯片的功能。最后在0.18微米工藝下實現(xiàn)ASIC的前端設(shè)計。完成的主要工作包括以下幾個方面: 1.完成解碼系統(tǒng)的體系結(jié)構(gòu)的設(shè)計,采用了自頂而下的設(shè)計方法,實現(xiàn)系統(tǒng)的功能單元的劃分;根據(jù)其視頻解碼的特點,確定解碼器的控制方式;把視頻數(shù)據(jù)分文幀內(nèi)數(shù)據(jù)和幀間數(shù)據(jù),實現(xiàn)兩種數(shù)據(jù)的并行解碼。 2.實現(xiàn)了具體模塊的設(shè)計:根據(jù)本文研究的要求,在比特流格式器模塊設(shè)計中提出了特有的解碼方式;在可變長模塊中的變長數(shù)據(jù)解碼采用組合邏輯外加查找表的方式實現(xiàn),大大減少了變長數(shù)據(jù)解碼的時間;IQ、IDCT模塊采用流水的設(shè)計方法,減少數(shù)據(jù)計算的時間:運動補償模塊,針對模塊數(shù)據(jù)運算量大和訪問幀存儲器頻繁的特點,采用四個插值單元同時處理,增加像素緩沖器,充分利用并行性結(jié)構(gòu)等方法來加快運動補償速度。 3.根據(jù)視頻解碼的參考軟件,通過解碼系統(tǒng)的仿真結(jié)果和軟件結(jié)果的比較來驗證模塊的功能正確性。最后用FPGA開發(fā)板實現(xiàn)了解碼系統(tǒng)的原型芯片驗證,取得了良好的解碼效果。 整個設(shè)計采用Verilog HDL語言描述,通過了現(xiàn)場可編程門陣列(FPGA)的原型驗證,并采用SIMC0.18μm工藝單元庫完成了該電路的邏輯綜合。經(jīng)過實際視頻碼流測試,本文設(shè)計可以達到MPEG-2視頻主類主級的實時解碼的技術(shù)要求。

    標簽: MPEG2 FPGA 視頻解碼器

    上傳時間: 2013-07-27

    上傳用戶:ice_qi

  • 基于FPGA的絕對式光電編碼器通信接口研究.rar

    高速、高精度已經(jīng)成為伺服驅(qū)動系統(tǒng)的發(fā)展趨勢,而位置檢測環(huán)節(jié)是決定伺服系統(tǒng)高速、高精度性能的關(guān)鍵環(huán)節(jié)之一。光電編碼器作為伺服驅(qū)動系統(tǒng)中常用的檢測裝置,根據(jù)結(jié)構(gòu)和原理的不同分為增量式和絕對式。本文從原理上對增量式光電編碼器和絕對式光電編碼器做了深入的分析,通過對比它們的特性,得出了絕對式光電編碼器更適合高速、高精度伺服驅(qū)動系統(tǒng)的結(jié)論。 絕對式光電編碼器精度高、位數(shù)多的特點決定其通信方式只能采取串行傳輸方式,且由相應(yīng)的通信協(xié)議控制信息的傳輸。本文首先針對編碼器主要生產(chǎn)廠商日本多摩川公司的絕對式光電編碼器,深入研究了通信協(xié)議相關(guān)的硬件電路、數(shù)據(jù)幀格式、時序等。隨后介紹了新興的電子器件FPGA及其開發(fā)語言硬件描述語言Verilog HDL,并對基于FPGA的絕對式編碼器通信接口電路做了可行性的分析。在此基礎(chǔ)上,采用自頂向下的設(shè)計方法,將整個接口電路劃分成發(fā)送模塊、接收模塊、序列控制模塊等多個模塊,各個模塊采用Verilog語言進行描述設(shè)計編碼器接口電路。最終的設(shè)計在相關(guān)硬件電路上實現(xiàn)。最后,通過在TMS320F2812伺服控制平臺上編寫的硬件驅(qū)動程序驗證了整個設(shè)計的各項功能,達到了設(shè)計的要求。

    標簽: FPGA 光電編碼器 通信接口

    上傳時間: 2013-07-11

    上傳用戶:snowkiss2014

  • 數(shù)字電視傳輸系統(tǒng)中LDPC碼編碼器的研究與FPGA實現(xiàn).rar

    自香農(nóng)先生于1948年開創(chuàng)信息論以來,經(jīng)過將近60年的發(fā)展,信道編碼技術(shù)已經(jīng)成為通信領(lǐng)域的一個重要分支,各種編碼技術(shù)層出不窮。目前廣泛研究的低密度奇偶校驗(LDCP)碼是由R.G.Gallager先生提出的一種具有逼近香農(nóng)限性能的優(yōu)秀糾錯碼,并已在數(shù)字電視、無線通信、磁盤存儲等領(lǐng)域得到大量應(yīng)用。 目前數(shù)字電視已經(jīng)成為最熱門的話題之一,用手機看北京奧運,已經(jīng)成為每一個中國人的夢想。最近兩年我國頒布了兩部與數(shù)字電視有關(guān)的通信標準,分別是數(shù)字電視地面?zhèn)鬏敇藴?DMB-TH)和移動多媒體(CMMB)即俗稱的手機電視標準。數(shù)字電視正與每個人走得越來越近,我國預(yù)期在2015年全面實現(xiàn)數(shù)字電視并停止模擬電視的播出。作為數(shù)字電視標準的核心技術(shù)之一的前向糾錯碼技術(shù)已經(jīng)成為眾多科研單位的研究熱點,相應(yīng)的編解碼芯片更成為重中之重。在DMB-TH標準中用到了LDPC碼和BCH碼的級聯(lián)編碼方式,在CMMB標準中用到了LDPC碼和RS碼的級聯(lián)編碼方式,在DVB-S2標準中用到了LDPC碼和BCH碼的級聯(lián)編碼方式。 本論文以目前最重要的三個與數(shù)字電視相關(guān)的標準:數(shù)字電視地面?zhèn)鬏敇藴?DMB-TH)、手機電視標準(CMMB)以及數(shù)字衛(wèi)星電視廣播標準(DVB-S2)為切入點,深入研究它們的編碼方式,設(shè)計了這三個標準中的LDPC碼編碼器,并在FPGA上實現(xiàn)了前兩個標準的編碼芯片,實現(xiàn)了DMB-TH標準中0.4、0.6以及0.8三種碼率的復(fù)用。在研究CMMB標準中編碼器設(shè)計時,提出一種改進的LU分解算法,該分解方式適合任意的H矩陣,具有一定的廣泛性。測試結(jié)果表明,芯片邏輯功能完全正確,速度和資源消耗均達到了標準的要求,具有一定的商用價值。

    標簽: LDPC FPGA 數(shù)字電視

    上傳時間: 2013-07-07

    上傳用戶:327000306

主站蜘蛛池模板: 二连浩特市| 富民县| 云龙县| 兴宁市| 无为县| 寿宁县| 青河县| 宜城市| 泸州市| 庄河市| 堆龙德庆县| 贡嘎县| 九龙县| 会东县| 东山县| 内江市| 南汇区| 清新县| 曲阜市| 瑞昌市| 沐川县| 神木县| 百色市| 东平县| 察雅县| 廉江市| 伊金霍洛旗| 靖西县| 康马县| 威宁| 叶城县| 鄱阳县| 工布江达县| 无棣县| 东莞市| 江西省| 高邮市| 靖远县| 岳阳县| 屯昌县| 喀喇沁旗|