基于FPGA的自治型SPWM波形發(fā)生器的設(shè)計!正弦脈寬調(diào)制(SPWM)技術(shù)在以電壓源逆變電路為核心的電力電子裝置中有著廣泛的應(yīng)用,如何產(chǎn)生SPWM脈沖序列及其實現(xiàn)手段是PWM技術(shù)的關(guān)鍵。大家共同探討哈!
標簽: FPGA SPWM 波形發(fā)生器
上傳時間: 2013-08-15
上傳用戶:集美慧
采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺上實現(xiàn)多路HDLC電路
標簽: Altera FPGA HDLC plus
上傳時間: 2013-08-16
上傳用戶:ommshaggar
FPGA芯片的電源控制的 選擇,基礎(chǔ)要求
標簽: FPGA 芯片 電源控制
上傳時間: 2013-08-17
上傳用戶:zhichenglu
有關(guān)FPGA芯片的管腳的封裝的一些資料。
標簽: FPGA 芯片 管腳 封裝
上傳時間: 2013-08-18
上傳用戶:dljwq
基于FPGA的JPEG圖像壓縮芯片設(shè)計
標簽: FPGA JPEG 圖像壓縮 芯片設(shè)計
上傳用戶:木子葉1
一套基于XILIX,SPATAN2,XC2S200 芯片實驗板上的,10個典型VRILOGHDL的FPGA實驗,有幫助,
標簽: VRILOGHDL SPATAN XILIX FPGA
上傳時間: 2013-08-19
上傳用戶:偷心的海盜
一個很好的對不同F(xiàn)PGA時芯片的選擇資料,對你的設(shè)計很有幫助
標簽: FPGA 芯片
上傳時間: 2013-08-20
上傳用戶:maricle
分析了MATLAB/Simulink 中DSP Builder 模塊庫在FPGA 設(shè)計中優(yōu)點,\\r\\n然后結(jié)合FSK 信號的產(chǎn)生原理,給出了如何利用DSP Builder 模塊庫建立FSK 信號發(fā)生器模\\r\\n型,以及對FSK 信號發(fā)生器模型進行算法級仿真和生成VHDL 語言的方法,并在modelsim\\r\\n中對FSK 信號發(fā)生器進行RTL 級仿真,最后介紹了在FPGA 芯片中實現(xiàn)FSK 信號發(fā)生器的設(shè)\\r\\n計方法。
標簽: Simulink Builder MATLAB FPGA
上傳用戶:herog3
描述了一個用于微波傳輸設(shè)備的16QAM接收機解調(diào)芯片的FPGA實現(xiàn),芯片集成了定時恢復(fù)、載波恢復(fù)和自適應(yīng)盲判決反饋均衡器(DFE),采用恒模算法(CMA)作為均衡算法。芯片支持高達25M波特的符號速率,在一片EP1C12Q240C8(ALTERA)上實現(xiàn),即將用于量產(chǎn)的微波傳輸設(shè)備中。\\r\\n
標簽: FPGA QAM 16 接收機
上傳時間: 2013-08-22
上傳用戶:23333
基于MAXII CPLD的對1602字符型液晶進行讀寫操作,其中使用了一個CFI的IP核
標簽: MAXII CPLD 1602 字符型液晶
上傳時間: 2013-08-23
上傳用戶:yeling1919
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1