在數(shù)字接收機(jī)中,為了在抽樣判決時(shí)刻準(zhǔn)確判決發(fā)送過來的碼元,需要提供一個(gè)確定抽樣判決時(shí)刻的定時(shí)脈沖序列。這個(gè)定時(shí)脈沖序列的重復(fù)頻率必須與發(fā)送的數(shù)碼脈沖序列一致(即接收、發(fā)送雙方必須同步,具有相同的主頻率),同時(shí)在最佳判決時(shí)刻對(duì)接收碼元進(jìn)行抽樣判決。這樣的定時(shí)脈沖序列稱為碼元同步。
上傳時(shí)間: 2013-10-16
上傳用戶:sy_jiadeyi
雙元熱釋電紅外傳感器
標(biāo)簽: 200B 200 RE 熱釋電紅外傳感器
上傳時(shí)間: 2013-10-20
上傳用戶:baiom
特點(diǎn) 精確度0.1%滿刻度 ±1位數(shù) 可量測(cè) 交直流電流/交直流電壓/電位計(jì)/傳送器/Pt-100/荷重元/電阻 等信號(hào) 顯示范圍-1999-9999可任意規(guī)劃 具有異常值與異常次數(shù)記錄保留功能 異常信號(hào)過高或過低或范圍內(nèi)或范圍外檢測(cè)可任意設(shè)定 報(bào)警繼電器復(fù)歸方式可任意設(shè)定 尺寸小,穩(wěn)定性高 2.主要規(guī)格 精確度: 0.1% F.S. ±1 digit 0.2% F.S. ±1 digit(AC) 取樣時(shí)間: 16 cycles/sec. 顯示值范圍: -1999 - +9999 digit adjustable 啟動(dòng)延遲動(dòng)作時(shí)間: 0-99.9 second adjustable 繼電器延遲動(dòng)作時(shí)間: 0-99.9 second adjustable 繼電器復(fù)歸方式: Manual (N) / latch(L) can be modified 繼電器動(dòng)作方向: HI /LO/GO/HL can be modified 繼電器容量: AC 250V-5A, DC 30V-7A 過載顯示: "doFL" 溫度系數(shù): 50ppm/℃ (0-50℃) 顯示幕: Red high efficiency LEDs high 14.22mm(.56")(PV) Red high efficiency LEDs high 7.0mm(.276")(NO) 參數(shù)設(shè)定方式: Touch switches 記憶型式 : Non-volatile E2PROM memory 絕緣耐壓能力: 2KVac/1 min. (input/output/power) 1600Vdc(input/output 使用環(huán)境條件 : 0-50℃(20 to 90% RH non-condensed) 存放環(huán)境條件: 0-70℃(20 to 90% RH non-condensed) CE認(rèn)證: EN 55022:1998/A1:2000 Class A EN 61000-3-2:2000 EN 61000-3-3:1995/A1:2001 EN 55024:1998/A1:2001
上傳時(shí)間: 2013-11-02
上傳用戶:fandeshun
本文將探討微控制器與 PSoC (可編程系統(tǒng)單晶片)在數(shù)位電視應(yīng)用上的設(shè)計(jì)挑戰(zhàn),並比較微控制器和 PSoC 架構(gòu)在處理這些挑戰(zhàn)時(shí)的不同處,以有效地建置執(zhí)行。
標(biāo)簽: PSoC MCU 比較 數(shù)位電視
上傳時(shí)間: 2013-11-22
上傳用戶:gengxiaochao
首先利用直方圖調(diào)整技術(shù)對(duì)原始圖像進(jìn)行灰度值調(diào)整,然后通過整數(shù)小波變換獲得原始圖像的高頻子帶,并基于JND模型計(jì)算小波系數(shù)的恰可失真門限,最后利用擴(kuò)頻水印技術(shù)將由元胞自動(dòng)機(jī)變換加密后的水印圖像嵌入到原始圖像中。
標(biāo)簽: JND 自動(dòng)機(jī) 變換 水印
上傳時(shí)間: 2013-10-15
上傳用戶:w50403
資料介紹說明 PCB開料軟件,可算出板料利用率與做成品個(gè)算,有破解文件,可長(zhǎng)期使用 詳細(xì)看下圖:
上傳時(shí)間: 2013-11-04
上傳用戶:thuyenvinh
這個(gè) 天正建筑8.5破解版支持最新AutoCAD2012 CAD即計(jì)算機(jī)輔助設(shè)計(jì)(CAD-Computer Aided Design) 利用計(jì)算機(jī)及其圖形設(shè)備幫助設(shè)計(jì)人員進(jìn)行設(shè)計(jì)工作 。簡(jiǎn)稱cad。 在工程和產(chǎn)品設(shè)計(jì)中,計(jì)算機(jī)可以幫助設(shè)計(jì)人員擔(dān)負(fù)計(jì)算、信息存儲(chǔ)和制圖等項(xiàng)工作。CAD還包含:電氣CAD、外貿(mào)結(jié)算CAD、加拿大元、冠狀動(dòng)脈性心臟病、計(jì)算機(jī)輔助診斷、服裝CAD等含義。 天正建筑8.5/8.0注冊(cè)機(jī)是一款通用的天正建筑注冊(cè)機(jī),可以用于天正建筑8.5注冊(cè)算號(hào),以及天正建筑8.0等低版本注冊(cè)算號(hào) 下面順便提供兩組免費(fèi)天正建筑注冊(cè)碼 機(jī)器碼:nf0def108c175002682b52cda 注冊(cè)碼:2F1091EF97ADFD859F077AE93D14E388CBD52D128DBF8395DC 機(jī)器碼:N984BE1A8F64990004E4B4CB4 注冊(cè)碼:2F6F48D81D9E4A856BFBBF4798248713860848FC7DCCC4372C 使用方法:將壓縮包全部下載后解壓,安裝雖然顯示是試用版,但等下破解后就是正式版了! 加壓安裝后,打開軟件,會(huì)提示輸入注冊(cè)碼,這時(shí)打開注冊(cè)機(jī),選天正建筑8.0破解,將授權(quán)碼復(fù)制到注冊(cè)機(jī)中,再點(diǎn)計(jì)算注冊(cè)碼,將計(jì)算出的注冊(cè)碼,復(fù)制到之前打開的天正軟件中,即注冊(cè)完成!! 1、墻、柱、墻體造型、凸窗擋板、門窗套全面支持繪保溫層。 2、門窗系統(tǒng)大幅度改進(jìn)。新增在同一洞口插入多個(gè)門窗、門窗編號(hào) 利用AutoCAD圖形平臺(tái)開發(fā)的最新一代建筑軟件TArch 8.5,繼續(xù)以先進(jìn)的建筑對(duì)象概念服務(wù)于建筑施工圖設(shè)計(jì),成為建筑CAD的首選軟件,同時(shí)天正建筑對(duì)象創(chuàng)建的建筑模型已經(jīng)成為天正日照、節(jié)能、給排水、暖通、電氣等系列軟件的數(shù)據(jù)來源,很多三維渲染圖也基于天正三維模型制作而成。 2008年9月天正建筑TArch軟件通過建設(shè)部科技成果的評(píng)估,在建筑設(shè)計(jì)領(lǐng)域二次開發(fā)方面達(dá)到國(guó)際先進(jìn)水平。 天正表格使用了先進(jìn)的表格對(duì)象,其交互界面類似Excel的電子表格編輯界面。表格對(duì)象具有層次結(jié)構(gòu),用戶可以完整地把握如何控制表格的外觀表現(xiàn),制作出有個(gè)性化的表格。更值得一提的是,天正表格還實(shí)現(xiàn)了與Excel的數(shù)據(jù)雙向交換,使工程制表同辦公制表一樣方便高效。 強(qiáng)大的圖庫(kù)管理系統(tǒng)和圖塊功能 天正的圖庫(kù)管理系統(tǒng)采用先進(jìn)的編程技術(shù),支持貼附材質(zhì)的多視圖圖塊,支持同時(shí)打開多個(gè)圖庫(kù)的操作。 【天正建筑8.5破解版特色功能】 主要包括交互技術(shù)、圖形變換技術(shù)、曲面造型和實(shí)體造型技術(shù)等。 在計(jì)算機(jī)輔助設(shè)計(jì)中,交互技術(shù)是必不可少的。交互式cad系統(tǒng), 指用戶在使用計(jì) cad系統(tǒng) 算機(jī)系統(tǒng)進(jìn)行設(shè)計(jì)時(shí),人和機(jī)器可以及時(shí)地交換信息。采用交互式系統(tǒng),人們可以邊構(gòu)思 、邊打樣、邊修改,隨時(shí)可從圖形終端屏幕上看到每一步操作的顯示結(jié)果,非常直觀。 圖形變換的主要功能是把用戶坐標(biāo)系和圖形輸出設(shè)備的坐標(biāo)系聯(lián)系起來;對(duì)圖形作平移、旋轉(zhuǎn)、縮放、透視變換 ;通過矩陣運(yùn)算來實(shí)現(xiàn)圖形變換。 計(jì)算機(jī)設(shè)計(jì)自動(dòng)化 計(jì)算機(jī)自身的cad,旨在實(shí)現(xiàn)計(jì)算機(jī)自身設(shè)計(jì)和研制過程的自動(dòng)化或半自動(dòng)化。研究?jī)?nèi)容包括功能設(shè)計(jì)自動(dòng)化和組裝設(shè)計(jì)自動(dòng)化,涉及計(jì)算機(jī)硬件描述語言、系統(tǒng)級(jí)模擬、自動(dòng)邏輯綜合、邏輯模擬、微程序設(shè)計(jì)自動(dòng)化、自動(dòng)邏輯劃分、自動(dòng)布局布線,以及相應(yīng)的交互圖形系統(tǒng)和工程數(shù)據(jù)庫(kù)系統(tǒng)。集成電路 cad有時(shí)也列入計(jì)算機(jī)設(shè)計(jì)自動(dòng)化的范圍
上傳時(shí)間: 2013-10-14
上傳用戶:wangrong
genesis9.0算號(hào)器提供genesis算號(hào)器使用視頻。安裝文件一定要放在小寫英文路徑下,中文不行,有大寫字母的英文也不行。1.算號(hào)器的只是算gnd的號(hào),要算get的號(hào),需要參考算號(hào)器的步驟。注意選擇破解有效時(shí)間。2.7天過期,30天過期,永不過期等。注意要用自己機(jī)器識(shí)別號(hào)去算,在get運(yùn)行彈出來的序號(hào)對(duì)話框里,有機(jī)器識(shí)別號(hào)。3.安裝完成,啟動(dòng)時(shí),填寫進(jìn)入用戶名和密碼時(shí),一定不能用鼠標(biāo)。直接用回車鍵,否則失效。密碼框內(nèi)的密碼不可見,輸完直接回車,即可進(jìn)入genesis界面。
標(biāo)簽: genesis 9.0 算號(hào)器 視頻
上傳時(shí)間: 2015-01-02
上傳用戶:chens000
設(shè)計(jì)工程師通常在FPGA上實(shí)現(xiàn)FIFO(先進(jìn)先出寄存器)的時(shí)候,都會(huì)使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其針對(duì)性變差,某些情況下會(huì)變得不方便或者將增加硬件成本。此時(shí),需要進(jìn)行自行FIFO設(shè)計(jì)。本文提供了一種基于信元的FIFO設(shè)計(jì)方法以供設(shè)計(jì)者在適當(dāng)?shù)臅r(shí)候選用。這種方法也適合于不定長(zhǎng)包的處理。
標(biāo)簽: FPGA FIFO 信元 設(shè)計(jì)方法
上傳時(shí)間: 2013-11-05
上傳用戶:ch3ch2oh
PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setuppadsstacks
標(biāo)簽: layout design pcb 硬件工程師
上傳時(shí)間: 2013-11-17
上傳用戶:cjf0304
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1