心血管系統(tǒng)疾病是現(xiàn)今世界上發(fā)病率和死亡率最高的疾病之一。T波交替(T-wavealtemans,TWA)作為一種非穩(wěn)態(tài)的心電變異性現(xiàn)象,是指心電T波段振幅、形態(tài)甚至極性逐拍交替變化。大量研究表明,TWA與室性心律失常、心臟性猝死等有直接密切的關(guān)系,已成為一種無(wú)創(chuàng)獨(dú)立性預(yù)測(cè)指標(biāo)。隨著數(shù)字信號(hào)處理技術(shù)和計(jì)算機(jī)技術(shù)的迅速發(fā)展,微伏級(jí)的TWA已經(jīng)可以被檢出,并且精度越來(lái)越高。本文以T波交替檢測(cè)為中心,基于ARM給出了T波交替檢測(cè)技術(shù)原理性樣機(jī)的硬件及軟件,實(shí)現(xiàn)實(shí)時(shí)監(jiān)護(hù)的目的。 在TWA檢測(cè)研究中,需要對(duì)心電信號(hào)進(jìn)行預(yù)處理,即信號(hào)去噪和特征點(diǎn)檢測(cè)。小波分析以其多分辨率的特性和表征時(shí)頻兩域信號(hào)局部特征的能力成為我們選取的心電信號(hào)自動(dòng)分析手段。文中采用小波變換將原始心電信號(hào)分解為不同頻段的細(xì)節(jié)信號(hào),根據(jù)三種主要噪聲的不同能量分布,采用自適應(yīng)閾值和軟硬閾值折衷處理策略用閾值濾波方法對(duì)原始信號(hào)進(jìn)行去噪處理:同時(shí)基于心電信號(hào)的特征點(diǎn)R峰對(duì)應(yīng)于Mexican-hat小波變換的極值點(diǎn),因此我們使用Mexican-hat小波檢測(cè)R峰,通過(guò)附加檢測(cè)方案確保了位置的準(zhǔn)確性,并根據(jù)需要提出了T波矩陣提取方法。 隨后文章介紹了T波交替的產(chǎn)生機(jī)理及研究進(jìn)展,分別從臨床應(yīng)用和檢測(cè)方法上展現(xiàn)了目前TWA的發(fā)展進(jìn)程,并利用了譜分析法、相關(guān)分析法和移動(dòng)平均修正算法分別從時(shí)域和頻域?qū)σ恍颖緮?shù)據(jù)進(jìn)行T波交替檢測(cè)。在檢測(cè)中譜分析法抗噪能力較強(qiáng),但作為一種頻域檢測(cè)方法,無(wú)法檢測(cè)非穩(wěn)態(tài)TWA信號(hào),而相關(guān)分析法受呼吸、噪聲影響較大,數(shù)據(jù)要求較高,因此可以在譜分析檢測(cè)為陽(yáng)性TWA基礎(chǔ)上,再對(duì)信號(hào)進(jìn)行相關(guān)分析,從而克服自身算法缺陷,確定交替幅度和時(shí)間段。最后對(duì)影響檢測(cè)結(jié)果的因素進(jìn)行討論研究,從而降低檢測(cè)誤差。 文章還設(shè)計(jì)了T波交替檢測(cè)技術(shù)原理性樣機(jī)的關(guān)鍵部分電路和軟件框架。硬件部分圍繞ARM核的Samsung S3C44BOX為核心,設(shè)計(jì)了該樣機(jī)的關(guān)鍵電路,包括采集模塊、數(shù)據(jù)處理模塊(外部存儲(chǔ)電路、通信接口電路等)。其中在采集模塊中針對(duì)心電信號(hào)是微弱信號(hào)并且干擾大的特點(diǎn),采用了具有高共模抑制比和高輸入阻抗的分級(jí)放大電路,有效的提取了信號(hào)分量:A/D轉(zhuǎn)換電路保證了信號(hào)量化的高精度。利用USB接口芯片和刪內(nèi)部異步串行通訊實(shí)現(xiàn)系統(tǒng)與外界聯(lián)系。系統(tǒng)軟件中首先介紹了系統(tǒng)的軟件開(kāi)發(fā)環(huán)境,然后給出了心電信號(hào)分析及處理程序設(shè)計(jì)流程圖及實(shí)現(xiàn),使它們共同完成系統(tǒng)的軟件監(jiān)護(hù)功能。
標(biāo)簽: ARM 檢測(cè)技術(shù)
上傳時(shí)間: 2013-07-27
上傳用戶(hù):familiarsmile
隨著設(shè)計(jì)規(guī)模的不斷增加,芯片的平均設(shè)計(jì)門(mén)數(shù)已經(jīng)超越百萬(wàn)級(jí),驗(yàn)證已經(jīng)成為設(shè)計(jì)流程中的主要瓶頸。目前,基于FPGA的硬件驗(yàn)證憑借其速度快、易修改的特性越來(lái)越受到驗(yàn)證工程師的青睞。 本文正是基于FPGA驗(yàn)證的思想,以一款光同步傳輸網(wǎng)(SDH)芯片的驗(yàn)證為例,展開(kāi)了全面的論述。通過(guò)對(duì)驗(yàn)證理論以及FPGA性能特點(diǎn)的研究與分析,從驗(yàn)證的正確性、全面性、快速性和可重用性等方面對(duì)FPGA驗(yàn)證進(jìn)行了理論剖析,并提出了一些新的理念和創(chuàng)新。此后又結(jié)合實(shí)踐,詳盡敘述了驗(yàn)證中的一些重要環(huán)節(jié),并總結(jié)出了一套比較完善的FPGA驗(yàn)證流程,可以有效地支撐實(shí)際芯片的驗(yàn)證工作。 本文對(duì)于百萬(wàn)門(mén)級(jí)專(zhuān)用集成電路的成功實(shí)踐,不僅是對(duì)FPGA驗(yàn)證理論的證實(shí),而且從驗(yàn)證的思路和方法上對(duì)后續(xù)芯片有一定的指導(dǎo)意義。文中經(jīng)驗(yàn)教訓(xùn)的總結(jié)可以有效地幫助驗(yàn)證工程師達(dá)到降低芯片開(kāi)發(fā)成本,縮短面市時(shí)間的目的。
標(biāo)簽: FPGA 門(mén)級(jí) 專(zhuān)用集成電路
上傳時(shí)間: 2013-05-17
上傳用戶(hù):宋桃子
隨著SOC技術(shù)、IP技術(shù)以及集成電路技術(shù)的發(fā)展,RISC軟核處理器的研究與開(kāi)發(fā)設(shè)計(jì)開(kāi)始受到了人們的重視。基于FPGA的RISC軟核處理器在各個(gè)行業(yè)開(kāi)始得到了廣泛的應(yīng)用,特別是在一些基于FPGA的嵌入式系統(tǒng)中有著越來(lái)越廣泛的應(yīng)用前景。 該論文在研究了大量國(guó)內(nèi)外技術(shù)文獻(xiàn)的基礎(chǔ)上,總結(jié)了RISC處理器發(fā)展的現(xiàn)狀與水平。認(rèn)真分析了RISC處理器的基本結(jié)構(gòu),包括總線結(jié)構(gòu),流水線處理的原理,以及流水線數(shù)據(jù)通路和流水線控制的原理;并詳細(xì)分析了該設(shè)計(jì)采用的指令集——MIPS指令集的內(nèi)在結(jié)構(gòu)。設(shè)計(jì)出了一個(gè)32位RISC軟核處理器,這個(gè)軟核處理器采用五級(jí)流水線結(jié)構(gòu),能完成加法、減法、邏輯與、邏輯或、左移右移等算術(shù)邏輯操作,以及它們的組合操作。通過(guò)軟件仿真和在Altera的FPGA開(kāi)發(fā)板上進(jìn)行驗(yàn)證,證明了所設(shè)計(jì)的32位RISC處理器能準(zhǔn)確的執(zhí)行所選用的MIPS指令集,運(yùn)行速度能達(dá)到30MHz,功能良好。 通過(guò)對(duì)所設(shè)計(jì)對(duì)象特點(diǎn)及其可行性的研究,選用了Altera公司QuartusⅡ軟件作為設(shè)計(jì)與仿真驗(yàn)證的環(huán)境。在設(shè)計(jì)方法上,該課題采用了自頂向下的設(shè)計(jì)方法。在設(shè)計(jì)過(guò)程中采用了邊設(shè)計(jì)邊驗(yàn)證這種設(shè)計(jì)與驗(yàn)證相結(jié)合的設(shè)計(jì)流程,大大提高了設(shè)計(jì)的可靠性。該課題在設(shè)計(jì)過(guò)程中還提出了兩個(gè)有效的設(shè)計(jì)思路:第一是在32位寄存器的設(shè)計(jì)中利用FPGA的內(nèi)部RAM資源來(lái)設(shè)計(jì),減少了傳輸延時(shí),提高了運(yùn)行速度,并大大減少了對(duì)FPGA內(nèi)部資源的占用;第二是在系統(tǒng)架構(gòu)上采用了柔性化的設(shè)計(jì)方法,使得設(shè)計(jì)可以根據(jù)實(shí)際的需求適當(dāng)?shù)脑鰷p相應(yīng)的部件,以達(dá)到需求與性能的統(tǒng)一。這兩個(gè)方法都有效地解決了設(shè)計(jì)中出現(xiàn)的問(wèn)題,提高了處理器的性能。
上傳時(shí)間: 2013-07-21
上傳用戶(hù):caozhizhi
H.264/AVC是ITU與ISO/IEC(International Standard Organization/Intemational Electrotechnical Commission國(guó)際標(biāo)準(zhǔn)化組織/國(guó)際電工委員會(huì))聯(lián)合推出的活動(dòng)圖像編碼標(biāo)準(zhǔn)。作為最新的國(guó)際視頻編碼標(biāo)準(zhǔn),H.264/AVC與MPEG-4、H.263等視頻編碼標(biāo)準(zhǔn)相比,性能有了很大提高,并已在流媒體、數(shù)字電視、電話(huà)會(huì)議、視頻存儲(chǔ)等諸多領(lǐng)域得到廣泛的應(yīng)用。基于上下文的自適應(yīng)二進(jìn)制算術(shù)編碼(Conrext-based Adaptive Binary Arithmetic Coding,CABAC)是H.264/AVC的兩個(gè)熵編碼方案之一,相對(duì)于另一熵編碼方案-CAVLC(基于上下文的自適應(yīng)可變長(zhǎng)編碼),CABAC具有更高的數(shù)據(jù)壓縮率:在同等編碼質(zhì)量下要比CAVLC提高10%~15%的壓縮率。CABAC能實(shí)現(xiàn)很高的數(shù)據(jù)壓縮率,但這是以增加實(shí)現(xiàn)的復(fù)雜性為代價(jià)的。在已有的硬件實(shí)現(xiàn)方法上,CABAC的解碼效率并不高。 論文在深入研究CABAC解碼算法及其實(shí)現(xiàn)流程,并在仔細(xì)分析了H.264/AVC碼流結(jié)構(gòu)的基礎(chǔ)上,總結(jié)出了影響CABAC解碼效率的各個(gè)環(huán)節(jié),并以此為出發(fā)點(diǎn),對(duì)CABAC解碼所需中的各個(gè)功能模塊進(jìn)行了優(yōu)化設(shè)計(jì),設(shè)計(jì)出一種新的CABAC解碼器結(jié)構(gòu),相對(duì)于一般的CABAC解碼器,它的解碼效率得到了顯著提高。論文針對(duì)影響CABAC解碼過(guò)程的"瓶頸"問(wèn)題一多次訪問(wèn)存儲(chǔ)部件影響解碼速率,提出了新的存儲(chǔ)組織方式,并根據(jù)CABAC的碼流結(jié)構(gòu)特性,采用4個(gè)子解碼器級(jí)聯(lián)的方式來(lái)進(jìn)一步提高解碼速率。 最后,用Verilog語(yǔ)言對(duì)所設(shè)計(jì)的CABAC解碼器進(jìn)行了描述,用EDA軟件對(duì)其進(jìn)行了仿真,并在FPGA上驗(yàn)證了其功能,結(jié)果顯示,該CABAC解碼器結(jié)構(gòu)顯著提高了解碼效率,能夠滿(mǎn)足高檔次實(shí)時(shí)通訊的要求。
上傳時(shí)間: 2013-07-03
上傳用戶(hù):huazi
串行數(shù)字接口SDI是目前使用最廣泛的數(shù)字視頻接口。它是遵循SMPTE-259M和EBtJ-Tech-3267標(biāo)準(zhǔn)制定的,己經(jīng)被世界上眾多數(shù)字視頻設(shè)備生產(chǎn)廠家普遍采納并作為標(biāo)準(zhǔn)視頻接口,主要用在非線性編輯系統(tǒng)、視頻服務(wù)器、虛擬演播室以及數(shù)字切換矩陣和數(shù)字光端機(jī)等場(chǎng)合。 以往的SDI接口在實(shí)現(xiàn)方法上有成本高、靈活性低等缺點(diǎn),針對(duì)這些不足,本文在研究串行數(shù)字接口工作原理的基礎(chǔ)上,提出了一種基于FPGA的標(biāo)清串行數(shù)字接口(SD-SDI)的設(shè)計(jì)方案,并使用SOPC Builder構(gòu)成一個(gè)Nios II處理器系統(tǒng),將SDI接口以IP核形式嵌入到FPGA內(nèi)部,從而提高系統(tǒng)的集成度,使之具有視頻數(shù)據(jù)處理速度快、實(shí)時(shí)性強(qiáng)、性?xún)r(jià)比高的特點(diǎn)。具體研究?jī)?nèi)容包括: 1.在分析SDI接口的硬件結(jié)構(gòu)和工作原理的基礎(chǔ)上,提出了串行數(shù)字接口的嵌入式系統(tǒng)設(shè)計(jì)方法,完成了SDI接口卡的FPGA芯片內(nèi)部配置以及驅(qū)動(dòng)電路、均衡電路、電源電路等硬件電路設(shè)計(jì)。 2.采用軟邏輯方法實(shí)現(xiàn)SDI接口的傳輸功能,進(jìn)行了具體的模塊化設(shè)計(jì)與仿真。 3.引入Nios II嵌入式軟核處理器對(duì)數(shù)據(jù)進(jìn)行處理,設(shè)計(jì)了視頻圖像數(shù)據(jù)的采集程序。 該傳輸系統(tǒng)以Altera公司的Cyclone II EP2C35F672C8為核心芯片,通過(guò)發(fā)送和接收電路的共同作用,能夠完成標(biāo)清數(shù)字視頻信號(hào)的傳輸,初步確立了以SDI接口為數(shù)據(jù)源的視頻信號(hào)傳輸系統(tǒng)的整體模式和框架。
上傳時(shí)間: 2013-04-24
上傳用戶(hù):標(biāo)點(diǎn)符號(hào)
隨著多媒體編碼技術(shù)的發(fā)展,視頻壓縮標(biāo)準(zhǔn)在很多領(lǐng)域都得到了成功應(yīng)用,如視頻會(huì)議(H.263)、DVD(MPEG-2)、機(jī)頂盒(MPEG-2)等等,而網(wǎng)絡(luò)帶寬的不斷提升和高效視頻壓縮技術(shù)的發(fā)展使人們逐漸把關(guān)注的焦點(diǎn)轉(zhuǎn)移到了寬帶網(wǎng)絡(luò)數(shù)字電視(IPTV)、流媒體等基于傳輸?shù)臉I(yè)務(wù)上來(lái)。帶寬的增加為流式媒體的發(fā)展鋪平了道路,而高效的視頻壓縮標(biāo)準(zhǔn)的出臺(tái)則是流媒體技術(shù)發(fā)展的關(guān)鍵。H.264/AVC是由國(guó)際電信聯(lián)合會(huì)和國(guó)際標(biāo)準(zhǔn)化組織共同發(fā)展的下一代視頻壓縮標(biāo)準(zhǔn)之一。新標(biāo)準(zhǔn)中采用了新的視頻壓縮技術(shù),如多模式幀間預(yù)測(cè)、1/4像素精度預(yù)測(cè)、整數(shù)DCT變換、變塊尺寸運(yùn)動(dòng)補(bǔ)償、基于上下文的二元算術(shù)編碼(CABAC)、基于上下文的變長(zhǎng)編碼(CAVLC)等等,這些技術(shù)的采用大大提高了視頻壓縮的效率,更有利于寬帶網(wǎng)絡(luò)數(shù)字電視(IPTV)、流媒體等基于傳輸?shù)臉I(yè)務(wù)的實(shí)現(xiàn)。 本文主要根據(jù)視頻會(huì)議應(yīng)用的需要對(duì)JM8.6代碼進(jìn)行優(yōu)化,目標(biāo)是實(shí)現(xiàn)基于Baseline的低復(fù)雜度的CIF編碼器,并對(duì)部分功能模塊進(jìn)行電路設(shè)計(jì)。在設(shè)計(jì)方法上采用自頂向下的設(shè)計(jì)方法,首先對(duì)H.264編碼器的C代碼和算法進(jìn)行優(yōu)化,并對(duì)優(yōu)化后的結(jié)果進(jìn)行測(cè)試比較,結(jié)果顯示在圖像質(zhì)量沒(méi)有明顯降低的情況下,H.264編碼器編碼CIF格式視頻每秒達(dá)到15幀以上,滿(mǎn)足了視頻會(huì)議應(yīng)用的實(shí)時(shí)性要求。然后,以C模型為參考對(duì)H.264編碼器的部分功能模塊電路進(jìn)行設(shè)計(jì)。采用Verilog HDL實(shí)現(xiàn)了這些模塊,并在Quartus Ⅱ中進(jìn)行了綜合、仿真、驗(yàn)證。主要完成了Zig-zag掃描和CAVLC模塊的設(shè)計(jì),詳細(xì)說(shuō)明模塊的工作原理和過(guò)程,然后進(jìn)行多組的仿真測(cè)試,結(jié)果與C模型相應(yīng)部分的結(jié)果一致,證明了設(shè)計(jì)的正確性。
上傳時(shí)間: 2013-06-11
上傳用戶(hù):kjgkadjg
目前見(jiàn)到的許多關(guān)于直流電機(jī)的測(cè)速與控制類(lèi)文獻(xiàn)中,以研究無(wú)刷直流電機(jī)較多,采用PID算法,PWM調(diào)速的居多。這些文獻(xiàn)所采用的控制器一般都是Motorola公司的MC33035,MICROLlinear公司的ML4425/4428,諸如Infineon的嵌入式單片機(jī)C504或采用通用的PWM芯片如SG3524、TL494等。采用這些ASIC芯片,雖然能實(shí)現(xiàn)直流電機(jī)的無(wú)級(jí)調(diào)速,但還存在一些問(wèn)題,如無(wú)法與計(jì)算機(jī)直接接口,許多較為復(fù)雜的控制算法無(wú)法在不增加硬件成本的情況下實(shí)現(xiàn),控制器的人機(jī)界面不理想。總的來(lái)講,控制器的智能化程度不高,可移植性差。雖然采用PWM芯片來(lái)實(shí)現(xiàn)電機(jī)無(wú)級(jí)調(diào)速的方案成本較低,但當(dāng)控制器針對(duì)不同的應(yīng)用場(chǎng)合增加多種附加功能時(shí),其靈活性不夠,而且反而增加硬件的成本。還有一些使用PLC控制器或高檔處理器芯片(如DSP器件)的文獻(xiàn),它們雖然具有較高的控制性能,但由于這些高檔處理器價(jià)格過(guò)高,需要更多的外圍器件,因此也不具備在通常情況下大規(guī)模使用的條件。 從發(fā)展趨勢(shì)上看,總體的研究方向是提出質(zhì)量更高的算法和調(diào)速方案,以及在考慮成本要求的前提下選擇適合這種算法的核心控制器。 在研究方法上,有的采用軟件仿真,從理論作深入的研究;有的通過(guò)實(shí)踐總結(jié)提出一些具有使用價(jià)值的實(shí)踐方法。其中常見(jiàn)的有PID算法,模糊PID算法,結(jié)合神經(jīng)算法的PID算法等;在調(diào)速方案上,有采用普通的PWM調(diào)速,也有特殊PWM(PWM-ON-PWM)調(diào)速以及其它調(diào)速方式。另外電機(jī)轉(zhuǎn)速測(cè)量方案通常有光電式和磁電式,也有用超聲波測(cè)量的方案。 直流電機(jī),尤其是永磁直流無(wú)刷直流電機(jī)(PM-BLDC),由于其固有的許多特點(diǎn),在加上我國(guó)的稀土資源豐富,被眾多電機(jī)專(zhuān)家認(rèn)為是21世紀(jì)的新型換代產(chǎn)品。隨著半導(dǎo)體集成電路,電力電子器件,控制原理和稀土材料工業(yè)的發(fā)展,可以預(yù)見(jiàn)這種產(chǎn)品必然會(huì)逐步取代傳統(tǒng)結(jié)構(gòu)的交流電動(dòng)機(jī)加變頻調(diào)速器的模式,近年來(lái)已廣泛應(yīng)用于家電、汽車(chē)、數(shù)控機(jī)床、機(jī)器人等更多的領(lǐng)域。
上傳時(shí)間: 2013-06-25
上傳用戶(hù):壞天使kk
15.2 已經(jīng)加入了有關(guān)貫孔及銲點(diǎn)的Z軸延遲計(jì)算功能. 先開(kāi)啟 Setup - Constraints - Electrical constraint sets 下的 DRC 選項(xiàng). 點(diǎn)選 Electrical Constraints dialog box 下 Options 頁(yè)面 勾選 Z-Axis delay欄.
上傳時(shí)間: 2013-10-08
上傳用戶(hù):王慶才
許多電信和計(jì)算應(yīng)用都需要一個(gè)能夠從非常低輸入電壓獲得工作電源的高效率降壓型 DC/DC 轉(zhuǎn)換器。高輸出功率同步控制器 LT3740 就是這些應(yīng)用的理想選擇,該器件能把 2.2V 至 22V 的輸入電源轉(zhuǎn)換為低至 0.8V 的輸出,並提供 2A 至 20A 的負(fù)載電流。其應(yīng)用包括分布式電源繫統(tǒng)、負(fù)載點(diǎn)調(diào)節(jié)和邏輯電源轉(zhuǎn)換。
上傳時(shí)間: 2013-12-30
上傳用戶(hù):arnold
15.2 已經(jīng)加入了有關(guān)貫孔及銲點(diǎn)的Z軸延遲計(jì)算功能. 先開(kāi)啟 Setup - Constraints - Electrical constraint sets 下的 DRC 選項(xiàng). 點(diǎn)選 Electrical Constraints dialog box 下 Options 頁(yè)面 勾選 Z-Axis delay欄.
上傳時(shí)間: 2013-11-12
上傳用戶(hù):Late_Li
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1