亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

軍用電子測試設(shè)(shè)備

  • LCD 電子密碼鎖 4頁 2.2M.pdf

    實用電子技術(shù)專輯 385冊 3.609GLCD 電子密碼鎖 4頁 2.2M.pdf

    標(biāo)簽:

    上傳時間: 2014-05-05

    上傳用戶:時代將軍

  • [電子書]-中國成語大全 V2.0.exe

    其他雜類專輯 102冊 7.12G pdf[電子書]-中國成語大全 V2.0.exe

    標(biāo)簽:

    上傳時間: 2014-05-05

    上傳用戶:時代將軍

  • 這是一個測試檔

    這是一個測試檔這是一個測試檔這是一個測試檔這是一個測試檔這是一個測試檔這是一個測試檔這是一個測試檔

    標(biāo)簽: 這是一個

    上傳時間: 2015-12-22

    上傳用戶:wxxujian

  • 開關(guān)電源的PCB設(shè)計規(guī)范.PDF

    開關(guān)電源的PCB設(shè)計規(guī)范.PDF

    標(biāo)簽: pcb 開關(guān)電源

    上傳時間: 2021-12-12

    上傳用戶:

  • 電子變壓器手冊 第二版

    電子變壓器手冊第二版  電子變壓器手冊第二版

    標(biāo)簽: 電子變壓器

    上傳時間: 2021-12-14

    上傳用戶:

  • pcb layout design(臺灣硬件工程師15年經(jīng)驗

    PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時間: 2013-10-22

    上傳用戶:pei5

  • HT45F23 ADC 功能應(yīng)用實例

    具備處理外部模擬信號功能是很多電子設(shè)備的基本要求。為了將模擬信號轉(zhuǎn)換為數(shù)字信 號,就需要藉助A/D 轉(zhuǎn)換器。將A/D 功能和MCU 整合在一起,就可減少電路的元件數(shù)量和 電路板的空間使用。 HT45F23 微控制器內(nèi)建6 通道,12 位解析度的A/D 轉(zhuǎn)換器。在本應(yīng)用說明中,將介紹如何 使用HT45F23 微控制器的A/D 功能。

    標(biāo)簽: 45F F23 ADC HT

    上傳時間: 2013-10-27

    上傳用戶:nostopper

  • pcb layout design(臺灣硬件工程師15年經(jīng)驗

    PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時間: 2013-11-17

    上傳用戶:cjf0304

  • 這程式是用J2ME撰寫而成

    這程式是用J2ME撰寫而成,裡面所放置的jar檔經(jīng)過手機測試,可以利用手機的藍芽功能搜尋連接到有支援藍芽的電腦,由手機取得電腦的資料。

    標(biāo)簽: J2ME 程式

    上傳時間: 2014-12-03

    上傳用戶:guanliya

  • 程式描述:使用Cypress的Cy7C68013A晶片進行設(shè)計

    程式描述:使用Cypress的Cy7C68013A晶片進行設(shè)計,通過外接EEPROM來進行供電時的重列舉。程式包括USB韌體端的程式以及電腦端的程式。 安裝:把來源程式碼複製到硬碟特定目錄下,使用Keil C編譯器和Visual C++ 6.0運行即可。 注意:可以首先使用Cypress的測試工具進行韌體程式的測試,以確保韌體程式的正確性。

    標(biāo)簽: Cypress 68013A C68013 68013

    上傳時間: 2017-02-10

    上傳用戶:waitingfy

主站蜘蛛池模板: 长沙县| 宜兰市| 濉溪县| 泰州市| 都匀市| 永清县| 广元市| 庆云县| 定边县| 竹北市| 镇雄县| 焦作市| 南汇区| 彰化县| 宁安市| 钟山县| 岚皋县| 拉萨市| 千阳县| 东兰县| 淮滨县| 句容市| 焉耆| 杭锦旗| 海伦市| 桐城市| 肥西县| 南漳县| 长泰县| 晋江市| 厦门市| 汝州市| 沈丘县| 偃师市| 萝北县| 潞西市| 江西省| 舞钢市| 新竹市| 云阳县| 襄樊市|