亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

輸出控制器

  • 基于TMS320F2812DSP風(fēng)光互補(bǔ)發(fā)電系統(tǒng)控制器的研究.rar

    風(fēng)光互補(bǔ)發(fā)電系統(tǒng)作為新能源技術(shù)應(yīng)用的重要組成部分越來(lái)越受到人們的青睞,所以將此作為新能源研究的切入點(diǎn),進(jìn)行一些有益的嘗試和探索。 本文從太陽(yáng)能電池的光生伏打效應(yīng)入手,推導(dǎo)出太陽(yáng)能電池的U-I曲線,并以此作為最大功率跟蹤(MPPT)技術(shù)的理論基礎(chǔ)。針對(duì)小風(fēng)機(jī)的發(fā)電技術(shù)也存在的MPPT技術(shù),文章進(jìn)行了統(tǒng)一性研究,給出了新的控制策略--變步長(zhǎng)擾動(dòng)觀察控制。為了提高系統(tǒng)的充放電效率,文章還對(duì)三段式充放電、均衡充電、溫度補(bǔ)償?shù)刃铍姵爻潆娎碚撨M(jìn)行了闡述。 根據(jù)上述理論,結(jié)合工程實(shí)際,設(shè)計(jì)了風(fēng)光互補(bǔ)控制器的電路。利用電壓霍爾和電流霍爾實(shí)現(xiàn)了風(fēng)機(jī)電壓、太陽(yáng)能電池電壓、蓄電池電壓和充電電流的實(shí)時(shí)采樣,利用TMS320F2812DSP的EVA與AD模塊軟件實(shí)現(xiàn)對(duì)蓄電池欠壓、過(guò)壓、運(yùn)行等模式的智能充放電管理。針對(duì)風(fēng)力發(fā)電機(jī)的輸出電壓波動(dòng)大的問(wèn)題,系統(tǒng)提供了硬件和軟件的風(fēng)機(jī)過(guò)速智能保護(hù)系統(tǒng)。本系統(tǒng)采用MPPT的控制策略提高了整個(gè)系統(tǒng)的效率,設(shè)計(jì)提供了一套LCD顯示界面和一組LED指示燈增強(qiáng)系統(tǒng)管理的友好性。為了解決風(fēng)光互補(bǔ)控制器芯片的供電問(wèn)題,設(shè)計(jì)了一套以UC3843PWM芯片為核心的反激式輔助電源。該電源用硬件實(shí)現(xiàn)了電流內(nèi)環(huán)、電壓外環(huán)的雙環(huán)控制策略,提高了系統(tǒng)供電的可靠性和穩(wěn)定性。 研制出了一臺(tái)風(fēng)光互補(bǔ)控制器樣機(jī),進(jìn)行了有關(guān)實(shí)驗(yàn)、檢測(cè)與調(diào)試。實(shí)驗(yàn)波形和數(shù)據(jù)都顯示該系統(tǒng)運(yùn)行穩(wěn)定可靠,達(dá)到了設(shè)計(jì)要求。該方案可為風(fēng)光互補(bǔ)控制器的工程設(shè)計(jì)提供一定的參考。

    標(biāo)簽: F2812 2812 320F TMS

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):diets

  • 感應(yīng)電動(dòng)機(jī)參數(shù)辨識(shí)與新型控制器實(shí)用化研究.rar

    本課題來(lái)源于企業(yè)委托開(kāi)發(fā)項(xiàng)目:大功率兩電平矢量控制變頻器的開(kāi)發(fā)。課題以感應(yīng)電動(dòng)機(jī)變頻調(diào)速系統(tǒng)的產(chǎn)品化開(kāi)發(fā)為目標(biāo),對(duì)感應(yīng)電動(dòng)機(jī)參數(shù)離線辨識(shí)技術(shù)和控制器進(jìn)行了研究和試驗(yàn)。本人除了參加整體系統(tǒng)的設(shè)計(jì)和制作任務(wù)外,獨(dú)立完成了參數(shù)離線辨識(shí)工作。文章介紹了一種實(shí)用的參數(shù)離線辨識(shí)方法,在綜合各種控制策略基礎(chǔ)上給出了一套基于DSP的數(shù)字化解決方案,通過(guò)整機(jī)進(jìn)行了軟硬件調(diào)試,實(shí)現(xiàn)了設(shè)計(jì)目標(biāo)。為產(chǎn)品化打下一定的基礎(chǔ)。 論文第1章介紹了矢量控制以及坐標(biāo)變換,分析了電動(dòng)機(jī)參數(shù)對(duì)矢量控制的影響,通過(guò)Matlab仿真了電動(dòng)機(jī)參數(shù)變化對(duì)變頻器輸出的影響。 第2章對(duì)辨識(shí)主要介紹了參數(shù)辨識(shí)的算法,對(duì)感應(yīng)電機(jī)靜態(tài)數(shù)學(xué)模型進(jìn)行了化簡(jiǎn),得到各個(gè)參數(shù)與電壓電流之間的關(guān)系方程。通過(guò)單相直流試驗(yàn)和單相交流試驗(yàn)辨識(shí)電動(dòng)機(jī)參數(shù)。采用迭代算法計(jì)算出非線性方程的數(shù)值,還介紹了一種基于電壓電流瞬時(shí)值計(jì)算電動(dòng)機(jī)功率因數(shù)的方法。 第3章對(duì)控制器進(jìn)行了研究,對(duì)當(dāng)前比較先進(jìn)的自抗擾控制,自適應(yīng)控制,基于非線性的逆控制等控制策略進(jìn)行了綜述。最后對(duì)基于PI轉(zhuǎn)速調(diào)節(jié)器的間接矢量控制系統(tǒng)進(jìn)行了仿真,并給出了仿真結(jié)果。 第4章介紹了實(shí)驗(yàn)室自主開(kāi)發(fā)的基于TI公司DSP TMS320F2812的通用交流調(diào)速試驗(yàn)裝置。根據(jù)通用試驗(yàn)裝置的設(shè)計(jì)要求設(shè)計(jì)了控制板電路,電源板電路,功率板電路等電路,進(jìn)行了調(diào)試,并應(yīng)用到試驗(yàn)之中,性能達(dá)到要求。 第5章介紹了整個(gè)系統(tǒng)的功能軟件設(shè)計(jì)和功能試驗(yàn)結(jié)果,給出了部分程序流程圖和裝置的基本功能試驗(yàn)波形。 最后就課題的研究進(jìn)行了整體總結(jié),為將來(lái)的后續(xù)研究提出建議。

    標(biāo)簽: 感應(yīng)電動(dòng)機(jī) 參數(shù)辨識(shí) 新型控制

    上傳時(shí)間: 2013-06-25

    上傳用戶(hù):hehuaiyu

  • 風(fēng)力發(fā)電機(jī)系統(tǒng)變速恒頻控制器的研究與設(shè)計(jì).rar

    目前,能源危機(jī)與環(huán)境污染已經(jīng)備受關(guān)注,被各個(gè)國(guó)家提上紀(jì)事日程。在眾多的新能源中,風(fēng)能以它可再生、清潔、無(wú)污染等特點(diǎn)受到人們的青睞。在風(fēng)力發(fā)電技術(shù)上也從獨(dú)立型逐漸向并網(wǎng)型轉(zhuǎn)變,因此并網(wǎng)技術(shù)已成為主流。由于變速恒頻具有發(fā)電量大,對(duì)風(fēng)電場(chǎng)風(fēng)速的變化適應(yīng)性好具有較高的葉尖速比等優(yōu)點(diǎn),所以變速恒頻必然會(huì)取代恒速恒頻。實(shí)現(xiàn)變速恒頻的風(fēng)力發(fā)電機(jī)組有很多種,其中永磁同步直驅(qū)式風(fēng)力發(fā)電機(jī)由于不需要齒輪箱,因而改善風(fēng)能轉(zhuǎn)換效率,減小維護(hù),降低了噪音,提高可靠性,本文以永磁同步直驅(qū)式發(fā)電系統(tǒng)為研究對(duì)象。 本文針對(duì)永磁同步直驅(qū)式發(fā)電雙PWM變換器系統(tǒng),首先在對(duì)變速恒頻理論研究的基礎(chǔ)上,對(duì)風(fēng)力機(jī)的數(shù)學(xué)模型進(jìn)行了分析,完成了對(duì)風(fēng)力機(jī)的最大風(fēng)力跟蹤模擬仿真。由于發(fā)電機(jī)發(fā)出的電隨著風(fēng)速的不斷變化,因此就靠控制變換器來(lái)實(shí)現(xiàn)恒壓恒頻的電壓并送入電網(wǎng)。其次在對(duì)永磁同步發(fā)電機(jī)和變換器的數(shù)學(xué)模型研究的基礎(chǔ)上提出了對(duì)整流側(cè)和電網(wǎng)側(cè)變換器分開(kāi)控制,控制整流器來(lái)控制發(fā)電機(jī)的轉(zhuǎn)速,控制逆變器來(lái)實(shí)現(xiàn)穩(wěn)壓和恒頻的向電網(wǎng)輸送電壓。并對(duì)逆變器側(cè)的直流電容和電感選值給出了范圍,在這些理論基礎(chǔ)上對(duì)逆變器進(jìn)行了MATLAB/SIMULINK仿真,給出了仿真結(jié)果。在前面理論分析的基礎(chǔ)上,針對(duì)逆變器部分做了硬件和軟件的設(shè)計(jì)。選用智能功率模塊(IPM)作為逆變器,采用霍爾電壓、電流傳感器實(shí)現(xiàn)了對(duì)電壓電流的采樣,控制器選用TMS320F2407A,并制作了對(duì)采樣信號(hào)處理電路板、PWM信號(hào)處理電路板和傳感器電路板,編寫(xiě)了程序。

    標(biāo)簽: 風(fēng)力發(fā)電機(jī) 變速恒頻

    上傳時(shí)間: 2013-06-17

    上傳用戶(hù):youlongjian0

  • 基于FPGA的IDE固態(tài)硬盤(pán)控制器的設(shè)計(jì)與實(shí)現(xiàn).rar

    固態(tài)硬盤(pán)是一種以FLASH為存儲(chǔ)介質(zhì)的新型硬盤(pán)。由于它不像傳統(tǒng)硬盤(pán)一樣以高速旋轉(zhuǎn)的磁盤(pán)為存儲(chǔ)介質(zhì),不需要浪費(fèi)大量的尋道時(shí)間,因此它有著傳統(tǒng)硬盤(pán)不可比擬的順序和隨機(jī)存儲(chǔ)速度。同時(shí)由于固態(tài)硬盤(pán)不存在機(jī)械存儲(chǔ)結(jié)構(gòu),因此還具有高抗震性、無(wú)工作噪音、可適應(yīng)惡劣工作環(huán)境等優(yōu)點(diǎn)。隨著計(jì)算機(jī)技術(shù)的高速發(fā)展,固態(tài)硬盤(pán)技術(shù)已經(jīng)成為未來(lái)存儲(chǔ)介質(zhì)技術(shù)發(fā)展的必然趨勢(shì)。 本文以設(shè)計(jì)固態(tài)硬盤(pán)控制芯片IDE接口部分為項(xiàng)目背景,通過(guò)可編程邏輯器件FPGA,基于ATA協(xié)議并使用硬件編程語(yǔ)言verilog,設(shè)計(jì)了一個(gè)位于設(shè)備端的IDE控制器。該IDE控制器的主要作用在于解析主機(jī)所發(fā)送的IDE指令并控制硬盤(pán)設(shè)備進(jìn)行相應(yīng)的狀態(tài)遷移和指令操作,從而完成硬盤(pán)設(shè)備端與主機(jī)端之間基本的狀態(tài)通信以及數(shù)據(jù)通信。論文主要完成了幾個(gè)方面的內(nèi)容。第一:論文從固態(tài)硬盤(pán)的基本結(jié)構(gòu)出發(fā),分析了固態(tài)硬盤(pán)IDE控制器的功能性需求以及寄存器傳輸、PIO傳輸和UDMA傳輸三種ATA協(xié)議主要傳輸模式所必須遵循的時(shí)序要求,并概括了IDE控制器設(shè)計(jì)的要點(diǎn)和難點(diǎn);第二:論文設(shè)計(jì)了IDE控制器的總體功能框架,將IDE控制器從功能上分為寄存器部分、頂層控制模塊、異步FIFO模塊、PIO控制模塊、UDMA控制模塊以及CRC校驗(yàn)?zāi)K六大子功能模塊,并分析了各個(gè)子功能模塊的基本工作原理和具體功能設(shè)計(jì);第三:論文以設(shè)計(jì)狀態(tài)機(jī)流程和主要控制信號(hào)的方式實(shí)現(xiàn)了各個(gè)具體子功能模塊并列舉了部分關(guān)鍵代碼,同時(shí)給出了主要子功能模塊的時(shí)序仿真圖;最后,論文給出了基于PIO傳輸模式和基于UDMA傳輸模式的具體指令操作流程實(shí)現(xiàn),并通過(guò)SAS邏輯分析儀和QuartusⅡ?qū)DE控制器進(jìn)行了功能測(cè)試和分析,驗(yàn)證了本論文設(shè)計(jì)的正確性。

    標(biāo)簽: FPGA IDE 固態(tài)硬盤(pán)

    上傳時(shí)間: 2013-07-31

    上傳用戶(hù):liangrb

  • 基于FPGA的固態(tài)硬盤(pán)控制器設(shè)計(jì).rar

    近年來(lái),大容量數(shù)據(jù)存儲(chǔ)設(shè)備主要是機(jī)械硬盤(pán),機(jī)械硬盤(pán)采用機(jī)械馬達(dá)和磁片作為載體,存在抗震性能低、高功耗和速度提升難度大等缺點(diǎn)。固態(tài)硬盤(pán)是以半導(dǎo)體作為存儲(chǔ)介質(zhì)及控制載體,無(wú)機(jī)械裝置,具有抗震、寬溫、無(wú)噪、可靠和節(jié)能等特點(diǎn),是目前存儲(chǔ)領(lǐng)域所存在問(wèn)題的解決方案之一。本文針對(duì)這一問(wèn)題,設(shè)計(jì)基于FPGA的固態(tài)硬盤(pán)控制器,實(shí)現(xiàn)數(shù)據(jù)的固態(tài)存儲(chǔ)。 文章首先介紹硬盤(pán)技術(shù)的發(fā)展,分析固態(tài)硬盤(pán)的技術(shù)現(xiàn)狀和發(fā)展趨勢(shì),闡述課題研究意義,并概述了本文研究的主要內(nèi)容及所做的工作。然后從分析固態(tài)硬盤(pán)控制器的關(guān)鍵技術(shù)入手,研究了SATA接口協(xié)議和NANDFLASH芯片特性。整體設(shè)計(jì)采用SOPC架構(gòu),所有功能由單片F(xiàn)PGA完成。移植MicroBlaze嵌入式處理器軟核作為主控制器,利用Verilog HDL語(yǔ)言描述IP核形式設(shè)計(jì)SATA控制器核和NAND FLASH控制器核。SATA控制器核作為高速串行傳輸接口,實(shí)現(xiàn)SATA1.0協(xié)議,根據(jù)協(xié)議劃分四層模型,通過(guò)狀態(tài)機(jī)和邏輯電路實(shí)現(xiàn)協(xié)議功能。NAND FLASH控制器核管理NANDFLASH芯片陣列,將NAND FLASH接口轉(zhuǎn)換成通用的SRAM接口,提高訪問(wèn)效率。控制器完成NAND FLASH存儲(chǔ)管理和糾錯(cuò)算法,實(shí)現(xiàn)數(shù)據(jù)的存儲(chǔ)和讀取。最后完成固態(tài)硬盤(pán)控制器的模塊測(cè)試和整體測(cè)試,介紹了測(cè)試方法、測(cè)試工具和測(cè)試流程,給出測(cè)試數(shù)據(jù)和結(jié)果分析,得出了驗(yàn)證結(jié)論。 本文設(shè)計(jì)的固態(tài)硬盤(pán)控制器,具有結(jié)構(gòu)簡(jiǎn)單和穩(wěn)定性高的特點(diǎn),易于升級(jí)和二次開(kāi)發(fā),是實(shí)現(xiàn)固態(tài)硬盤(pán)和固態(tài)存儲(chǔ)系統(tǒng)的關(guān)鍵技術(shù)。

    標(biāo)簽: FPGA 固態(tài)硬盤(pán) 制器設(shè)計(jì)

    上傳時(shí)間: 2013-05-28

    上傳用戶(hù):sssnaxie

  • DDR2控制器IP的設(shè)計(jì)與FPGA實(shí)現(xiàn).rar

    DDR2 SDRAM是目前內(nèi)存市場(chǎng)上的主流內(nèi)存。除了通用計(jì)算機(jī)系統(tǒng)外,大量的嵌入式系統(tǒng)也紛紛采用DDR2內(nèi)存,越來(lái)越多的SoC系統(tǒng)芯片中會(huì)集成有DDR2接口模塊。因此,設(shè)計(jì)一款匹配DDR2的內(nèi)存控制器將會(huì)具有良好的應(yīng)用前景。 論文在研究了DDR2的JEDEC標(biāo)準(zhǔn)的基礎(chǔ)上,設(shè)計(jì)出DDR2控制器的整體架構(gòu),采用自項(xiàng)向下的設(shè)計(jì)方法和模塊化的思想,將DDR2控制器劃分為若干模塊,并使用Verilog HDL語(yǔ)言完成DDR2控制器IP軟核中初始化模塊、配置模塊、執(zhí)行模塊和數(shù)據(jù)通道模塊的RTL級(jí)設(shè)計(jì)。根據(jù)在設(shè)計(jì)中遇到的問(wèn)題,對(duì)DDR2控制器的整體架構(gòu)進(jìn)行改進(jìn)與完善。在分析了Altera數(shù)字PHY的基本性能的基礎(chǔ)上,設(shè)計(jì)DDR2控制器與數(shù)字PHY的接口模塊。搭建DDR2控制器IP軟核的仿真驗(yàn)證平臺(tái),針對(duì)設(shè)計(jì)的具體功能進(jìn)行仿真驗(yàn)證,并實(shí)現(xiàn)在Altera Stratix II GX90開(kāi)發(fā)板上對(duì)DDR2存儲(chǔ)芯片基本讀/寫(xiě)操作控制的FPGA功能演示。 論文設(shè)計(jì)的DDR2控制器的主要特點(diǎn)是: 1.支持?jǐn)?shù)字PHY電路,不需要實(shí)際的硬件電路就完成DDR2控制器與DDR2存儲(chǔ)芯片之間的物理層接口,節(jié)約了設(shè)計(jì)成本,縮小了硬件電路的體積。 2.將配置口從初始化模塊中分離出來(lái),簡(jiǎn)化了具體操作。 3.支持多個(gè)DDR2存儲(chǔ)芯片,使得DDR2控制器的應(yīng)用范圍更為廣闊。 4.支持DDR2的三項(xiàng)新技術(shù),充分發(fā)揮DDR2內(nèi)存的特性。 5.自動(dòng)DDR2刷新控制,方便用戶(hù)對(duì)DDR2內(nèi)存的控制。

    標(biāo)簽: DDR2 FPGA 控制器

    上傳時(shí)間: 2013-06-10

    上傳用戶(hù):ynzfm

  • 基于FPGA的GPIB控制器的IP核設(shè)計(jì).rar

    當(dāng)前,片上系統(tǒng)(SOC)已成為系統(tǒng)實(shí)現(xiàn)的主流技術(shù)。流片風(fēng)險(xiǎn)與費(fèi)用增加、上市時(shí)間壓力加大、產(chǎn)品功能愈加復(fù)雜等因素使得SOC產(chǎn)業(yè)逐漸劃分為IP提供者、SOC設(shè)計(jì)服務(wù)者和芯片集成者三個(gè)層次。SOC設(shè)計(jì)已走向基于IP集成的平臺(tái)設(shè)計(jì)階段,經(jīng)過(guò)嚴(yán)格驗(yàn)證質(zhì)量可靠的IP核成為SOC產(chǎn)業(yè)中的重要一環(huán)。 GPIB控制器芯片是組建自動(dòng)測(cè)試系統(tǒng)的核心,在測(cè)試領(lǐng)域應(yīng)用廣泛。本人通過(guò)查閱大量的技術(shù)資料,分析了集成電路在國(guó)內(nèi)外發(fā)展的最新動(dòng)態(tài),提出了基于FPGA的自主知識(shí)產(chǎn)權(quán)的GPIB控制器IP核的設(shè)計(jì)和實(shí)現(xiàn)。 本文首先討論了基于FPGA的GPIB控制器的背景意義,接著對(duì)FPGA開(kāi)發(fā)所具備的基本知識(shí)作了簡(jiǎn)要介紹。文中對(duì)GPIB總線進(jìn)行了簡(jiǎn)單的描述,根據(jù)芯片設(shè)計(jì)的主要思想,重點(diǎn)在于論述怎樣用FPGA來(lái)實(shí)現(xiàn)IEEE-488.2協(xié)議,并詳細(xì)闡述了GPIB控制器的十種接口功能及其狀態(tài)機(jī)的IP核實(shí)現(xiàn)。同時(shí),對(duì)數(shù)據(jù)通路也進(jìn)行了較為細(xì)致的說(shuō)明。在設(shè)計(jì)的時(shí)候采用基于模塊化設(shè)計(jì)思想,用VerilogHDL語(yǔ)言完成各模塊功能描述,通過(guò)Synplifv軟件的綜合,用Modelsim對(duì)設(shè)計(jì)進(jìn)行了前、后仿真。最后利用生成的模塊符號(hào)采取類(lèi)似畫(huà)電路圖的方法完成整個(gè)系統(tǒng)芯片的lP軟核設(shè)計(jì),并用EDA工具下載到了FPGA上。 為了更好地驗(yàn)證設(shè)計(jì)思想,借助EDA工具對(duì)GPIB控制器的工作狀態(tài)進(jìn)行了軟件仿真,給出仿真結(jié)果,仿真波形驗(yàn)證了GPIB控制器的工作符合預(yù)想。最后,本文對(duì)基于FPGA的GPIB控制器的IP核設(shè)計(jì)過(guò)程進(jìn)行了總結(jié),展望了當(dāng)前GPIB控制器設(shè)計(jì)的發(fā)展趨勢(shì),指出了開(kāi)展進(jìn)一步研究需要做的工作。

    標(biāo)簽: FPGA GPIB 控制器

    上傳時(shí)間: 2013-06-12

    上傳用戶(hù):mqien

  • 基于FPGA的10M100M以太網(wǎng)控制器的設(shè)計(jì).rar

    隨著以太網(wǎng)技術(shù)的不斷發(fā)展,網(wǎng)絡(luò)的傳輸速度已經(jīng)由最初的10M發(fā)展到現(xiàn)在的10,000M。用可編程邏輯器件(FPGA)實(shí)現(xiàn)以太網(wǎng)控制器與其它SOC系統(tǒng)的互連成為當(dāng)前的研究熱點(diǎn)。本文闡述了MAC層的FPGA設(shè)計(jì)、仿真及測(cè)試;介紹了整個(gè)系統(tǒng)的內(nèi)部結(jié)構(gòu)、模塊劃分,并對(duì)各個(gè)模塊的設(shè)計(jì)過(guò)程進(jìn)行了詳細(xì)闡述,接著介紹了開(kāi)發(fā)環(huán)境和驗(yàn)證工具,同時(shí)給出測(cè)試方案、驗(yàn)證數(shù)據(jù)、實(shí)現(xiàn)結(jié)果及時(shí)序仿真波形圖。 對(duì)MAC層的主要功能模塊如:發(fā)送模塊、接收模塊、MAC流程控制模塊、寄存器模塊、MⅡ接口模塊和主機(jī)接口模塊以及CRC,CSMA/CD,HASH表等算法給出了基于FPGA及硬件描述語(yǔ)言的解決方法。 本課題針對(duì)以下三個(gè)方面進(jìn)行了研究并取得一定的成果: 1)FPGA開(kāi)發(fā)平臺(tái)的硬件實(shí)現(xiàn)。選用Xilinx公司的XC3S1000-FT256-4-C和ATMEL公司的ARM9200作為測(cè)試的核心器件,采用LXT971芯片作為物理層芯片,AT91RM9200作為數(shù)據(jù)輸入源和雙blockram作為幀緩存搭建FPGA硬件驗(yàn)證開(kāi)發(fā)平臺(tái)。 2)基于FPGA實(shí)現(xiàn)以太網(wǎng)控制器。用VerilogHDL語(yǔ)言構(gòu)建以太網(wǎng)控制器,實(shí)現(xiàn)CSMA/CD協(xié)議、10M/100M自適應(yīng)以及與物理層MⅡ接口等。 3)采用片上系統(tǒng)通用的WS接口。目的是便于與具有通用接口的片上系統(tǒng)互連,也為構(gòu)建SOC上處理器提供條件。 本論文實(shí)現(xiàn)了一個(gè)基于WS總線接口可裁減的以太網(wǎng)MAC控制器IP軟核,為設(shè)計(jì)具有自主知識(shí)產(chǎn)權(quán)的以太網(wǎng)MAC控制器積累了經(jīng)驗(yàn)。同時(shí),為與其它WS接口的控制器實(shí)現(xiàn)直接互連創(chuàng)造了條件,對(duì)高層次設(shè)計(jì)這一先進(jìn)ASIC設(shè)計(jì)方法也有了較為深入的認(rèn)識(shí)。

    標(biāo)簽: 10M100M FPGA 以太網(wǎng)控制器

    上傳時(shí)間: 2013-07-17

    上傳用戶(hù):bruce

  • 基于FPGA的多通道DMA控制器的IP核設(shè)計(jì).rar

    當(dāng)前,隨著電子技術(shù)的飛速發(fā)展,智能化系統(tǒng)中需要傳輸?shù)臄?shù)據(jù)量日益增大,要求數(shù)據(jù)傳送的速度也越來(lái)越快,傳統(tǒng)的數(shù)據(jù)傳輸方式已無(wú)法滿(mǎn)足目前的要求。在此前提下,采用高速數(shù)據(jù)傳輸技術(shù)成為必然,DMA(直接存儲(chǔ)器訪問(wèn))技術(shù)就是較理想的解決方案之一,能夠滿(mǎn)足信息處理實(shí)時(shí)性和準(zhǔn)確性的要求。 本文以EDA工具、硬件描述語(yǔ)言和可編程邏輯器件(FPGA)為技術(shù)支撐,設(shè)計(jì)DMA控制器的總體結(jié)構(gòu)。在通道檢測(cè)模塊中,解決了信號(hào)抗干擾和請(qǐng)求信號(hào)撤銷(xiāo)問(wèn)題,并提出并行通道檢測(cè)算法;在優(yōu)先級(jí)管理模塊中提出了動(dòng)態(tài)優(yōu)先級(jí)端口響應(yīng)機(jī)制;在傳輸模塊中采用狀態(tài)機(jī)的設(shè)計(jì)思想設(shè)計(jì)多個(gè)通道的數(shù)據(jù)傳輸。通過(guò)各模塊問(wèn)題的解決及新方法的采用,最終設(shè)計(jì)出基于FPGA的多通道DMA控制器的IP軟核。實(shí)驗(yàn)仿真結(jié)果表明,本控制器傳輸速度較快,主頻達(dá)100MHz以上,且工作穩(wěn)定。

    標(biāo)簽: FPGA DMA 多通道

    上傳時(shí)間: 2013-05-16

    上傳用戶(hù):希醬大魔王

  • 基于FPGA的模糊控制器的設(shè)計(jì)與實(shí)現(xiàn)

    模糊控制是智能控制的重要組成部分,它能對(duì)那些不能建立精確數(shù)學(xué)模型的場(chǎng)合進(jìn)行有效的控制;近年來(lái),F(xiàn)PGA及EDA技術(shù)發(fā)展迅速。本論文就是要結(jié)合這兩種先進(jìn)技術(shù),在一塊FPGA芯片上實(shí)現(xiàn)一個(gè)雙輸入單輸出的模糊控制器,并嘗試將ADC和DAC集成在該芯片中,以簡(jiǎn)化系統(tǒng)設(shè)計(jì)。 首先闡述了模糊控制的理論基礎(chǔ),重點(diǎn)介紹了雙輸入單輸出的模糊控制算法;然后在簡(jiǎn)單介紹FPGA結(jié)構(gòu)和VHDL語(yǔ)言的基礎(chǔ)上,采用自項(xiàng)向下的設(shè)計(jì)方法,應(yīng)用主流EDA工具進(jìn)行模糊控制各模塊的設(shè)計(jì),并對(duì)每個(gè)模塊進(jìn)行仿真;最后將各模塊組成一完整的模糊控制器,在EDA工具上進(jìn)行仿真驗(yàn)證和編程下載,并用一個(gè)溫度控制實(shí)驗(yàn)驗(yàn)證了控制器的功能,證明該控制器滿(mǎn)足一般控制應(yīng)用的要求。 本論文是以VHDL和FPGA為代表的現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)技術(shù)在智能控制領(lǐng)域應(yīng)用的一個(gè)嘗試,拓寬了模糊控制器的實(shí)現(xiàn)形式,相比于傳統(tǒng)的以單片機(jī)為載體的模糊控制器,在系統(tǒng)的簡(jiǎn)單性、實(shí)時(shí)性和經(jīng)濟(jì)性方面都有顯著的增強(qiáng),是一種值得采用的方法。 由于在算法的處理上采取了一定的簡(jiǎn)化,所以損失了一定的精度。今后可以在算法上進(jìn)行完善,設(shè)計(jì)出高精度的模糊控制器。

    標(biāo)簽: FPGA 模糊控制器

    上傳時(shí)間: 2013-06-07

    上傳用戶(hù):haoxiyizhong

主站蜘蛛池模板: 青铜峡市| 辽源市| 泌阳县| 裕民县| 雷波县| 甘肃省| 昔阳县| 恩平市| 溧水县| 隆昌县| 惠安县| 潮安县| 灵寿县| 茂名市| 什邡市| 南靖县| 博客| 望江县| 卢湾区| 慈利县| 常熟市| 建瓯市| 绥阳县| 恩平市| 扎兰屯市| 普格县| 屯门区| 灯塔市| 阳山县| 临高县| 仁寿县| 吕梁市| 班玛县| 容城县| 长顺县| 阿荣旗| 丘北县| 徐水县| 宁陵县| 宝兴县| 竹山县|