本文研究基于ARM與FPGA的高速數(shù)據(jù)采集系統(tǒng)技術(shù)。論文完成了ARM+FPGA結(jié)構(gòu)的共享存儲器結(jié)構(gòu)設(shè)計,實(shí)現(xiàn)了ARMLinux系統(tǒng)的軟件設(shè)計,包括觸摸屏控制、LCD顯示、正弦插值算法設(shè)計以及各種顯示算法設(shè)計等。同時進(jìn)行了信號的高速采集和處理的實(shí)際測試,對實(shí)驗(yàn)測試數(shù)據(jù)進(jìn)行了分析。 論文分別從軟件和硬件兩方面入手,闡述了基于ARM處理器和FPGA芯片的高速數(shù)據(jù)采集的硬件系統(tǒng)設(shè)計方法,以及基于ARMLinux操作系統(tǒng)的設(shè)備驅(qū)動程序設(shè)計和應(yīng)用程序設(shè)計。 硬件方面,在FPGA平臺上,我們首先利用乒乓操作的方式將一路高速數(shù)據(jù)信號轉(zhuǎn)換成頻率為原來頻率1/4的4路低速數(shù)據(jù)信號,再將這四路數(shù)據(jù)分別存儲到4個FIFO中,然后再對這4個FIFO中的數(shù)據(jù)拼接并存儲在FPGA片上的雙端口雙時鐘RAM中,最后將FPGA的雙端口雙時鐘RAM掛載到ARM系統(tǒng)的總線上,實(shí)現(xiàn)了ARM和FPGA共享存儲器的系統(tǒng)結(jié)構(gòu),使ARM處理器可以直接讀取這個雙端口雙時鐘的RAM中的數(shù)據(jù),從而大大提高了數(shù)據(jù)采集與處理的效率。在采樣頻率控制電路設(shè)計方面,我們通過使FIFO的數(shù)據(jù)存儲時鐘降低為標(biāo)準(zhǔn)狀態(tài)下的1/n實(shí)現(xiàn)數(shù)據(jù)采集頻率降為標(biāo)準(zhǔn)狀態(tài)的1/n,從而實(shí)現(xiàn)了由FPGA控制的可變頻率的數(shù)據(jù)采集系統(tǒng)。 軟件方面,為了更有效地管理和拓展系統(tǒng)功能,我們移植了ARMLinux操作系統(tǒng),并在S3C2410平臺上設(shè)計實(shí)現(xiàn)了基于Linux操作系統(tǒng)的觸摸屏驅(qū)動程序設(shè)計、LCD驅(qū)動程序移植、自定義的FPGA模塊驅(qū)動程序設(shè)計、LCD顯示程序設(shè)計、多線程的應(yīng)用程序設(shè)計。應(yīng)用程序能夠控制FPGA數(shù)據(jù)采集系統(tǒng)工作。 在前端采樣頻率為125MHz情況下,系統(tǒng)可以正常工作。能夠?qū)崿F(xiàn)對頻率在5MHz以下的信號波形的直接顯示;對5MHz至40MHz的信號,使用正弦插值算法進(jìn)行處理,顯示效果良好。同時這種硬件結(jié)構(gòu)可擴(kuò)展性強(qiáng),可以在此基礎(chǔ)上實(shí)現(xiàn)8路甚至16路緩沖的系統(tǒng)結(jié)構(gòu),可以使系統(tǒng)支持更高的采樣頻率。
標(biāo)簽: FPGA ARM 高速數(shù)據(jù) 采集
上傳時間: 2013-07-04
上傳用戶:林魚2016
現(xiàn)場可編程邏輯門陣列(FPGA)具有開發(fā)周期短、成本小、風(fēng)險低和現(xiàn)場可靈活配置等優(yōu)點(diǎn),可以在更短的時間實(shí)現(xiàn)更復(fù)雜的功能,使得基于FPGA的開發(fā)平臺的研究成為工業(yè)界和學(xué)術(shù)界日益關(guān)注的問題.基于FPGA的高集成度、高可靠性,可將整個設(shè)計系統(tǒng)下載于同一芯片中,實(shí)現(xiàn)片上系統(tǒng),從而大大縮小其體積,因此以FPGA為代表的可編程邏輯器件應(yīng)用日益廣泛.在國外,FPGA技術(shù)發(fā)展與應(yīng)用已達(dá)到相當(dāng)高的程度;而在國內(nèi),FPGA技術(shù)發(fā)展仍處在起步階段,與國外相比還存在較大的差距.本文提出了一種FPGA通用接口開發(fā)平臺的設(shè)計思路,研制了一種FPGA快速實(shí)驗(yàn)開發(fā)裝置,對研制過程中遇到的軟、硬件問題加以歸納總結(jié),提高了系統(tǒng)運(yùn)行效率.分別研究了基于FPGA器件Altera公司的FLEX6000的字符型LCD、PC機(jī)ISA總線,基于FLEX10K的圖像點(diǎn)陣型LCD、PC機(jī)PCI總線接口中.最后通過一個通用實(shí)驗(yàn)裝置系統(tǒng)的設(shè)計和實(shí)現(xiàn),綜合上述應(yīng)用,介紹了FPGA實(shí)驗(yàn)系統(tǒng)的軟件開發(fā)環(huán)境,實(shí)現(xiàn)了基于FGPA的交通信號燈邏輯控制和電子鐘,研究了FPGA技術(shù)在通用接口控制器設(shè)計中的應(yīng)用.
標(biāo)簽: FPGA 現(xiàn)場可編程 應(yīng)用研究 邏輯門
上傳時間: 2013-04-24
上傳用戶:龍飛艇
本文研究了基于Nios Ⅱ的FPGA-CPU調(diào)試技術(shù)。論文研究了NiosⅡ嵌入式軟核處理器的特性;實(shí)現(xiàn)了以Nios Ⅱ嵌入式處理器為核心的FPGA-CPU調(diào)試系統(tǒng)的軟、硬件設(shè)計;對兩種不同類型的FPGA-CPU進(jìn)行了實(shí)際調(diào)試,對實(shí)驗(yàn)數(shù)據(jù)進(jìn)行了分析。 在硬件方面,為了控制和檢測FPGA-CPU,設(shè)計并實(shí)現(xiàn)了FPGA-CPU的控制電路、FPGA-CPU的內(nèi)部通用寄存器組掃描電路、存儲器電路等;完成了各種外圍設(shè)備接口的設(shè)計;實(shí)現(xiàn)了調(diào)試系統(tǒng)的整體設(shè)計。 在軟件方面,設(shè)計了調(diào)試監(jiān)控軟件,完成了對FPGA-CPU運(yùn)行的控制和信號狀態(tài)的監(jiān)測。這些信號包括地址和數(shù)據(jù)總線以及各種寄存器的數(shù)據(jù)等;實(shí)現(xiàn)了多種模式下的FPGA-CPU調(diào)試支持單時鐘調(diào)試、單步調(diào)試和軟件斷點(diǎn)多種調(diào)試模式。此外,設(shè)計了專用的編譯軟件,實(shí)現(xiàn)了基于不同指令系統(tǒng)的偽匯編程序編譯,提高了調(diào)試效率。 本文作者在實(shí)現(xiàn)了FPGA-CPU調(diào)試系統(tǒng)基礎(chǔ)上,對兩種指令系統(tǒng)不同、結(jié)構(gòu)迥異的FPGA-CPU進(jìn)行實(shí)際調(diào)試。調(diào)試結(jié)果表明,這種基于IP核的可復(fù)用設(shè)計技術(shù),能夠在一個FPGA芯片內(nèi)實(shí)現(xiàn)調(diào)試系統(tǒng)和FPGA-CPU的無縫連接,能夠有效地調(diào)試FPGA-CPU。
標(biāo)簽: FPGACPU Nios 調(diào)試 技術(shù)研究
上傳時間: 2013-05-19
上傳用戶:xinyuzhiqiwuwu
FPGA 技術(shù)是圖像處理領(lǐng)域的一個重要的研究課題,近年來倍受人們的關(guān)注。本文研究了視頻信號的采集、顯示以及通過網(wǎng)絡(luò)進(jìn)行傳輸?shù)姆椒?。并提出了一套基于FPGA 的實(shí)現(xiàn)方案。 系統(tǒng)可以分為采集控制模塊、顯示控制模塊和網(wǎng)絡(luò)傳輸控制模塊3 部分。視頻信號的采集用到了視頻處理芯片SAA7113,通過FPGA 對其初始化,可以得到經(jīng)過A/D 轉(zhuǎn)換的YUV 格式視頻信號,利用采集控制模塊可以將這些視頻信號保存到SRAM 中去。顯示控制模塊讀出SRAM 中的視頻信號,進(jìn)行YUV 格式到RGB 格式的轉(zhuǎn)換以及幀頻變換等操作,再利用VGA 顯示芯片THS8134 就可以將采集到的視頻信號在LCD 上顯示出來?;贗EEE802.3 協(xié)議的網(wǎng)絡(luò)傳輸控制模塊將YUV 格式的視頻信號進(jìn)行添加報頭、CRC 校驗(yàn)碼等操作后,將其變成一個MAC 幀,可以在以太網(wǎng)絡(luò)中傳輸。 設(shè)計選用硬件描述語言Verilog HDL,在開發(fā)工具QuartusII 中完成軟核的綜合、布局布線、匯編,并最終在QuartusII 和Active-HDL 中進(jìn)行時序仿真驗(yàn)證。 對設(shè)計的驗(yàn)證采取的是由里及外的方式,先對系統(tǒng)主模塊的功能進(jìn)行驗(yàn)證,再模擬外部器件對設(shè)計的接口進(jìn)行驗(yàn)證。驗(yàn)證流程是功能仿真、時序仿真、板級調(diào)試,最終通過了系統(tǒng)測試,驗(yàn)證了該設(shè)計的功能。
標(biāo)簽: FPGA 視頻采集 傳輸 實(shí)現(xiàn)技術(shù)
上傳時間: 2013-07-21
上傳用戶:baobao9437
摘要: 介紹了時鐘分相技術(shù)并討論了時鐘分相技術(shù)在高速數(shù)字電路設(shè)計中的作用。 關(guān)鍵詞: 時鐘分相技術(shù); 應(yīng)用 中圖分類號: TN 79 文獻(xiàn)標(biāo)識碼:A 文章編號: 025820934 (2000) 0620437203 時鐘是高速數(shù)字電路設(shè)計的關(guān)鍵技術(shù)之一, 系統(tǒng)時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現(xiàn)代電子系統(tǒng)對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設(shè)計上面。但隨著系統(tǒng)時鐘頻率的升高。我們的系統(tǒng)設(shè)計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串?dāng)_(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設(shè)計提出了更高的要求: 我們應(yīng)引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統(tǒng)時鐘高于100MHz 的情況下, 應(yīng)使用高速芯片來達(dá)到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統(tǒng)所需要的電流增大, 發(fā) 熱量增多, 對系統(tǒng)的穩(wěn)定性和集成度有不利的影響。 4) 高頻時鐘相應(yīng)的電磁輻射(EM I) 比較嚴(yán)重。 所以在高速數(shù)字系統(tǒng)設(shè)計中對高頻時鐘信號的處理應(yīng)格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術(shù), 以低頻的時鐘實(shí)現(xiàn)高頻的處 理。 1 時鐘分相技術(shù) 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術(shù), 就是把 時鐘周期的多個相位都加以利用, 以達(dá)到更高的時間分辨。在通常的設(shè)計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統(tǒng)的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統(tǒng)的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達(dá)到時鐘分相的目的。用這種方法產(chǎn)生的相位差不夠準(zhǔn)確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實(shí)現(xiàn)高精度的時間分辨。 近年來半導(dǎo)體技術(shù)的發(fā)展, 使高質(zhì)量的分相功能在一 片芯片內(nèi)實(shí)現(xiàn)成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優(yōu)異的時鐘 芯片。這些芯片的出現(xiàn), 大大促進(jìn)了時鐘分相技術(shù)在實(shí)際電 路中的應(yīng)用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設(shè)計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(huán)(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進(jìn)行分相, 就可獲得高穩(wěn)定、低抖動的分 相時鐘。 這部分電路在實(shí)際運(yùn)用中獲得了很好的效果。下面以應(yīng)用的實(shí)例加以說明。2 應(yīng)用實(shí)例 2. 1 應(yīng)用在接入網(wǎng)中 在通訊系統(tǒng)中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數(shù)據(jù), 與其同步的時鐘信號并不傳輸。 但本地接收到數(shù)據(jù)時, 為了準(zhǔn)確地獲取 數(shù)據(jù), 必須得到數(shù)據(jù)時鐘, 即要獲取與數(shù) 據(jù)同步的時鐘信號。在接入網(wǎng)中, 數(shù)據(jù)傳 輸?shù)慕Y(jié)構(gòu)如圖2 所示。 數(shù)據(jù)以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數(shù)據(jù) 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應(yīng)該達(dá)到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統(tǒng)時鐘頻率應(yīng)在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統(tǒng)設(shè)計帶來很多的困擾。 我們在這里使用鎖相環(huán)和時鐘分相技術(shù), 將一個16MHz 晶振作為時鐘源, 經(jīng)過鎖相環(huán) 89429 升頻得到68MHz 的時鐘, 再經(jīng)過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數(shù)據(jù)同步性最好的一個。選擇的依據(jù)是: 在每個數(shù)據(jù)幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數(shù)據(jù), 如果經(jīng)某個時鐘鎖存后的數(shù)據(jù)在這個指定位置最先檢測出這 個KWD, 就認(rèn)為下一相位的時鐘與數(shù)據(jù)的同步性最好(相關(guān))。 根據(jù)這個判別原理, 我們設(shè)計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環(huán)89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數(shù)據(jù)進(jìn)行移位, 將移位的數(shù)據(jù)與KWD 作比較, 若至少有7bit 符合, 則認(rèn)為檢 出了KWD。將4 路相關(guān)器的結(jié)果經(jīng)過優(yōu)先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運(yùn)用AMCC 公司生產(chǎn)的 S4405 芯片, 對68MHz 的時鐘進(jìn)行了4 分 相, 成功地實(shí)現(xiàn)了同步時鐘的獲取, 這部分 電路目前已實(shí)際地應(yīng)用在某通訊系統(tǒng)的接 入網(wǎng)中。 2. 2 高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用 高速、高精度的模擬- 數(shù)字變換 (ADC) 一直是高速數(shù)據(jù)采集系統(tǒng)的關(guān)鍵部 分。高速的ADC 價格昂貴, 而且系統(tǒng)設(shè)計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術(shù)應(yīng)用于采集系統(tǒng) ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產(chǎn)生的相位不準(zhǔn)確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產(chǎn)生較 大的孔徑晃動(Aperture J itters) , 無法達(dá)到很 好的時間分辨。 現(xiàn)在使用時鐘分相芯片, 我們可以把分相 技術(shù)應(yīng)用在高速數(shù)據(jù)采集系統(tǒng)中: 以4 分相后 圖6 分相技術(shù)提高系統(tǒng)的數(shù)據(jù)采集率 的80MHz 采樣時鐘分別作為ADC 的 轉(zhuǎn)換時鐘, 對模擬信號進(jìn)行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經(jīng)過 緩沖、調(diào)理, 送入ADC 進(jìn)行模數(shù)轉(zhuǎn)換, 采集到的數(shù)據(jù)寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點(diǎn)依次相差90°相位。通過存儲器中的數(shù) 據(jù)重組, 可以使系統(tǒng)時鐘為80MHz 的采 集系統(tǒng)達(dá)到320MHz 數(shù)據(jù)采集率(如圖6 所示)。 3 總結(jié) 靈活地運(yùn)用時鐘分相技術(shù), 可以有效地用低頻時鐘實(shí)現(xiàn)相當(dāng)于高頻時鐘的時間性能, 并 避免了高速數(shù)字電路設(shè)計中一些問題, 降低了系統(tǒng)設(shè)計的難度。
標(biāo)簽: 時鐘 分相 技術(shù)應(yīng)用
上傳時間: 2013-12-17
上傳用戶:xg262122
第二部分:DRAM 內(nèi)存模塊的設(shè)計技術(shù)..............................................................143第一章 SDR 和DDR 內(nèi)存的比較..........................................................................143第二章 內(nèi)存模塊的疊層設(shè)計.............................................................................145第三章 內(nèi)存模塊的時序要求.............................................................................1493.1 無緩沖(Unbuffered)內(nèi)存模塊的時序分析.......................................1493.2 帶寄存器(Registered)的內(nèi)存模塊時序分析...................................154第四章 內(nèi)存模塊信號設(shè)計.................................................................................1594.1 時鐘信號的設(shè)計.......................................................................................1594.2 CS 及CKE 信號的設(shè)計..............................................................................1624.3 地址和控制線的設(shè)計...............................................................................1634.4 數(shù)據(jù)信號線的設(shè)計...................................................................................1664.5 電源,參考電壓Vref 及去耦電容.........................................................169第五章 內(nèi)存模塊的功耗計算.............................................................................172第六章 實(shí)際設(shè)計案例分析.................................................................................178 目前比較流行的內(nèi)存模塊主要是這三種:SDR,DDR,RAMBUS。其中,RAMBUS內(nèi)存采用阻抗受控制的串行連接技術(shù),在這里我們將不做進(jìn)一步探討,本文所總結(jié)的內(nèi)存設(shè)計技術(shù)就是針對SDRAM 而言(包括SDR 和DDR)?,F(xiàn)在我們來簡單地比較一下SDR 和DDR,它們都被稱為同步動態(tài)內(nèi)存,其核心技術(shù)是一樣的。只是DDR 在某些功能上進(jìn)行了改進(jìn),所以DDR 有時也被稱為SDRAM II。DDR 的全稱是Double Data Rate,也就是雙倍的數(shù)據(jù)傳輸率,但是其時鐘頻率沒有增加,只是在時鐘的上升和下降沿都可以用來進(jìn)行數(shù)據(jù)的讀寫操作。對于SDR 來說,市面上常見的模塊主要有PC100/PC133/PC166,而相應(yīng)的DDR內(nèi)存則為DDR200(PC1600)/DDR266(PC2100)/DDR333(PC2700)。
標(biāo)簽: DRAM 內(nèi)存模塊 設(shè)計技術(shù)
上傳時間: 2014-01-13
上傳用戶:euroford
針對模塊電源的發(fā)展趨勢和有源鉗位電路的工作原理,研究了一種采用磁放大技術(shù)和固定伏特秒控制技術(shù)的有源鉗位正激軟開關(guān)電路,并對該電路的工作過程進(jìn)行了詳細(xì)的理論分析。在此基礎(chǔ)上,設(shè)計了一款25 W的電源樣機(jī)。經(jīng)過測試,驗(yàn)證了該理論分析的正確性,在整個負(fù)載范圍內(nèi)完全實(shí)現(xiàn)了主開關(guān)管和鉗位開關(guān)管的軟開關(guān)變換,軟開關(guān)實(shí)現(xiàn)的條件不依賴于變壓器的參數(shù)。在采用肖特基二極管整流的情況下,滿載輸出的轉(zhuǎn)換效率在89%以上。
標(biāo)簽: 有源鉗位 變換器 正 軟開關(guān)
上傳時間: 2013-11-04
上傳用戶:2218870695
隨著功率開關(guān)器件的發(fā)展,電力電子裝置日益小型化和高頻化,電氣性能大幅提高,但是隨之產(chǎn)生的高次諧波卻對電網(wǎng)造成嚴(yán)重污染。在電力電子設(shè)備中,整流器(AC/DC變流器)占有較大的比例,是主要的污染源。由于固態(tài)感應(yīng)加熱電源對于電網(wǎng)呈現(xiàn)非線性特性,從電網(wǎng)中輸出的電流就不是標(biāo)準(zhǔn)的正弦曲線。高頻諧波電流對電力設(shè)施產(chǎn)生過熱或其他危害。 Boost電路應(yīng)用到功率因數(shù)校正方面已經(jīng)較為成熟,對于幾百瓦小功率的功率因數(shù)校正,常規(guī)的電路是可以實(shí)現(xiàn)的。但是對于大功率諸如感應(yīng)加熱電源,還存在很多的實(shí)際問題。為了解決開關(guān)器件由于二極管反向恢復(fù)時產(chǎn)生的沖擊電流而易損壞的情況,減少開關(guān)器件在高頻下的開關(guān)損耗,本文采用一種無源無損緩沖電路取代傳統(tǒng)的LC濾波電路。在分析了軟開關(guān)電路的工作原理以及逆變模塊的分時-移相功率控制策略后,應(yīng)用Matlab軟件進(jìn)行了仿真,并通過實(shí)驗(yàn)結(jié)果驗(yàn)證了理論分析的正確性。
標(biāo)簽: APFC 軟開關(guān) 倍頻 感應(yīng)加熱電源
上傳時間: 2014-12-24
上傳用戶:RQB123
摘 要:根據(jù)新型LCL諧振軟開關(guān)弧焊逆變電源主電路原理,對這種弧焊電源進(jìn)行了設(shè)計,并對電路中主要參數(shù)予以了確定。其內(nèi)容包括:逆變電源輸出電流Io及空載電壓的計算、串聯(lián)諧振電感Ls、電容Cs的參數(shù)選擇、IGBT緩沖電容的參數(shù)選擇。根據(jù)設(shè)計的電源參數(shù),對研制的焊接電源進(jìn)行試驗(yàn)。試驗(yàn)表明,該電源能夠較好地實(shí)現(xiàn)軟開關(guān)。從而證明該設(shè)計是合理的、有效的。關(guān)鍵詞:諧振軟開關(guān);弧焊逆變;電源設(shè)計;參數(shù)選擇
標(biāo)簽: 軟開關(guān) 弧焊電源 參數(shù)
上傳時間: 2013-11-16
上傳用戶:shaoyun666
本書全面、系統(tǒng)地介紹了MCS-51系列單片機(jī)應(yīng)用系統(tǒng)的各種實(shí)用接口技術(shù)及其配置。 內(nèi)容包括:MCS-51系列單片機(jī)組成原理:應(yīng)用系統(tǒng)擴(kuò)展、開發(fā)與調(diào)試;鍵盤輸入接口的設(shè)計及調(diào)試;打印機(jī)和顯示器接口及設(shè)計實(shí)例;模擬輸入通道接口技術(shù);A/D、D/A、接口技術(shù)及在控制系統(tǒng)中的應(yīng)用設(shè)計;V/F轉(zhuǎn)換器接口技術(shù)、串行通訊接口技術(shù)以及其它與應(yīng)用系統(tǒng)設(shè)計有關(guān)的實(shí)用技術(shù)等。 本書是為滿足廣大科技工作者從事單片機(jī)應(yīng)用系統(tǒng)軟件、硬件設(shè)計的需要而編寫的,具有內(nèi)容新穎、實(shí)用、全面的特色。所有的接口設(shè)計都包括詳細(xì)的設(shè)計步驟、硬件線路圖及故障分析,并附有測試程序清單。書中大部分接口軟、硬件設(shè)計實(shí)例都是作者多年來從事單片機(jī)應(yīng)用和開發(fā)工作的經(jīng)驗(yàn)總結(jié),實(shí)用性和工程性較強(qiáng),尤其是對應(yīng)用系統(tǒng)中必備的鍵盤、顯示器、打印機(jī)、A/D、D/A通訊接口設(shè)計、模擬信號處理及開發(fā)系統(tǒng)應(yīng)用舉例甚多,目的是讓將要開始和正在從事單片機(jī)應(yīng)用開發(fā)的科研人員根據(jù)自己的實(shí)際需要來選擇應(yīng)用,一書在手即可基本完成單片機(jī)應(yīng)用系統(tǒng)的開發(fā)工作。 本書主要面向從事單片機(jī)應(yīng)用開發(fā)工作的廣大工程技術(shù)人員,也可作為大專院校有關(guān)專業(yè)的教材或教學(xué)參考書。 第一章MCS-51系列單片機(jī)組成原理 1.1概述 1.1.1單片機(jī)主流產(chǎn)品系列 1.1.2單片機(jī)芯片技術(shù)的發(fā)展概況 1.1.3單片機(jī)的應(yīng)用領(lǐng)域 1.2MCS-51單片機(jī)硬件結(jié)構(gòu) 1.2.1MCS-51單片機(jī)硬件結(jié)構(gòu)的特點(diǎn) 1.2.2MCS-51單片機(jī)的引腳描述及片外總線結(jié)構(gòu) 1.2.3MCS-51片內(nèi)總體結(jié)構(gòu) 1.2.4MCS-51單片機(jī)中央處理器及其振蕩器、時鐘電路和CPU時序 1.2.5MCS-51單片機(jī)的復(fù)位狀態(tài)及幾種復(fù)位電路設(shè)計 1.2.6存儲器、特殊功能寄存器及位地址空間 1.2.7輸入/輸出(I/O)口 1.3MCS-51單片機(jī)指令系統(tǒng)分析 1.3.1指令系統(tǒng)的尋址方式 1.3.2指令系統(tǒng)的使用要點(diǎn) 1.3.3指令系統(tǒng)分類總結(jié) 1.4串行接口與定時/計數(shù)器 1.4.1串行接口簡介 1.4.2定時器/計數(shù)器的結(jié)構(gòu) 1.4.3定時器/計數(shù)器的四種工作模式 1.4.4定時器/計數(shù)器對輸入信號的要求 1.4.5定時器/計數(shù)器的編程和應(yīng)用 1.5中斷系統(tǒng) 1.5.1中斷請求源 1.5.2中斷控制 1.5.3中斷的響應(yīng)過程 1.5.4外部中斷的響應(yīng)時間 1.5.5外部中斷方式的選擇 第二章MCS-51單片機(jī)系統(tǒng)擴(kuò)展 2.1概述 2.2程序存貯器的擴(kuò)展 2.2.1外部程序存貯器的擴(kuò)展原理及時序 2.2.2地址鎖存器 2.2.3EPROM擴(kuò)展電路 2.2.4EEPROM擴(kuò)展電路 2.3外部數(shù)據(jù)存貯器的擴(kuò)展 2.3.1外部數(shù)據(jù)存貯器的擴(kuò)展方法及時序 2.3.2靜態(tài)RAM擴(kuò)展 2.3.3動態(tài)RAM擴(kuò)展 2.4外部I/O口的擴(kuò)展 2.4.1I/O口擴(kuò)展概述 2.4.2I/O口地址譯碼技術(shù) 2.4.38255A可編程并行I/O擴(kuò)展接口 2.4.48155/8156可編程并行I/O擴(kuò)展接口 2.4.58243并行I/O擴(kuò)展接口 2.4.6用TTL芯片擴(kuò)展I/O接口 2.4.7用串行口擴(kuò)展I/O接口 2.4.8中斷系統(tǒng)擴(kuò)展 第三章MCS-51單片機(jī)應(yīng)用系統(tǒng)的開發(fā) 3.1單片機(jī)應(yīng)用系統(tǒng)的設(shè)計 3.1.1設(shè)計前的準(zhǔn)備工作 3.1.2應(yīng)用系統(tǒng)的硬件設(shè)計 3.1.3應(yīng)用系統(tǒng)的軟件設(shè)計 3.1.4應(yīng)用系統(tǒng)的抗干擾設(shè)計 3.2單片機(jī)應(yīng)用系統(tǒng)的開發(fā) 3.2.1仿真系統(tǒng)的功能 3.2.2開發(fā)手段的選擇 3.2.3應(yīng)用系統(tǒng)的開發(fā)過程 3.3SICE—IV型單片機(jī)仿真器 3.3.1SICE-IV仿真器系統(tǒng)結(jié)構(gòu) 3.3.2SICE-IV的仿真特性和軟件功能 3.3.3SICE-IV與主機(jī)和終端的連接使用方法 3.4KHK-ICE-51單片機(jī)仿真開發(fā)系統(tǒng) 3.4.1KHK—ICE-51仿真器系統(tǒng)結(jié)構(gòu) 3.4.2仿真器系統(tǒng)功能特點(diǎn) 3.4.3KHK-ICE-51仿真系統(tǒng)的安裝及其使用 3.5單片機(jī)應(yīng)用系統(tǒng)的調(diào)試 3.5.1應(yīng)用系統(tǒng)聯(lián)機(jī)前的靜態(tài)調(diào)試 3.5.2外部數(shù)據(jù)存儲器RAM的測試 3.5.3程序存儲器的調(diào)試 3.5.4輸出功能模塊調(diào)試 3.5.5可編程I/O接口芯片的調(diào)試 3.5.6外部中斷和定時器中斷的調(diào)試 3.6用戶程序的編輯、匯編、調(diào)試、固化及運(yùn)行 3.6.1源程序的編輯 3.6.2源程序的匯編 3.6.3用戶程序的調(diào)試 3.6.4用戶程序的固化 3.6.5用戶程序的運(yùn)行 第四章鍵盤及其接口技術(shù) 4.1鍵盤輸入應(yīng)解決的問題 4.1.1鍵盤輸入的特點(diǎn) 4.1.2按鍵的確認(rèn) 4.1.3消除按鍵抖動的措施 4.2獨(dú)立式按鍵接口設(shè)計 4.3矩陣式鍵盤接口設(shè)計 4.3.1矩陣鍵盤工作原理 4.3.2按鍵的識別方法 4.3.3鍵盤的編碼 4.3.4鍵盤工作方式 4.3.5矩陣鍵盤接口實(shí)例及編程要點(diǎn) 4.3.6雙功能及多功能鍵設(shè)計 4.3.7鍵盤處理中的特殊問題一重鍵和連擊 4.48279鍵盤、顯示器接口芯片及應(yīng)用 4.4.18279的組成和基本工作原理 4.4.28279管腳、引線及功能說明 4.4.38279編程 4.4.48279鍵盤接口實(shí)例 4.5功能開關(guān)及撥碼盤接口設(shè)計 第五章顯示器接口設(shè)計 5.1LED顯示器 5.1.1LED段顯示器結(jié)構(gòu)與原理 5.1.2LED顯示器及顯示方式 5.1.3LED顯示器接口實(shí)例 5.1.4LED顯示器驅(qū)動技術(shù) 5.2單片機(jī)應(yīng)用系統(tǒng)中典型鍵盤、顯示接口技術(shù) 5.2.1用8255和串行口擴(kuò)展的鍵盤、顯示器電路 5.2.2由鎖存器組成的鍵盤、顯示器接口電路 5.2.3由8155構(gòu)成的鍵盤、顯示器接口電路 5.2.4用8279組成的顯示器實(shí)例 5.3液晶顯示LCD 5.3.1LCD的基本結(jié)構(gòu)及工作原理 5.3.2LCD的驅(qū)動方式 5.3.34位LCD靜態(tài)驅(qū)動芯片ICM7211系列簡介 5.3.4點(diǎn)陣式液晶顯示控制器HD61830介紹 5.3.5點(diǎn)陣式液晶顯示模塊介紹 5.4熒光管顯示 5.5LED大屏幕顯示器 第六章打印機(jī)接口設(shè)計 6.1打印機(jī)簡介 6.1.1打印機(jī)的基本知識 6.1.2打印機(jī)的電路構(gòu)成 6.1.3打印機(jī)的接口信號 6.1.4打印機(jī)的打印命令 6.2TPμP-40A微打與單片機(jī)接口設(shè)計 6.2.1TPμP系列微型打印機(jī)簡介 6.2.2TPμP-40A打印功能及接口信號 6.2.3TPμP-40A工作方式及打印命令 6.2.48031與TPμP-40A的接口 6.2.5打印編程實(shí)例 6.3XLF微型打印機(jī)與單片機(jī)接口設(shè)計 6.3.1XLF微打簡介 6.3.2XLF微打接口信號及與8031接口設(shè)計 6.3.3XLF微打控制命令 6.3.4打印機(jī)編程 6.4標(biāo)準(zhǔn)寬行打印機(jī)與8031接口設(shè)計 6.4.1TH3070接口引腳信號及時序 6.4.2與8031的簡單接口 6.4.3通過打印機(jī)適配器完成8031與打印機(jī)的接口 6.4.4對打印機(jī)的編程 第七章模擬輸入通道接口技術(shù) 7.1傳感器 7.1.1傳感器的分類 7.1.2溫度傳感器 7.1.3光電傳感器 7.1.4濕度傳感器 7.1.5其他傳感器 7.2模擬信號放大技術(shù) 7.2.1基本放大器電路 7.2.2集成運(yùn)算放大器 7.2.3常用運(yùn)算放大器及應(yīng)用舉例 7.2.4測量放大器 7.2.5程控增益放大器 7.2.6隔離放大器 7.3多通道模擬信號輸入技術(shù) 7.3.1多路開關(guān) 7.3.2常用多路開關(guān) 7.3.3模擬多路開關(guān) 7.3.4常用模擬多路開關(guān) 7.3.5多路模擬開關(guān)應(yīng)用舉例 7.3.6多路開關(guān)的選用 7.4采樣/保持電路設(shè)計 7.4.1采樣/保持原理 7.4.2集成采樣/保持器 7.4.3常用集成采樣/保持器 7.4.4采樣保持器的應(yīng)用舉例 7.5有源濾波器的設(shè)計 7.5.1濾波器分類 7.5.2有源濾波器的設(shè)計 7.5.3常用有源濾波器設(shè)計舉例 7.5.4集成有源濾波器 第八章D/A轉(zhuǎn)換器與MCS-51單片機(jī)的接口設(shè)計與實(shí)踐 8.1D/A轉(zhuǎn)換器的基本原理及主要技術(shù)指標(biāo) 8.1.1D/A轉(zhuǎn)換器的基本原理與分類 8.1.2D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo) 8.2D/A轉(zhuǎn)換器件選擇指南 8.2.1集成D/A轉(zhuǎn)換芯片介紹 8.2.2D/A轉(zhuǎn)換器的選擇要點(diǎn)及選擇指南表 8.2.3D/A轉(zhuǎn)換器接口設(shè)計的幾點(diǎn)實(shí)用技術(shù) 8.38位D/A轉(zhuǎn)換器DAC080/0831/0832與MCS-51單片機(jī)的接口設(shè)計 8.3.1DAC0830/0831/0832的應(yīng)用特性與引腳功能 8.3.2DAC0830/0831/0832與8031單片機(jī)的接口設(shè)計 8.3.3DAC0830/0831/0832的調(diào)試說明 8.3.4DAC0830/0831/0832應(yīng)用舉例 8.48位D/A轉(zhuǎn)換器AD558與MCS-51單片機(jī)的接口設(shè)計 8.4.1AD558的應(yīng)用特性與引腳功能 8.4.2AD558與8031單片機(jī)的接口及調(diào)試說明 8.4.38位D/A轉(zhuǎn)換器DAC0800系列與8031單片機(jī)的接口 8.510位D/A轉(zhuǎn)換器AD7522與MCS-51的硬件接口設(shè)計 8.5.1AD7522的應(yīng)用特性及引腳功能 8.5.2AD7522與8031單片機(jī)的接口設(shè)計 8.610位D/A轉(zhuǎn)換器AD7520/7530/7533與MCS一51單片機(jī)的接口設(shè)計 8.6.1AD7520/7530/7533的應(yīng)用特性與引腳功能 8.6.2AD7520系列與8031單片機(jī)的接口 8.6.3DAC1020/DAC1220/AD7521系列D/A轉(zhuǎn)換器接口設(shè)計 8.712位D/A轉(zhuǎn)換器DAC1208/1209/1210與MCS-51單片機(jī)的接口設(shè)計 8.7.1DAC1208/1209/1210的內(nèi)部結(jié)構(gòu)與引腳功能 8.7.2DAC1208/1209/1210與8031單片機(jī)的接口設(shè)計 8.7.312位D/A轉(zhuǎn)換器DAC1230/1231/1232的應(yīng)用設(shè)計說明 8.7.412位D/A轉(zhuǎn)換器AD7542與8031單片機(jī)的接口設(shè)計 8.812位串行DAC-AD7543與MCS-51單片機(jī)的接口設(shè)計 8.8.1AD7543的應(yīng)用特性與引腳功能 8.8.2AD7543與8031單片機(jī)的接口設(shè)計 8.914位D/A轉(zhuǎn)換器AD75335與MCS-51單片機(jī)的接口設(shè)計 8.9.1AD8635的內(nèi)部結(jié)構(gòu)與引腳功能 8.9.2AD7535與8031單片機(jī)的接口設(shè)計 8.1016位D/A轉(zhuǎn)換器AD1147/1148與MCS-51單片機(jī)的接口設(shè)計 8.10.1AD1147/AD1148的內(nèi)部結(jié)構(gòu)及引腳功能 8.10.2AD1147/AD1148與8031單片機(jī)的接口設(shè)計 8.10.3AD1147/AD1148接口電路的應(yīng)用調(diào)試說明 8.10.416位D/A轉(zhuǎn)換器AD1145與8031單片機(jī)的接口設(shè)計 第九章A/D轉(zhuǎn)換器與MCS-51單片機(jī)的接口設(shè)計與實(shí)踐 9.1A/D轉(zhuǎn)換器的基本原理及主要技術(shù)指標(biāo) 9.1.1A/D轉(zhuǎn)換器的基本原理與分類 9.1.2A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo) 9.2面對課題如何選擇A/D轉(zhuǎn)換器件 9.2.1常用A/D轉(zhuǎn)換器簡介 9.2.2A/D轉(zhuǎn)換器的選擇要點(diǎn)及應(yīng)用設(shè)計的幾點(diǎn)實(shí)用技術(shù) 9.38位D/A轉(zhuǎn)換器ADC0801/0802/0803/0804/0805與MCS-51單片機(jī)的接口設(shè)計 9.3.1ADC0801~ADC0805芯片的引腳功能及應(yīng)用特性 9.3.2ADC0801~ADC0805與8031單片機(jī)的接口設(shè)計 9.48路8位A/D轉(zhuǎn)換器ADC0808/0809與MCS一51單片機(jī)的接口設(shè)計 9.4.1ADC0808/0809的內(nèi)部結(jié)構(gòu)及引腳功能 9.4.2ADC0808/0809與8031單片機(jī)的接口設(shè)計 9.4.3接口電路設(shè)計中的幾點(diǎn)注意事項(xiàng) 9.4.416路8位A/D轉(zhuǎn)換器ADC0816/0817與MCS-51單片機(jī)的接口設(shè)計 9.510位A/D轉(zhuǎn)換器AD571與MCS-51單片機(jī)的接口設(shè)計 9.5.1AD571芯片的引腳功能及應(yīng)用特性 9.5.2AD571與8031單片機(jī)的接口 9.5.38位A/D轉(zhuǎn)換器AD570與8031單片機(jī)的硬件接口 9.612位A/D轉(zhuǎn)換器ADC1210/1211與MCS-51單片機(jī)的接口設(shè)計 9.6.1ADC1210/1211的引腳功能與應(yīng)用特性 9.6.2ADC1210/1211與8031單片機(jī)的硬件接口 9.6.3硬件接口電路的設(shè)計要點(diǎn)及幾點(diǎn)說明 9.712位A/D轉(zhuǎn)換器AD574A/1374/1674A與MCS-51單片機(jī)的接口設(shè)計 9.7.1AD574A的內(nèi)部結(jié)構(gòu)與引腳功能 9.7.2AD574A的應(yīng)用特性及校準(zhǔn) 9.7.3AD574A與8031單片機(jī)的硬件接口設(shè)計 9.7.4AD574A的應(yīng)用調(diào)試說明 9.7.5AD674A/AD1674與8031單片機(jī)的接口設(shè)計 9.8高速12位A/D轉(zhuǎn)換器AD578/AD678/AD1678與MCS—51單片機(jī)的接口設(shè)計 9.8.1AD578的應(yīng)用特性與引腳功能 9.8.2AD578高速A/D轉(zhuǎn)換器與8031單片機(jī)的接口設(shè)計 9.8.3AD578高速A/D轉(zhuǎn)換器的應(yīng)用調(diào)試說明 9.8.4AD678/AD1678采樣A/D轉(zhuǎn)換器與8031單片機(jī)的接口設(shè)計 9.914位A/D轉(zhuǎn)換器AD679/1679與MCS-51單片機(jī)的接口設(shè)計 9.9.1AD679/AD1679的應(yīng)用特性及引腳功能 9.9.2AD679/1679與8031單片機(jī)的接口設(shè)計 9.9.3AD679/1679的調(diào)試說明 9.1016位ADC-ADC1143與MCS-51單片機(jī)的接口設(shè)計 9.10.1ADC1143的應(yīng)用特性及引腳功能 9.10.2ADC1143與8031單片機(jī)的接口設(shè)計 9.113位半積分A/D轉(zhuǎn)換器5G14433與MCS-51單片機(jī)的接口設(shè)計 9.11.15G14433的內(nèi)部結(jié)構(gòu)及引腳功能 9.11.25G14433的外部電路連接與元件參數(shù)選擇 9.11.35G14433與8031單片機(jī)的接口設(shè)計 9.11.45G14433的應(yīng)用舉例 9.124位半積分A/D轉(zhuǎn)換器ICL7135與MCS—51單片機(jī)的接口設(shè)計 9.12.1ICL7135的內(nèi)部結(jié)構(gòu)及芯片引腳功能 9.12.2ICL7135的外部電路連接與元件參數(shù)選擇 9.12.3ICL7135與8031單片機(jī)的硬件接口設(shè)計 9.124ICL7135的應(yīng)用舉例 9.1312位雙積分A/D轉(zhuǎn)換器ICL7109與MCS—51單片機(jī)的接口設(shè)計 9.13.1ICL7109的內(nèi)部結(jié)構(gòu)與芯片引腳功能 9.13.2ICL7109的外部電路連接與元件參數(shù)選擇 9.13.3ICL7109與8031單片機(jī)的硬件接口設(shè)計 9.1416位積分型ADC一ICL7104與MCS-51單片機(jī)的接口設(shè)計 9.14.1ICL7104的主要應(yīng)用特性及引腳功能 9.14.2ICL7104與8031單片機(jī)的接口設(shè)計 9.14.3其它積分型A/D轉(zhuǎn)換器簡介 第十章V/F轉(zhuǎn)換器接口技術(shù) 10.1V/F轉(zhuǎn)換的特點(diǎn)及應(yīng)用環(huán)境 10.2V/F轉(zhuǎn)換原理及用V/F轉(zhuǎn)換器實(shí)現(xiàn)A/D轉(zhuǎn)換的方法 10.2.1V/F轉(zhuǎn)換原理 10.2.2用V/F轉(zhuǎn)換器實(shí)現(xiàn)A/D轉(zhuǎn)換的方法 10.3常用V/F轉(zhuǎn)換器簡介 10.3.1VFC32 10.3.2LMX31系列V/F轉(zhuǎn)換器 10.3.3AD650 10.3.4AD651 10.4V/F轉(zhuǎn)換應(yīng)用系統(tǒng)中的通道結(jié)構(gòu) 10.5LM331應(yīng)用實(shí)例 10.5.1線路原理 10.5.2軟件設(shè)計 10.6AD650應(yīng)用實(shí)例 10.6.1AD650外圍電路設(shè)計 10.6.2定時/計數(shù)器(8253—5簡介) 10.6.3線路原理 10.6.4軟件設(shè)計 第十一章串行通訊接口技術(shù) 11.1串行通訊基礎(chǔ) 11.1.1異步通訊和同步通訊 11.1.2波特率和接收/發(fā)送時鐘 11.1.3單工、半雙工、全雙工通訊方式 11.14信號的調(diào)制與解調(diào) 11.1.5通訊數(shù)據(jù)的差錯檢測和校正 11.1.6串行通訊接口電路UART、USRT和USART 11.2串行通訊總線標(biāo)準(zhǔn)及其接口 11.2.1串行通訊接口 11.2.2RS-232C接口 11.2.3RS-449、RS-422、RS-423及RS485 11.2.420mA電流環(huán)路串行接口 11.3MCS-51單片機(jī)串行接口 11.3.1串行口的結(jié)構(gòu) 11.3.2串行接口的工作方式 11.3.3串行通訊中波特率設(shè)置 11.4MCS-51單片機(jī)串行接口通訊技術(shù) 11.4.1單片機(jī)雙機(jī)通訊技術(shù) 11.4.2單片機(jī)多機(jī)通訊技術(shù) 11.5IBMPC系列機(jī)與單片機(jī)的通訊技術(shù) 11.5.1異步通訊適配器 11.5.2IBM-PC機(jī)與8031雙機(jī)通訊技術(shù) 11.5.3IBM—PC機(jī)與8031多機(jī)通訊技術(shù) 11.6MCS-51單片機(jī)串行接口的擴(kuò)展 11.6.1Intel8251A可編程通訊接口 11.6.2擴(kuò)展多路串行口的硬件設(shè)計 11.6.3通訊軟件設(shè)計 第十二章應(yīng)用系統(tǒng)設(shè)計中的實(shí)用技術(shù) 12.1MCS-51單片機(jī)低功耗系統(tǒng)設(shè)計 12.1.1CHMOS型單片機(jī)80C31/80C51/87C51的組成與使用要點(diǎn) 12.1.2CHMOS型單片機(jī)的空閑、掉電工作方式 12.1.3CHMOS型單片機(jī)的I/O接口及應(yīng)用系統(tǒng)實(shí)例 12.1.4HMOS型單片機(jī)的節(jié)電運(yùn)行方式 12.2邏輯電平接口技術(shù) 12.2.1集電極開路門輸出接口 12.2.2TTL、HTL、ECL、CMOS電平轉(zhuǎn)換接口 12.3電壓/電流轉(zhuǎn)換 12.3.1電壓/0~10mA轉(zhuǎn)換 12.3.2電壓1~5V/4~20mA轉(zhuǎn)換 12.3.30~10mA/0~5V轉(zhuǎn)換 12.344~20mA/0~5V轉(zhuǎn)換 12.3.5集成V/I轉(zhuǎn)換電路 12.4開關(guān)量輸出接口技術(shù) 12.4.1輸出接口隔離技術(shù) 12.4.2低壓開關(guān)量信號輸出技術(shù) 12.4.3繼電器輸出接口技術(shù) 12.4.4可控硅(晶閘管)輸出接口技術(shù) 12.4.5固態(tài)繼電器輸出接口 12.4.6集成功率電子開關(guān)輸出接口 12.5集成穩(wěn)壓電路 12.5.1電源隔離技術(shù) 12.5.2三端集成穩(wěn)壓器 12.5.3高精度電壓基準(zhǔn) 12.6量程自動轉(zhuǎn)換技術(shù) 12.6.1自動轉(zhuǎn)換量程的硬件電路 12.6.2自動轉(zhuǎn)換量程的軟件設(shè)計 附錄AMCS-51單片機(jī)指令速查表 附錄B常用EPROM固化電壓參考表 參考文獻(xiàn)
標(biāo)簽: MCS 51 單片機(jī)實(shí)用 接口技術(shù)
上傳時間: 2013-10-15
上傳用戶:himbly
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1